欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高壓R-2R DAC的去毛刺技術(shù)

星星科技指導(dǎo)員 ? 來源:ADI ? 作者:ADI ? 2023-02-24 17:10 ? 次閱讀

電源電壓超過±5V的R-2R DAC設(shè)計(jì)中,DAC的主要進(jìn)位轉(zhuǎn)換期間可能會(huì)出現(xiàn)較大的電壓毛刺(高達(dá)1.5V)。這些毛刺會(huì)傳播到輸出緩沖放大器,并出現(xiàn)在輸出端。控制頂部 (VREF+) 和底部 (VREF-) 單刀雙擲開關(guān)(S0 至 SN)的電平轉(zhuǎn)換器的回轉(zhuǎn)會(huì)導(dǎo)致毛刺(圖 1)。如果“反相”R-2R梯形圖的每個(gè)開關(guān)都瞬間打開和/或關(guān)閉,則DAC輸出(或輸出緩沖放大器的輸入)的毛刺幅度將很小。但是,開關(guān)不會(huì)瞬時(shí)切換;事實(shí)上,為了避免兩個(gè)基準(zhǔn)電壓緩沖器的輸出之間產(chǎn)生撬棍電流,開關(guān)采用先開后合連接。相關(guān)的時(shí)間延遲會(huì)在DAC代碼轉(zhuǎn)換期間產(chǎn)生非常大的毛刺,從而降低動(dòng)態(tài)性能規(guī)格“毛刺脈沖能量”。

pYYBAGP4fuaAZP5kAAALt0b23Kw419.gif


圖1.簡化的DAC電路。

降低毛刺能量的一種方法是在DAC輸出和地之間連接一個(gè)大電容。R的低通濾波器組合代數(shù)轉(zhuǎn)換器C降低毛刺的幅度。但是,為了顯著減少毛刺,電容值必須很大。因此,這種方法大大增加了DAC的建立時(shí)間。

另一種去毛刺技術(shù)是在DAC輸出之后使用外部采樣保持(T/H)放大器。這種方法的一個(gè)優(yōu)點(diǎn)是可以完全消除DAC輸出的毛刺(原則上)。但是,除了T/H放大器之外,還需要外部單次和去毛刺時(shí)序控制邏輯。因此,DAC、去毛刺時(shí)序控制電路和T/H放大器之間的接口可能相當(dāng)繁瑣。

將 T/H 放大器與 DAC 集成在同一芯片上,可消除繁瑣的接口(圖 2)。去毛刺T/H放大器緊跟在緩沖DAC輸出之后。利用這種技術(shù),開發(fā)了一種智能去毛刺電路,在不增加建立時(shí)間的情況下顯著降低了數(shù)模毛刺脈沖能量。

poYBAGP4fuiAa7YIAAAVE1zer_s861.gif


圖2.集成 T/H 抗干擾架構(gòu)。

智能DAC去毛刺電路

由于毛刺在DAC更新后立即發(fā)生,并在前幾微秒內(nèi)消失,如果DAC輸出和輸出緩沖放大器輸入在DAC更新時(shí)去耦并保持去耦,直到毛刺消失,則毛刺將不會(huì)通過輸出緩沖放大器。如圖2所示,該解決方案使用T/H概念來消除毛刺。在更新DAC之前,開關(guān)SW1關(guān)閉。采樣電容對(duì)先前DAC代碼的直流電平進(jìn)行采樣。在數(shù)字代碼轉(zhuǎn)換期間,當(dāng)DAC更新時(shí),開關(guān)斷開,電容(CH) 保持先前 DAC 代碼的直流電平。發(fā)生毛刺時(shí),放大器輸出保持在此直流電平。故障消失后,開關(guān)再次關(guān)閉。與上一節(jié)討論的低通濾波器技術(shù)不同,T/H電容的值可以小得多,因?yàn)樵撾娙萦糜诒3窒惹癉AC代碼的直流電平,而不是降低毛刺幅度。當(dāng)T/H開關(guān)由于電荷共享和注入而打開或關(guān)閉時(shí),仍會(huì)出現(xiàn)小毛刺,但相關(guān)的毛刺幅度要小得多。

實(shí)現(xiàn)技術(shù)

雖然將DAC輸出放大器與T/H組合在直觀上看起來很明顯,但這在實(shí)際實(shí)現(xiàn)過程中帶來了一些設(shè)計(jì)挑戰(zhàn)。例如,在某些應(yīng)用中,需要較大的DAC輸出擺幅。因此,采樣開關(guān)(SW1)必須在高壓電位下工作。這一要求將T/H實(shí)現(xiàn)限制在少數(shù)具有所需高擊穿電壓MOS開關(guān)的工藝中。另一個(gè)挑戰(zhàn)是,輸出放大器雙極性輸入對(duì)的基極電流會(huì)在開關(guān)(SW1)上產(chǎn)生失調(diào)電壓(IBASE×RSW)。最后,電荷注入和時(shí)鐘饋通是需要考慮的其他T/H電路規(guī)格。

改進(jìn)的去毛刺電路

當(dāng)DAC輸出之后有一個(gè)單位增益緩沖放大器時(shí),采樣開關(guān)必須具有高擊穿電壓。但是,如果放大器的增益大于1(n>3),則所需的開關(guān)擊穿電壓將降低n倍。這有助于放寬與DAC和開關(guān)相關(guān)的工藝要求。圖<>顯示了該電路的架構(gòu)。

pYYBAGP4fuiAa_NoAAAI2F6IyFw891.gif


圖3.改進(jìn)的去毛刺電路。

將 VSW 指定為控制采樣開關(guān)的開關(guān)電壓,過程擊穿電壓 (VBREAKDOWN) 限制了 VSW 的最大值。通過設(shè)置 n>Vout (最小值/最大值)/VVBREAKDOWN,可以緩解高壓問題。

消除由非零基極電流引起的失調(diào)

為了消除采樣開關(guān)的基極電流,可以使用差分電荷消除,如圖4所示。

poYBAGP4fumAEVneAAALxqsX8UI307.gif


圖4.差分電荷消除。

西 南部2等于軟件1,并且兩者都看到相同的阻抗。等效電阻等于R,等效電容等于CH.

這種架構(gòu)提高了電路性能;然而,仍有一些問題需要解決。一、當(dāng)軟件1和軟件2均開路,輸出放大器沒有反饋路徑;放大器工作開環(huán)。其次,放大器反相輸入端的保持電容會(huì)導(dǎo)致額外的相移,從而降低運(yùn)算放大器的相位裕量(PM)。

用于去毛刺電路的零極點(diǎn)架構(gòu)

只需稍微改變放大器反饋網(wǎng)絡(luò),電路就可以解決相移問題。如圖5所示,開關(guān)SW1和SW2兩側(cè)的等效阻抗匹配。該電路有效地在放大器反饋網(wǎng)絡(luò)中的極點(diǎn)位置增加了一個(gè)零點(diǎn),以補(bǔ)償增加的相移和圖4所示的相裕量減小。

pYYBAGP4fuqAHOv8AAAMLSyUnQ4619.gif


圖5.完整的架構(gòu)。

使用此配置時(shí),V 沒有相移外到 V店-.當(dāng)軟件2打開,C1和 C2保持負(fù)面反饋。對(duì)于極點(diǎn)零點(diǎn)消除,等效反饋網(wǎng)絡(luò)如圖6所示。

poYBAGP4fuqAeCfRAAAFnMTDyq0068.gif


圖6.反饋網(wǎng)絡(luò)的等效電路。

從數(shù)學(xué)上講,該電路的優(yōu)點(diǎn),即極點(diǎn)零點(diǎn)消除,推導(dǎo)如下:

pYYBAGP4fuuAB4axAAACRUFuYhU321.gifpYYBAGP4fuuAelTVAAACKJ2RXGg227.gifpoYBAGP4fuuAKqwOAAACKOILWfE341.gifpoYBAGP4fuyAXWJOAAACBu28NXY651.gifpYYBAGP4fuyACcd5AAACMJmT2zE255.gif

pYYBAGP4fu2AfXTcAAAFFyTnpTU062.gif

poYBAGP4fu2AGUdzAAAE_BEdd0I752.gif

pYYBAGP4fu2AMC64AAACZBukhyQ734.gif

測試結(jié)果

這種用于電壓DAC技術(shù)的智能去毛刺電路目前用于MAX5839,這是一款13位、八通道、高壓DAC。測試測量表明,數(shù)模毛刺能量比市場上其他器件小10倍。下圖顯示了測試結(jié)果。

poYBAGP4fu6AXytHAAAvRN6Mtxk032.gif


圖7.大進(jìn)位轉(zhuǎn)換期間的毛刺幅度。

結(jié)論

在去毛刺電路中使用T/H放大器技術(shù),我們在主要進(jìn)位轉(zhuǎn)換期間在DAC輸出端實(shí)現(xiàn)了非常小的毛刺(通常為10mV至20mV)。通過在RC反饋網(wǎng)絡(luò)中實(shí)現(xiàn)極點(diǎn)零點(diǎn)消除,消除了保持電容引起的額外相移,并保持了輸出放大器的穩(wěn)定性。當(dāng)采樣開關(guān)斷開時(shí),仍然通過電容C1和C2采用負(fù)反饋。此外,基極電流消除消除了由于RSW×Ibase引起的電壓失調(diào)。最后,通過正確選擇輸出放大器的增益“n”,我們可以使用工藝約束(否則可能會(huì)使設(shè)計(jì)復(fù)雜化)來發(fā)揮我們的優(yōu)勢。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 放大器
    +關(guān)注

    關(guān)注

    143

    文章

    13638

    瀏覽量

    214317
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    8749

    瀏覽量

    148185
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2313

    瀏覽量

    191655
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    令人困擾的DAC輸出短時(shí)毛刺脈沖干擾

    DAC基礎(chǔ)知識(shí):靜態(tài)技術(shù)規(guī)格中,我們探討了靜態(tài)技術(shù)規(guī)格以及它們對(duì)DC的偏移、增益和線性等特性的影響。這些特性在平衡雙電阻 (R-2R) 和電阻串?dāng)?shù)模轉(zhuǎn)換器 (
    發(fā)表于 07-23 16:31 ?8420次閱讀
    令人困擾的<b class='flag-5'>DAC</b>輸出短時(shí)<b class='flag-5'>毛刺</b>脈沖干擾

    利用PWM和小型R-2R梯形DAC達(dá)到減小紋波和提高分辨率的效果

    將PWM和小型R-2R梯形DAC相結(jié)合可同時(shí)提高雙方的性能,它能顯著減小PWM紋波,還能提高數(shù)模轉(zhuǎn)換器(DAC)的分辨率。
    發(fā)表于 09-23 12:44 ?3438次閱讀
    利用PWM和小型<b class='flag-5'>R-2R</b>梯形<b class='flag-5'>DAC</b>達(dá)到減小紋波和提高分辨率的效果

    關(guān)于混合PWM / R2R DAC的改進(jìn)方案

    R-2R梯形的輸出電阻為R,并且由于我建議將陣列中的兩個(gè)電阻并聯(lián)以形成R(對(duì)于2R使用單獨(dú)的電阻),因此10kΩ的陣列會(huì)產(chǎn)生5kΩ的輸出電阻。
    的頭像 發(fā)表于 05-13 08:02 ?5284次閱讀
    關(guān)于混合PWM / <b class='flag-5'>R2R</b> <b class='flag-5'>DAC</b>的改進(jìn)方案

    將PWM與小型R-2R梯形結(jié)合可以改善兩者。它可以顯著降低PWM紋波并提高DAC的分辨率

    本設(shè)計(jì)方案中,一個(gè)八電阻陣列和三個(gè)輸出引腳構(gòu)成一個(gè)改進(jìn)的R-2R階梯(圖1)。修改是將底部2R連接到PWM輸出而不是接地。圖1混合PWM / R-2R DAC梯形圖將V CC分為八個(gè)片
    發(fā)表于 08-13 14:58

    電阻器梯形結(jié)構(gòu):R-2R DAC與MDAC架構(gòu)

    回顧一下,電阻串 DAC 的較大局限性是與實(shí)現(xiàn)高分辨率和維持線性度有關(guān)的挑戰(zhàn)。如果不實(shí)施級(jí)聯(lián)電阻串或內(nèi)插放大器等巧妙設(shè)計(jì)技術(shù),電阻串 DAC 所需的電阻器數(shù)量將隨分辨率的提高呈指數(shù)級(jí)增長。R-
    發(fā)表于 09-17 16:27

    該設(shè)計(jì)可減少DAC R-2R架構(gòu)干擾

    描述DAC R-2R 架構(gòu)在噪音和精確度方面展現(xiàn)出了很高的性能,但代價(jià)是干擾區(qū)域較大。該設(shè)計(jì)專注于減少 DAC R-2R 架構(gòu)中特定于代碼的轉(zhuǎn)換所引起的主要攜帶干擾。該設(shè)計(jì)可縮小此干擾
    發(fā)表于 11-07 16:40

    使用FPGA驅(qū)動(dòng)R-2R電路輸出正弦波資料分享

    處理;DA則是將FPGA處理過后的數(shù)字信號(hào)轉(zhuǎn)變成模擬信號(hào)。本實(shí)驗(yàn)由FPGA的8個(gè)管腳輸出的二進(jìn)制數(shù)值,經(jīng)過R-2R電路轉(zhuǎn)換后輸出相應(yīng)的模擬值,改變輸入的數(shù)字值便可得到幅度變化的模擬信號(hào)輸出。R-2R DAC的實(shí)物位置和電路原理圖
    發(fā)表于 07-14 15:27

    T形R-2R電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路

    T形R-2R電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路 ⑴電路結(jié)構(gòu) 圖 T形R-2R電阻網(wǎng)絡(luò)D/A
    發(fā)表于 02-25 22:10 ?1w次閱讀
    T形<b class='flag-5'>R-2R</b>電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換電路

    乘法DAC-固定參考信號(hào)的波形發(fā)生應(yīng)用

    當(dāng)結(jié)合交流性能足夠高的放大器使用時(shí),乘法數(shù)模轉(zhuǎn)換器(DAC)的R-2R架構(gòu)非常適合低噪聲、低毛刺、快速建立的應(yīng)用。本應(yīng)用筆記詳細(xì)說明了電流輸出乘法DAC的基本原理,以及這些
    發(fā)表于 09-01 11:56 ?34次下載
    乘法<b class='flag-5'>DAC</b>-固定參考信號(hào)的波形發(fā)生應(yīng)用

    令人困擾的DAC輸出毛刺消滅記

    DAC基礎(chǔ)知識(shí):靜態(tài)技術(shù)規(guī)格以及它們對(duì)DC的偏移、增益和線性等特性的影響在平衡雙電阻(R-2R)和電阻串?dāng)?shù)模轉(zhuǎn)換器(DAC)的各種拓?fù)浣Y(jié)構(gòu)間是基本一致的。然而,
    發(fā)表于 11-29 14:59 ?1907次閱讀
     令人困擾的<b class='flag-5'>DAC</b>輸出<b class='flag-5'>毛刺</b>消滅記

    PWM + R2R DAC,性能驚人!

    將PWM和小型R-2R梯形DAC相結(jié)合可同時(shí)提高雙方的性能,它能顯著減小PWM紋波,還能提高數(shù)模轉(zhuǎn)換器(DAC)的分辨率。
    的頭像 發(fā)表于 06-06 16:01 ?1.8w次閱讀
    PWM + <b class='flag-5'>R2R</b> <b class='flag-5'>DAC</b>,性能驚人!

    基于R/C濾波器DAC干擾電路設(shè)計(jì)

    最簡單的 DAC 干擾方法是在 DAC 放大器輸出端 (VOUT) 使用一個(gè) R/C 濾波器(圖 2 底部)。這種濾波器可以降低干擾的振幅
    發(fā)表于 03-13 16:29 ?2928次閱讀
    基于<b class='flag-5'>R</b>/C濾波器<b class='flag-5'>DAC</b><b class='flag-5'>去</b>干擾電路設(shè)計(jì)

    實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性電壓輸出的雙R-2R電阻網(wǎng)絡(luò)結(jié)構(gòu)

    本論文提出了一種能實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性電壓輸出的雙R-2R電阻網(wǎng)絡(luò)結(jié)構(gòu),并對(duì)該結(jié)構(gòu)的各項(xiàng)特性進(jìn)行了理論分析、仿真驗(yàn)證,通過最后的流片測試,結(jié)果表明本論文所提出的結(jié)構(gòu)與目前常用的兩種實(shí)現(xiàn)雙極性電壓輸出的雙R-2R電阻網(wǎng)絡(luò)結(jié)構(gòu)相比,在工藝依賴性和長期穩(wěn)定性上有一定的優(yōu)勢。
    發(fā)表于 03-23 09:16 ?1次下載
    實(shí)現(xiàn)DA轉(zhuǎn)換器雙極性電壓輸出的雙<b class='flag-5'>R-2R</b>電阻網(wǎng)絡(luò)結(jié)構(gòu)

    兩種非常相似的架構(gòu):R-2R DAC 與 MDAC

    作者:Kevin Duke? 德州儀器 我在上篇文章中討論了電阻串 DAC 架構(gòu)及其趨勢。如果您沒有看到,可以在這里閱讀該博客文章。本文將重點(diǎn)介紹兩種非常相似的架構(gòu):R-2R DAC
    發(fā)表于 11-10 09:43 ?5428次閱讀
    兩種非常相似的架構(gòu):<b class='flag-5'>R-2R</b> <b class='flag-5'>DAC</b> 與 MDAC

    一文解析ADC/DAC架構(gòu)

    R-2R 網(wǎng)絡(luò)是一種很常見的 DAC 架構(gòu)。它只使用兩個(gè)電阻值,只要 2RR 的兩倍,這兩個(gè)值就無關(guān)緊要。這使得 R-2R
    發(fā)表于 08-24 14:26 ?6093次閱讀
    一文解析ADC/<b class='flag-5'>DAC</b>架構(gòu)