欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence成功流片基于臺積電N3E工藝的16G UCIe先進封裝IP

Cadence楷登 ? 來源:Cadence楷登 ? 2023-04-28 15:14 ? 次閱讀

此款完整的高性能 2.5D 封裝解決方案使異構集成成為可能。

中國上海,2023 年 4 月 26 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布基于臺積電 3nm(N3E)工藝技術的 Cadence 16G UCIe 2.5D 先進封裝 IP 成功流片。該 IP 采用臺積電 3DFabric CoWoS-S 硅中介層技術實現(xiàn),可提供超高的帶寬密度、高效的低功耗性能和卓越的低延遲,非常適合需要極高算力的應用。

Cadence UCIe IP 為Chiplet裸片到裸片通信提供了開放標準,隨著人工智能/機器學習AI/ML)、移動、汽車、存儲和網絡應用推動從單片集成向系統(tǒng)級封裝(SiP)Chiplet 的轉變,Chiplet 裸片到裸片通信變得越來越重要。

Cadence 目前正與許多客戶合作,來自 N3E 測試芯片流片的 UCIe 先進封裝 IP 已開始發(fā)貨并可供使用。這個預先驗證的解決方案可以實現(xiàn)快速集成,為客戶節(jié)省時間和精力。

Cadence UCIe PHY 和控制器的異構集成簡化了 Chiplet 解決方案,具有裸片可重復使用性。完整的解決方案包括以下方面,可帶 Cadence 驗證 IP(VIP)和 TLM 模型交付:

UCIe 先進封裝 PHY

UCIe 先進封裝 PHY 專為支持 5Tbps/mm 以上 Die 邊緣帶寬密度而設計,能在顯著提高能效的同時實現(xiàn)更高的吞吐量性能,可靈活集成到多種類型的 2.5D 先進封裝中,例如硅中介層、硅橋、RDL 和扇出型封裝。

UCIe 標準封裝 PHY

助力客戶降低成本,同時保持高帶寬和高能效。Cadence 的電路設計使客戶可以在該標準的 Bump pitch范圍下限內進行設計,從而最大程度提高每毫米帶寬,同時還能實現(xiàn)更長的覆蓋范圍。

UCIe 控制器

UCIe 控制器是一種軟 IP 核,可以在多個技術節(jié)點進行綜合,針對不同的目標應用提供多種選項,支持流、PCI Express (PCIe) 和 CXL 協(xié)議。

“UCIe 聯(lián)盟支持各公司設計用于標準和先進封裝的Chiplet。我們非常高興地祝賀 Cadence 實現(xiàn)先進封裝測試芯片的流片里程碑,該芯片使用基于 UCIe 1.0 規(guī)范的 die-to-die 互連,”UCIe 聯(lián)盟主席 Debendra Das Sharma 博士說道,“成員公司在 IP(擴展)和 VIP(測試)方面的進展是該生態(tài)系統(tǒng)中的重要組成部分。再加上 UCIe 工作組的成果,業(yè)界將繼續(xù)看到基于開放行業(yè)標準的新 Chiplet 設計進入市場,促進互操作性、兼容性和創(chuàng)新。”

Cadence 一直是 Chiplet 系統(tǒng)解決方案產品領域的先驅,并將繼續(xù)突破先進節(jié)點和封裝架構中各種多 Chiplet 應用的性能和能效極限,”Cadence 公司全球副總裁兼 IP 事業(yè)部總經理 Sanjive Agarwala 說道,“我們認為,協(xié)調整個行業(yè)的互連標準十分重要,而 UCIe IP 可作為橋梁,為大型系統(tǒng)級芯片提供開放式 Chiplet 解決方案,達到或超過制造的最大光罩極限?;谂_積電 N3E 工藝的 UCIe 先進封裝流片是為客戶提供開放式 Chiplet 連接標準的關鍵里程碑和承諾。”

Cadence 16G UCIe 2.5D 先進封裝 IP 支持 Cadence 的智能系統(tǒng)設計(Intelligent System Design)戰(zhàn)略,該戰(zhàn)略可實現(xiàn) SoC 的卓越設計。






審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 控制器
    +關注

    關注

    112

    文章

    16473

    瀏覽量

    179663
  • SoC設計
    +關注

    關注

    1

    文章

    148

    瀏覽量

    18826
  • PHY
    PHY
    +關注

    關注

    2

    文章

    305

    瀏覽量

    51887
  • UCIe
    +關注

    關注

    0

    文章

    48

    瀏覽量

    1655
  • 先進封裝
    +關注

    關注

    2

    文章

    431

    瀏覽量

    289

原文標題:Cadence 成功流片基于臺積電 N3E 工藝的 16G UCIe 先進封裝 IP

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    擴大先進封裝設施,南科等地將增建新廠

    為了滿足市場上對先進封裝技術的強勁需求,正在加速推進其CoWoS(Chip-on-Wafer-on-Substrate)等
    的頭像 發(fā)表于 01-23 10:18 ?155次閱讀

    2025年起調整工藝定價策略

    近日,據臺灣媒體報道,隨著AI領域對先進制程與封裝產能的需求日益旺盛,計劃從2025年1月起,針對其
    的頭像 發(fā)表于 12-31 14:40 ?254次閱讀

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯(lián)IP子系統(tǒng)

    的。該子系統(tǒng)采用了先進3nm工藝,并成功完成
    的頭像 發(fā)表于 12-25 14:49 ?331次閱讀

    谷歌Tensor G系列芯片代工轉向

    近日,谷歌Tensor G4將成為該公司最后一款由三星代工的手機芯片。從明年的Tensor G5開始,谷歌將選擇作為其新的代工伙伴,并
    的頭像 發(fā)表于 10-24 09:58 ?426次閱讀

    先進封裝產能加速擴張

    作為晶圓代工領域的領頭羊,正加速其產能擴張步伐,以應對日益增長的人工智能市場需求。據摩根士丹利最新發(fā)布的投資報告“高資本支出與持續(xù)性的成長”顯示,
    的頭像 發(fā)表于 09-27 16:45 ?614次閱讀

    谷歌Tensor G5芯片轉投3nm與InFO封裝

    近日,業(yè)界傳出重大消息,谷歌手機的自研芯片Tensor G5計劃轉投3nm制程,并引入
    的頭像 發(fā)表于 08-06 09:20 ?643次閱讀

    Alphawave推出業(yè)界首款支持CoWoS封裝3nm UCIe IP

    3nm Die-to-Die(D2D)多協(xié)議子系統(tǒng)IP。這一里程碑式的成果不僅標志著半導體互連技術的又一次飛躍,還通過深度融合的Ch
    的頭像 發(fā)表于 08-01 17:07 ?897次閱讀

    3nm代工及先進封裝價格或將上漲

    在全球半導體產業(yè)中,一直以其卓越的技術和產能引領著行業(yè)的發(fā)展。近日,據業(yè)界消息透露,
    的頭像 發(fā)表于 06-24 11:31 ?837次閱讀

    3nm工藝節(jié)點步入正軌,N3P預計2024年下半年量產

    N3P上,公司利用之前的N3E工藝節(jié)點進行優(yōu)化升級,以提升整體能效及晶體管密度。據介紹,N3E工藝節(jié)點的良率已達到與5納米成熟
    的頭像 發(fā)表于 05-17 14:56 ?1038次閱讀

    N3P工藝新品投產,性能提質、成本減負

    N3E工藝的批量生產預期如期進行,其缺陷密度與2020年量產的N5工藝相當。
    的頭像 發(fā)表于 05-17 09:17 ?1178次閱讀

    蘋果M4芯片將采用N3E工藝,分三款

    據悉,蘋果將于當地時間今晚十時舉行的“放飛吧”特別活動上發(fā)布全新iPad Pro產品,預計搭載M4處理器,且有傳言稱其將采用N3E制程。
    的頭像 發(fā)表于 05-07 15:40 ?871次閱讀

    Cadence深化合作創(chuàng)新,以推動系統(tǒng)和半導體設計轉型

    楷登電子(美國 Cadence 公司,NASDAQ:CDNS)與(TSMC)深化了雙方的長期合作,官宣了一系列旨在加速設計的創(chuàng)新技術進展,包括從
    的頭像 發(fā)表于 04-30 14:25 ?665次閱讀

    2023年報:先進制程與先進封裝業(yè)務成績

    據悉,近期發(fā)布的2023年報詳述其先進制程與先進封裝業(yè)務進展,包括
    的頭像 發(fā)表于 04-25 15:54 ?804次閱讀

    新思科技與英特爾在UCIe互操作性測試進展

    英特爾的測試芯片Pike Creek由基于Intel 3技術制造的英特爾UCIe IP小芯片組成。它與采用
    的頭像 發(fā)表于 04-18 14:22 ?857次閱讀

    2納米進展超預期,首季業(yè)績或優(yōu)于預期

    據悉,3 納米工藝將在2023年下半年以N3B為主,單月產能由之前的約6萬
    的頭像 發(fā)表于 02-20 09:46 ?664次閱讀