欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

時序邏輯電路設計之同步計數(shù)器

CHANBAEK ? 來源:小菜雞的分享大會 ? 作者:小菜雞ssj ? 2023-05-22 17:01 ? 次閱讀

時序電路的考察主要涉及分析與設計兩個部分,上文介紹了時序邏輯電路的一些分析方法,重點介紹了同步時序電路分析的步驟與注意事項。 本文就時序邏輯電路設計的相關問題進行討論,重點介紹時序邏輯電路的核心部分——計數(shù)器。

計數(shù)器的分類

所謂計數(shù)器,就是在技術脈沖的驅動下,一次進行加1或者減1計數(shù)的時序邏輯電路。 總體來說,由上文時序邏輯電路的分析中可以得知,時序邏輯電路包括同步電路與異步電路兩種,因此計數(shù)器也要分為同步計數(shù)器和異步計數(shù)器,計數(shù)器又因計數(shù)順序不同分為加法計數(shù)器與減法計數(shù)器,每種計數(shù)器的計數(shù)規(guī)則不同又出現(xiàn)了進制.... 這樣的不同造成了在設計計數(shù)器時組合電路的設計與觸發(fā)器的選型都有著很多的不同,因此熟悉各種類型的計數(shù)器時實現(xiàn)計數(shù)器設計的基礎。

wKgZomRrLseANplKAABO4K-EnwM788.jpg

同步計數(shù)器

同步計數(shù)器的設計核心就是利用幾個同步的觸發(fā)器和一定的門電路將需求的真值表循環(huán)輸出,這里需要注意的是,每一位數(shù)都是由一個觸發(fā)器實現(xiàn)的,比如我要實現(xiàn)的是一個三位二進制數(shù)(也就是八進制),那么我一定需要使用3個觸發(fā)器依次表示由高到低的三位數(shù)字,而且設計一定是由低位到高位進行,并且依據(jù)每一位的變化情況選擇合適的觸發(fā)器實現(xiàn)對應的功能, 因此選擇觸發(fā)器成了相當重要的一步。

從個人淺薄的設計經(jīng)驗來講,一般的計數(shù)器都能夠利用T觸發(fā)器或D觸發(fā)器來實現(xiàn),并且相對于其他觸發(fā)器能夠達到最簡的設計思路。 如果題目明確要求使用JK觸發(fā)器,做法一是直接套用卡諾圖化簡的方法找每個JK對應的邏輯函數(shù),然后利用JK觸發(fā)器的特征方程搭建電路,二是把JK兩端直接接在一起就成為了T觸發(fā)器,這樣的做法極大的簡化了設計的過程,不需要繁瑣的卡諾圖化簡和方程對應,其中便利可自行設計體會,如第七次實驗內容的第三問。

同步三位二進制加法計數(shù)器

以三位二進制加法計數(shù)器為例進行簡單的設計介紹,首先根據(jù)需求列真值表,這是設計所有計數(shù)器電路的第一步,如圖

wKgaomRrLseAFSaZAAAcxy18hSU840.jpg

首先看Q0,很明顯的觀察到,每一個脈沖都會使Q0反轉,也就是T'觸發(fā)器的特性(這里直接體現(xiàn)了掌握各種觸發(fā)器的特性的重要性,不熟練的小伙伴建議先去看看之前的關于觸發(fā)器的幾篇推文),所以第一個T'觸發(fā)器的輸出就是Q0。

接下來看Q1這一列,還是存在規(guī)律的反轉,但是這里不要看他是每兩個翻轉一次這個事情,對于同步電路設計而言用處不大,而是要找這個反轉和其他幾個Q之間的關系,比如這里就是在Q0=1的情況下Q1才會反轉。 在這里建議
一個暫時的設計原則:在同一個電路的設計當中,盡量所有的觸發(fā)器都選擇同樣的一種,這樣做的目的是減少思考量。 所以這里我們依然采用T觸發(fā)器(T'就是T觸發(fā)器的輸入端T始終接1),那也就是說本來的T'觸發(fā)器是來一個脈沖就要變化,現(xiàn)在的是要在Q0=1的時候再來脈沖才變化,所以就是在Q0=1的時候成為T'嘛,因此令T=Q0。

同理,我們看到真值表中的Q2只有在Q0和Q1同時為1的情況下才變化,所以T=Q1Q0,最后不要忘記進位端的設計,逢111進1,所以進位C=Q2Q1Q0.這樣我們就完成了設計(因為這里沒有無效態(tài),所以不需要自啟動檢查)。 如圖

wKgZomRrLseAI6DaAAA8YV-KQxs624.jpg

同步十進制加法計數(shù)器

上面介紹的三位二進制計數(shù)器正好滿足了三位計數(shù)器所有的八個狀態(tài),即不存在無效態(tài)。 但是在很多的設計中,我們并不能使用所有的狀態(tài),存在的無效態(tài)我們需要將其跳過主循環(huán)并能夠自啟動,比如七進制,十進制,這里我們以十進制加法計數(shù)器作為例子進行介紹。

首先還是要列真值表,如圖

wKgaomRrLseAbX1oAABh1XWFFPc387.jpg

這里很明顯的體現(xiàn)出來了狀態(tài)的未完全使用。 四位二進制可以表述16個狀態(tài),即0000--1111,但是我們在這里只使用了前10位,即0000--1001,從1001直接回到0000,但是整體的設計思路和上一個沒有很大的區(qū)別,仍然是從低位到高位依次設計。

首先觀察到Q0依然是交替變化,所以仍然用T'。 其次Q1的大體變化仍然同上一個近似,不同點在于最后一個的變化,這時的Q0=1,但是Q1沒有反轉,這里需要意識到的是不僅僅需要看低位的現(xiàn)態(tài),還要看別的位的現(xiàn)態(tài),找到最特殊的點,這里的特殊點就是Q3=1,之前在Q1變化的時候Q3都是0,因此T1不簡單的等于Q0,而同時要保證Q3=0,即為T1=Q0Q3(非)。 剩余兩個依次類推。 方程與電路如下:

wKgZomRrLseAV9A2AAB02qH3sDw239.jpg

wKgaomRrLseALUFzAABYc-hDZMA475.jpg

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 邏輯電路
    +關注

    關注

    13

    文章

    494

    瀏覽量

    42728
  • 電路設計
    +關注

    關注

    6678

    文章

    2466

    瀏覽量

    205463
  • 計數(shù)器
    +關注

    關注

    32

    文章

    2276

    瀏覽量

    95048
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    2017

    瀏覽量

    61378
  • 時序邏輯電路

    關注

    2

    文章

    94

    瀏覽量

    16595
收藏 人收藏

    評論

    相關推薦

    數(shù)字電路設計同步時序邏輯電路

    了解嗎? (1)純組合邏輯電路的缺點在哪? (3)純組合邏輯電路完成不了什么功能? (2)為什么需要時鐘和寄存呢? 帶著這三個疑問我們來認識一下時序
    的頭像 發(fā)表于 12-25 14:39 ?5418次閱讀
    數(shù)字<b class='flag-5'>電路設計</b><b class='flag-5'>之</b><b class='flag-5'>同步</b><b class='flag-5'>時序</b><b class='flag-5'>邏輯電路</b>

    時序邏輯電路的精華——計數(shù)器

    時序邏輯電路的精華——計數(shù)器
    的頭像 發(fā)表于 12-29 09:23 ?1423次閱讀

    時序邏輯電路設計

    時序邏輯電路設計6.1 基本D觸發(fā)的設計6.2 JK觸發(fā)6.3 帶異步復位/置位端的使能T觸發(fā)6.4 基本
    發(fā)表于 03-20 10:04

    【FPGA開源教程連載】第三章 時序邏輯電路設計計數(shù)器

    本帖最后由 芯航線跑堂 于 2016-12-25 01:52 編輯 時序邏輯電路設計計數(shù)器實驗目的:以計數(shù)器為例學會簡單的時序
    發(fā)表于 12-21 19:15

    同步時序邏輯電路

    同步時序邏輯電路:本章系統(tǒng)的講授同步時序邏輯電路的工作原理、分析方法和設計方法。從
    發(fā)表于 09-01 09:06 ?0次下載

    移位型計數(shù)器中反饋邏輯電路的設計

    摘要:移位型計數(shù)器是以移位寄存為主體構成的同步計數(shù)器。這類計數(shù)器具有電路連接簡單,編碼別具特色
    發(fā)表于 04-26 11:16 ?29次下載

    時序邏輯電路

    實驗十六  時序邏輯電路? 實驗(1) 計數(shù)器?一、實驗目的?⒈ 熟悉計數(shù)器的設計方法及工作原理。?⒉ 了解同步
    發(fā)表于 09-24 22:17 ?3388次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>邏輯電路</b>

    Multisim的時序邏輯電路設計仿真

    通過介紹Multisim軟件的功能和特點,結合格雷瑪計數(shù)器的設計實例,敘述了在Multisim軟件平臺進行時序邏輯電路的設計原理及構成方法,并利用軟件對設計進行仿真。
    發(fā)表于 02-10 16:43 ?133次下載
    Multisim的<b class='flag-5'>時序</b><b class='flag-5'>邏輯電路設計</b>仿真

    計數(shù)器時序電路

    1、了解時序電路的經(jīng)典設計方法(D觸發(fā)、JK觸發(fā)和一般邏輯門組成的時序邏輯電路)。 2、
    發(fā)表于 07-10 14:37 ?17次下載

    時序邏輯電路的主要故障分析

    時序邏輯電路其任一時刻的輸出不僅取決于該時刻的輸入,而且還與過去各時刻的輸入有關。常見的時序邏輯電路有觸發(fā)、
    發(fā)表于 04-09 16:00 ?6442次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>邏輯電路</b>的主要故障分析

    時序邏輯電路分為幾類

    時序邏輯電路是由組合邏輯電路與記憶電路(又稱存儲電路) 組合而成的。 常見時序
    的頭像 發(fā)表于 02-26 15:25 ?5.1w次閱讀

    同步計數(shù)器和異步計數(shù)器是什么 同步計數(shù)器和異步計數(shù)器的主要區(qū)別?

    在數(shù)字電子產(chǎn)品中,計數(shù)器是由一系列觸發(fā)組成的時序邏輯電路。顧名思義,計數(shù)器用于計算輸入在負或正邊沿轉換中出現(xiàn)的次數(shù)。根據(jù)觸發(fā)觸發(fā)
    的頭像 發(fā)表于 03-25 17:31 ?2.6w次閱讀
    <b class='flag-5'>同步</b><b class='flag-5'>計數(shù)器</b>和異步<b class='flag-5'>計數(shù)器</b>是什么 <b class='flag-5'>同步</b><b class='flag-5'>計數(shù)器</b>和異步<b class='flag-5'>計數(shù)器</b>的主要區(qū)別?

    時序邏輯電路設計計數(shù)器

    前面已經(jīng)學習了時序邏輯電路中的基本單元:觸發(fā),這次就用其來整點活,實現(xiàn)計數(shù)器的設計,計數(shù)器可以說是任何和
    的頭像 發(fā)表于 05-22 16:54 ?5639次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>邏輯電路設計</b>之<b class='flag-5'>計數(shù)器</b>

    時序邏輯電路設計異步計數(shù)器

    上文介紹了同步計數(shù)器的設計原則以及各注意事項,本文承接上文繼續(xù)介紹異步計數(shù)器以及三種常用的集成計數(shù)器的相關內容。
    的頭像 發(fā)表于 05-22 17:07 ?5163次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>邏輯電路設計</b><b class='flag-5'>之</b>異步<b class='flag-5'>計數(shù)器</b>

    時序邏輯電路有哪些 時序邏輯電路和組合邏輯電路區(qū)別

    產(chǎn)生相應的輸出信號。本文將詳細介紹時序邏輯電路的分類、基本原理、設計方法以及與組合邏輯電路的區(qū)別。 一、時序邏輯電路的分類
    的頭像 發(fā)表于 02-06 11:18 ?1.1w次閱讀