欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

麻省理工華裔:2D 晶體管,輕松突破 1nm !

濾波器 ? 來源:濾波器 ? 2023-05-30 14:24 ? 次閱讀

眾所周知,***作為芯片生產(chǎn)過程中的最主要的設(shè)備之一,其重要性不言而喻。 先進的制程工藝完全依賴于先進的***設(shè)備,比如現(xiàn)階段臺積電最先進的第二代 3nm 工藝,離不開 EUV ***。

然而,前不久麻省理工學院(MIT)華裔研究生朱家迪突破了常溫條件下由二維(2D)材料制造成功的原子晶體管,每個晶體管只有 3 個原子的厚度,堆疊起來制成的芯片工藝將輕松突破 1nm。

85c6850c-fe7f-11ed-90ce-dac502259ad0.jpg

▲朱佳迪拿著一塊 8 英寸的二硫化鉬薄膜 CMOS 晶圓

目前的半導體芯片都是在晶圓上通過光刻/蝕刻等工藝加工出來的三維立體結(jié)構(gòu),所以堆疊多層晶體管以實現(xiàn)更密集的集成是非常困難的。

而且,現(xiàn)在先進制程工藝的發(fā)展似乎也在 1~3nm 這里出現(xiàn)了瓶頸,所以不少人都認為摩爾定律到頭了。

但是由超薄 2D 材料制成的半導體晶體管,單個只有 3 個原子的厚度,可以大量堆疊起來制造更強大的芯片。

正因如此,麻省理工學院的研究人員研發(fā)并展示了一種新技術(shù),可以直接在硅芯片上有效地生成二維過渡金屬二硫化物 (TMD) 材料層,以實現(xiàn)更密集的集成。

但是,直接將 2D 材料生成到硅 CMOS 晶圓上有一個問題,就是這個過程通常需要約 600 攝氏度的高溫,但硅晶體管和電路在加熱到 400 攝氏度以上時可能會損壞。

這次麻省理工學院(MIT)華裔研究生朱家迪等人的研究成果就是,開發(fā)出了一種不會損壞芯片的低溫生成工藝,可直接將 2D半導體晶體管集成在標準硅電路之上。

8601574a-fe7f-11ed-90ce-dac502259ad0.jpg

此外,這位華裔研究生的新技術(shù)還有兩個優(yōu)勢:擁有更好的工藝+減少生成時間。

之前研究人員是先在其他地方生成 2D材料,然后將它們轉(zhuǎn)移到晶圓上,但這種方式通常會導致缺陷,進而影響設(shè)備和電路的性能,而且在轉(zhuǎn)移 2D 材料時也非常困難。

相比之下,這種新工藝會直接在整個 8 英寸晶圓上生成出光滑、高度均勻的材料層。

其次就是能夠顯著減少生成 2D 材料所需的時間。以前的方法需要超過一天的時間來生成 2D 材料,新方法則將其縮短到了一小時內(nèi)。

“使用二維材料是提高集成電路密度的有效方法。我們正在做的就像建造一座多層建筑。如果你只有一層,這是傳統(tǒng)的情況,它不會容納很多人。但是隨著樓層的增加,大樓將容納更多的人,從而可以實現(xiàn)驚人的新事物。”

朱家迪在論文中這樣解釋,“由于我們正在研究的異質(zhì)集成,我們將硅作為第一層,然后我們可以將多層 2D 材料直接集成在上面?!?/p>

隨著 ChatGPT 的興起,帶動了人工智能產(chǎn)業(yè)的蓬勃發(fā)展,AI 的背后就需要強大的硬件算力支持,也就是芯片。

該技術(shù)不需要***就可以使芯片輕松突破 1nm 工藝,也能大幅降低半導體芯片的成本,如果現(xiàn)階段的***技術(shù)無法突破1nm 工藝的話,那么這種新技術(shù)將從***手中拿走接力棒,屆時***也將走進歷史~

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5392

    文章

    11631

    瀏覽量

    363402
  • 晶圓
    +關(guān)注

    關(guān)注

    52

    文章

    4987

    瀏覽量

    128361
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9778

    瀏覽量

    138972
  • 光刻機
    +關(guān)注

    關(guān)注

    31

    文章

    1159

    瀏覽量

    47608

原文標題:光刻機或?qū)⒊蔀闅v史!麻省理工華裔:2D 晶體管,輕松突破 1nm !

文章出處:【微信號:Filter_CN,微信公眾號:濾波器】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    TechWiz LCD 2D應用:不同結(jié)構(gòu)下的VT曲線

    :550nm 電壓條件:Pixel:0~8V,1V(步長); Com:0V 4. 生成結(jié)果 3.1 結(jié)構(gòu) 3.2 T-V 2D圖表
    發(fā)表于 02-06 10:18

    麻省理工科技評論:2025年AI領(lǐng)域突破性技術(shù)

    麻省理工科技評論》于1月3日公布2025年十大突破性技術(shù),其中AI相關(guān)技術(shù)有:生成式AI搜索:整合多源數(shù)據(jù),提供獨特答案,掃描設(shè)備文件快速識別對象,或?qū)⒓铀賯鹘y(tǒng)搜索引擎終結(jié),推動個性化AI助手普及
    的頭像 發(fā)表于 01-07 23:40 ?343次閱讀
    <b class='flag-5'>麻省理工</b>科技評論:2025年AI領(lǐng)域<b class='flag-5'>突破</b>性技術(shù)

    IBM與Rapidus在多閾值電壓GAA晶體管技術(shù)的新突破

    Rapidus 的 2nm 制程生產(chǎn)流程之中。 IBM 宣稱,當制程推進到 2nm 階段時,晶體管的結(jié)構(gòu)會從長久以來所采用的 FinFET(鰭式場效應晶體管)轉(zhuǎn)換為 GAAFET(全
    的頭像 發(fā)表于 12-12 15:01 ?310次閱讀

    如何測試晶體管的性能 常見晶體管品牌及其優(yōu)勢比較

    如何測試晶體管的性能 晶體管是電子電路中的基本組件,其性能測試對于確保電路的可靠性和穩(wěn)定性至關(guān)重要。以下是測試晶體管性能的一些基本步驟和方法: 1. 外觀檢查 外觀檢查 :檢查
    的頭像 發(fā)表于 12-03 09:52 ?483次閱讀

    晶體管與場效應的區(qū)別 晶體管的封裝類型及其特點

    晶體管與場效應的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?410次閱讀

    麻省理工學院研發(fā)全新納米級3D晶體管,突破性能極限

    11月7日,有報道稱,美國麻省理工學院的研究團隊利用超薄半導體材料,成功開發(fā)出一種前所未有的納米級3D晶體管。這款晶體管被譽為迄今為止最小的3D
    的頭像 發(fā)表于 11-07 13:43 ?454次閱讀

    麻省理工學院推出新型機器人訓練模型

    近日,據(jù)TechCrunch報道,麻省理工學院的研究團隊展示了一種創(chuàng)新的機器人訓練模型,該模型突破了傳統(tǒng)模仿學習方法的局限,不再依賴標準數(shù)據(jù)集,而是借鑒了大型語言模型(LLM)如GPT-4等所使用的大規(guī)模信息處理方式,為機器人學習新技能開辟了全新的道路。
    的頭像 發(fā)表于 11-04 14:56 ?562次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導體場效應晶體管(MOSFET)類型,它們在多個方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點、應用場景等方面詳細闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?4990次閱讀

    2D多鰭FETs的高密度集成,搭臺引導外延的科技突破!

    挑戰(zhàn),包括短通道效應、界面缺陷和非均勻靜電控制等問題。為了應對這些挑戰(zhàn),學術(shù)界和產(chǎn)業(yè)界開始關(guān)注二維(2D)半導體材料的潛力,這些材料具有原子平坦的表面和優(yōu)異的電子特性。在此背景下,研究人員開始探索利用2D材料構(gòu)建3D
    的頭像 發(fā)表于 09-03 14:31 ?317次閱讀
    <b class='flag-5'>2D</b>多鰭FETs的高密度集成,搭臺引導外延的科技<b class='flag-5'>突破</b>!

    降壓開關(guān)穩(wěn)壓器如何使用串聯(lián)晶體管

    水平)、二極D 1、電感器L 1和平滑電容器C 1。降壓轉(zhuǎn)換器有兩種工作模式,具體取決于開關(guān)晶體管
    發(fā)表于 06-18 14:19

    微電子所在《中國科學:國家科學評論》發(fā)表關(guān)于先進CMOS集成電路新結(jié)構(gòu)晶體管的綜述論文

    ,晶體管結(jié)構(gòu)創(chuàng)新成為了技術(shù)發(fā)展的主要路徑,從平面晶體管演進到鰭式場效應晶體管,再到最新3nm技術(shù)節(jié)點下的堆疊納米溝道全環(huán)繞柵極FET(GAAFET),通過
    的頭像 發(fā)表于 05-31 17:39 ?532次閱讀
    微電子所在《中國科學:國家科學評論》發(fā)表關(guān)于先進CMOS集成電路新結(jié)構(gòu)<b class='flag-5'>晶體管</b>的綜述論文

    麻省理工科技評論》洞察與思特沃克發(fā)布最新報告

    ——明智的決策是企業(yè)數(shù)據(jù)現(xiàn)代化的首要目標 北京2024年5月29日 /美通社/ -- 近日,《麻省理工科技評論》洞察最新報告探討了企業(yè)數(shù)據(jù)戰(zhàn)略和現(xiàn)代化計劃與整體業(yè)務戰(zhàn)略不一致,以及過于狹隘地專注于
    的頭像 發(fā)表于 05-29 17:31 ?360次閱讀

    麻省理工與Adobe新技術(shù)DMD提升圖像生成速度

    2023年3月27日,據(jù)傳,新型文生圖算法雖然使得圖像生成無比逼真,但奈何運行速度較慢。近期,美國麻省理工學院聯(lián)合Adobe推出新型DMD方法,僅略微犧牲圖像質(zhì)量就大幅度提高圖像生成效率。
    的頭像 發(fā)表于 03-27 14:17 ?580次閱讀

    什么是達林頓晶體管?達林頓晶體管的基本電路

    達林頓晶體管(Darlington Transistor)也稱為達林頓對(Darlington Pair),是由兩個或更多個雙極性晶體管(或其他類似的集成電路或分立元件)組成的復合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一個雙極性晶體管放大的電流
    的頭像 發(fā)表于 02-27 15:50 ?6074次閱讀
    什么是達林頓<b class='flag-5'>晶體管</b>?達林頓<b class='flag-5'>晶體管</b>的基本電路

    麻省理工學院開發(fā)出新的RFID標簽防篡改技術(shù)

    雖然RFID標簽廣泛應用于各種場景,但安全性一直是其難以回避的問題。不法分子可以輕松復制或剝離這些電子標簽,將贗品偽裝成正品,欺騙消費者和認證系統(tǒng)。然而,麻省理工的新發(fā)明為這一問題提供了有效
    的頭像 發(fā)表于 02-22 11:30 ?666次閱讀
    <b class='flag-5'>麻省理工</b>學院開發(fā)出新的RFID標簽防篡改技術(shù)