欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時序分析基本概念—SDC概述

冬至子 ? 來源:數(shù)字后端IC芯片設(shè)計 ? 作者:Tao濤 ? 2023-07-03 14:51 ? 次閱讀

今天我們要介紹的時序概念是設(shè)計約束文件 SDC . 全稱 Synopsys design constraints . SDC是一個設(shè)計中至關(guān)重要的一個文件。它對電路的時序,面積,功耗進行約束,它是設(shè)計的命脈,決定了芯片是否滿足設(shè)計要求的規(guī)范。

Timing工程師在release sdc時必須非常小心,一個錯誤的false path或者case constant就有可能導(dǎo)致整塊芯片不工作。

Timing Constraint 為使用者所給定,用來檢驗設(shè)計電路時序的準則。我們在做STA前首先要了解各種約束是做什么的。

Timing Constraint按照它們的用途,大致分為以下幾類:

(1)描述芯片的工作速度,即時鐘的頻率,包括create_clock,create_generated_clock

(2)描述芯片的邊界約束,包括set_input_delay, set_output_delay

(3)描述芯片的一些設(shè)計違反rule(DRV),包括set_max_fanout,set_max_capacitance, set_max_transition

(4)描述設(shè)計中一些特殊的路徑,包括set_false_path,set_multicycle_path

(5)描述設(shè)計中一些需要禁止的timing arc,例如set_disable_timing

需要注意的是,設(shè)計的不同階段我們使用的sdc都有所不同(當(dāng)然,有的公司比較強大,會有一套golden sdc)。比如說,綜合時由于模型的粗糙,我們會選擇過約sdc,將時鐘頻率設(shè)得更高一些;CTS之前,由于skew的不確定性,通常我們也會加大uncertainty;還有signoff tool與PR工具correlation問題,margin的設(shè)置也會不一樣。

那我們?nèi)绾稳ズ侠矶x一個設(shè)計的sdc呢?

這是一項非常有難度的工作,其實常用的sdc命令就以下幾條,但要準確運用他們可不容易。

clock相關(guān)

create_clock

create_generated_clock

set_clock_uncertainty

set_clock_groups

set_input_delay

set_output_delay

系統(tǒng)接口相關(guān)

set_input_transition

set_load

set_driving_cell

時序特例相關(guān):

set_false_path

set_multicycle_path

邏輯賦值相關(guān):

set_case_analysis

接下來幾篇文章會分別介紹這些命令

還有一個最重要的前提條件是:我們必須要盡早有一張結(jié)構(gòu)清晰的clock結(jié)構(gòu)圖。而且是越早做越好。clock結(jié)構(gòu)最好是讓前端設(shè)計人員給你,當(dāng)然也可以通過cad軟件自己去畫一張。這邊介紹一個比較好用的綠色小軟件 TinyCad . 簡單易學(xué)~~

圖片

也可以通過Verdi來trace電路結(jié)構(gòu),這也是很方便的,只需要讀入設(shè)計的網(wǎng)表就行

圖片

好了,今天就大致介紹一下sdc的基本概念。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時序分析
    +關(guān)注

    關(guān)注

    2

    文章

    127

    瀏覽量

    22618
  • DRV
    DRV
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    20689
  • SDC
    SDC
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    15589
  • CTS
    CTS
    +關(guān)注

    關(guān)注

    0

    文章

    35

    瀏覽量

    14152
收藏 人收藏

    評論

    相關(guān)推薦

    時序分析中的一些基本概念

    時序分析是FPGA設(shè)計中永恒的話題,也是FPGA開發(fā)人員設(shè)計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
    發(fā)表于 10-21 09:28 ?2207次閱讀

    時序分析中的一些基本概念

    時序分析時FPGA設(shè)計中永恒的話題,也是FPGA開發(fā)人員設(shè)計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
    發(fā)表于 02-11 19:08 ?4361次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b>中的一些<b class='flag-5'>基本概念</b>

    時序分析基本概念——STA概述簡析

    時序分析基本概念介紹——STA概述,動態(tài)時序分析,主要是通過輸入向量作為激勵,來驗證整個設(shè)計的
    的頭像 發(fā)表于 12-14 17:01 ?2.9w次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>——STA<b class='flag-5'>概述</b>簡析

    時序分析基本概念介紹——時序庫Lib,除了這些你還想知道什么?

    時序分析基本概念介紹——時序庫Lib。用于描述物理單元的時序和功耗信息的重要庫文件。lib庫是最基本的
    的頭像 發(fā)表于 12-15 17:11 ?1.2w次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹——<b class='flag-5'>時序</b>庫Lib,除了這些你還想知道什么?

    詳細介紹時序基本概念Timing arc

    時序分析基本概念介紹——Timing Arc
    的頭像 發(fā)表于 01-02 09:29 ?2.5w次閱讀
    詳細介紹<b class='flag-5'>時序</b><b class='flag-5'>基本概念</b>Timing arc

    時序分析基本概念之生成時鐘詳細資料介紹描述

    今天我們要介紹的時序分析概念是generate clock。中文名為生成時鐘。generate clock定義在sdc中,是一個重要的時鐘概念
    的頭像 發(fā)表于 09-24 08:12 ?9028次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>之生成時鐘詳細資料介紹描述

    時序分析時序約束的基本概念詳細說明

    時序分析時FPGA設(shè)計中永恒的話題,也是FPGA開發(fā)人員設(shè)計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
    發(fā)表于 01-08 16:57 ?28次下載
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b>和<b class='flag-5'>時序</b>約束的<b class='flag-5'>基本概念</b>詳細說明

    FPGA設(shè)計中時序分析基本概念

    時序分析時FPGA設(shè)計中永恒的話題,也是FPGA開發(fā)人員設(shè)計進階的必由之路。慢慢來,先介紹時序分析中的一些基本概念。
    的頭像 發(fā)表于 03-18 11:07 ?2808次閱讀

    靜態(tài)時序分析基本概念和方法

    向量和動態(tài)仿真 。本文將介紹靜態(tài)時序分析基本概念和方法,包括時序約束,時序路徑,時序裕量,se
    的頭像 發(fā)表于 06-28 09:38 ?1599次閱讀
    靜態(tài)<b class='flag-5'>時序</b><b class='flag-5'>分析</b>的<b class='flag-5'>基本概念</b>和方法

    介紹時序分析基本概念lookup table

    今天要介紹的時序分析基本概念是lookup table。中文全稱時序查找表。
    的頭像 發(fā)表于 07-03 14:30 ?1668次閱讀
    介紹<b class='flag-5'>時序</b><b class='flag-5'>分析</b>的<b class='flag-5'>基本概念</b>lookup table

    介紹時序分析基本概念MMMC

    今天我們要介紹的時序分析基本概念是MMMC分析(MCMM)。全稱是multi-mode, multi-corner, 多模式多端角分析模式。
    的頭像 發(fā)表于 07-04 15:40 ?2843次閱讀
    介紹<b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>MMMC

    時序分析基本概念介紹—時鐘sdc

    雖然sdc大大小小有上百條命令,但實際常用的其實就那么10幾條。今天我們來介紹下與時鐘相關(guān)的命令。
    的頭像 發(fā)表于 07-05 10:57 ?2156次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹—時鐘<b class='flag-5'>sdc</b>

    時序分析Slew/Transition基本概念介紹

    今天要介紹的時序分析基本概念是Slew,信號轉(zhuǎn)換時間,也被稱為transition time。
    的頭像 發(fā)表于 07-05 14:50 ?3567次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b>Slew/Transition<b class='flag-5'>基本概念</b>介紹

    時序分析基本概念介紹&lt;generate clock&gt;

    今天我們要介紹的時序分析概念是generate clock。中文名為生成時鐘。generate clock定義在sdc中,是一個重要的時鐘概念
    的頭像 發(fā)表于 07-06 10:34 ?2444次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹&lt;generate clock&gt;

    時序分析基本概念介紹—Timing Arc

    今天我們要介紹的時序基本概念是Timing arc,中文名時序弧。這是timing計算最基本的組成元素,在昨天的lib庫介紹中,大部分時序信息都以Timing arc呈現(xiàn)。
    的頭像 發(fā)表于 07-06 15:00 ?3778次閱讀
    <b class='flag-5'>時序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹—Timing Arc