(基于TI KeyStone架構(gòu)C6000系列TMS320C6657雙核C66x定點/浮點DSP以及Xilinx Zynq-7000系列SoC處理器XC7Z035-2FFG676I設(shè)計的異構(gòu)多核評估板,由核心板與評估底板組成。)
ZYNQ7035PL Cameralink回環(huán)例程
1.1.1例程位置
ZYNQ例程保存在資料盤中的DemoZYNQPLbase_cameralink_loopprj文件夾下。
1.1.2功能簡介
Cameralink回環(huán)例程將J3、J4當(dāng)作兩個獨立的BaseCameralink接口使用,一個接收,另一個發(fā)送。
Cameralink接收端,利用XilinxISERDESE2原語進(jìn)行串/并轉(zhuǎn)換,將LVDS串行數(shù)據(jù)轉(zhuǎn)換成28bit的cameralink并行數(shù)據(jù)。解串后的并行數(shù)據(jù)通過ila進(jìn)行在線分析和查看,并實時檢測并行數(shù)據(jù)是否有誤碼。
Cameralink發(fā)送端,利用XilinxOSERDESE2原語進(jìn)行并/串轉(zhuǎn)換,將本地28bit cameralink并行數(shù)據(jù)串行化為LVDS數(shù)據(jù)發(fā)送出去。
1.1.3Cameralink接口時序說明
1.1.3.1Cameralink三種配置模式
Base模式:只需一根Cameralink線纜;4對差分?jǐn)?shù)據(jù)、1對差分時鐘;
Medium模式:需要兩根Cameralink線纜;8對差分?jǐn)?shù)據(jù)、2對差分時鐘;
Full模式:需要兩根Cameralink線纜;12對差分?jǐn)?shù)據(jù)、3對差分時鐘。
各種模式下,統(tǒng)一都包含一組控制口和一組串口。控制口有4根信號,用于圖像采集端對相機(jī)的IO控制;串口用于圖像采集端對相機(jī)參數(shù)的配置。
1.1.3.2單路差分?jǐn)?shù)據(jù)與時鐘之間時序關(guān)系
單路Cameralink差分?jǐn)?shù)據(jù)與隨路的差分像素時鐘之間的時序關(guān)系如下圖所示:
一個時鐘周期內(nèi)傳輸7bits串行數(shù)據(jù),首先傳輸串行數(shù)據(jù)的最高位,最后傳輸串行數(shù)據(jù)的最低位。7bits數(shù)據(jù)起始于像素時鐘高電平的中間位置,即數(shù)據(jù)的最高位在Clock高電平的中間時刻開始傳輸。
Clock高電平時間比Clock低電平時間多一個bit位。
1.1.3.3通道傳輸數(shù)據(jù)與圖像數(shù)據(jù)映射關(guān)系
1路差分?jǐn)?shù)據(jù)通道上,一個Clock像素時鐘周期傳輸7bits串行數(shù)據(jù),那么4路差分?jǐn)?shù)據(jù)通道總共就是4*7bits=28bits,我們稱這28bits數(shù)據(jù)為并行數(shù)據(jù),為了方便描述,這28bits數(shù)據(jù)記為TX/RX27~0。Cameralink Base模式下,這28bits數(shù)據(jù)與圖像行/場同步/數(shù)據(jù)有效標(biāo)記、圖像數(shù)據(jù)的映射關(guān)系如下圖所示:
TX/RX24映射為行同步標(biāo)記LVAL,TX/RX25映射為場同步標(biāo)記FVAL,TX/RX26映射為圖像數(shù)據(jù)有效標(biāo)記DVAL,TX/RX23未使用,其余位對應(yīng)圖像數(shù)據(jù)。
1.1.3.428位并行數(shù)據(jù)與4路差分?jǐn)?shù)據(jù)傳輸通道之間的映射關(guān)系
上述28位并行數(shù)據(jù)是如何通過4路差分?jǐn)?shù)據(jù)傳輸通道進(jìn)行傳輸?shù)哪兀?8位并行數(shù)據(jù)映射到4路差分?jǐn)?shù)據(jù)傳輸通道各個時刻點的位置關(guān)系如下圖所示:
1.1.4管腳約束
ZYNQ PL工程管腳約束如下圖所示:
1.1.5例程使用
1.1.5.1連接Cameralink線纜
使用Cameralink線纜將J3、J4兩個接口連接在一起:
1.1.5.2加載運行ZYNQ程序
1.1.5.2.1打開Vivado工程
打開Vivado示例工程:
工程打開后界面如下圖所示:
1.1.5.2.2下載ZYNQ PL程序
下載bit流文件base_cameralink_loop.bit,并且配套base_cameralink_loop.ltx調(diào)試文件,如下圖下載界面所示:
1.1.5.3運行結(jié)果說明
ZYNQ PL端提供的ILA調(diào)試窗口,可以實時抓取采集Cameralink并行信號以及錯誤檢測信號的時序波形。
hw_ila_1調(diào)試界面抓取Cameralink并行發(fā)送數(shù)據(jù),是一個28bits的累加數(shù):
hw_ila_2調(diào)試界面抓取Cameralink并行接收數(shù)據(jù)、接收誤碼統(tǒng)計以及接收誤碼實時標(biāo)識信號,如下圖所示:
cameralink_rx_err_num顯示有數(shù)值,則說明Cameralink接收過程中存在誤碼??赡茉陂_始通信初始化期間存在誤碼現(xiàn)象,導(dǎo)致cameralink_rx_err_num誤碼統(tǒng)計累加。待程序下載完畢后,如果Cameralink通信正常的話,cameralink_rx_err_num誤碼統(tǒng)計應(yīng)該不會再累加。如果cameralink_rx_err_num誤碼統(tǒng)計繼續(xù)不斷累加,則通過觸發(fā)camera_rx_error信號可以捕捉到誤碼具體發(fā)生時刻。
1.1.5.4退出實驗
Vivado調(diào)試界面HardwareManager窗口,右鍵單擊localhost(1),在彈出的菜單中點擊CloseServer,斷開ZYNQ JTAG仿真器與板卡的連接:
最后,關(guān)閉板卡電源,實驗結(jié)束。
本文轉(zhuǎn)載自:星嵌電子
審核編輯:湯梓紅
-
處理器
+關(guān)注
關(guān)注
68文章
19440瀏覽量
231332 -
soc
+關(guān)注
關(guān)注
38文章
4213瀏覽量
219206 -
lvds
+關(guān)注
關(guān)注
2文章
1046瀏覽量
66033 -
Zynq
+關(guān)注
關(guān)注
10文章
610瀏覽量
47325
發(fā)布評論請先 登錄
相關(guān)推薦
[XILINX] 正點原子ZYNQ7035/7045/7100開發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!
zynq XC7Z100板卡學(xué)習(xí)資料:基于zynq XC7Z100 FMC接口通用計算平臺
zynq 7020 PS和zynq PL是如何通話的?
基于ZYNQ的CameraLink圖像采集與邊緣檢測開發(fā)詳解
【稀缺資源】基于FPGA的CameraLink OUT視頻案例
【稀缺資源】基于FPGA的CameraLink OUT視頻案例
【稀缺資源】基于FPGA的CameraLink OUT視頻案例
Xilinx Zynq7035算力指標(biāo)
Xilinx Zynq7035 PL SFP光口通信例程
Xilinx Zynq7035 PL Cameralink回環(huán)實現(xiàn)
ZYNQ(FPGA)與DSP之間GPIO通信實現(xiàn)
ZYNQ7000開發(fā)平臺的AX7Z035開發(fā)板用戶手冊免費下載
![<b class='flag-5'>ZYNQ</b>7000開發(fā)平臺的AX7Z035開發(fā)板用戶手冊免費下載](https://file.elecfans.com/web1/M00/97/EF/pIYBAF0QgbmASLiTAAECEor9Uz0658.png)
評論