MOSIS:ORBIT 2.0u SCNA規(guī)則
v1 Vdd Gnd 5.0
v2 Clk Gnd pulse(0.0 5.0 0 10n 10n 100n 200n)
v4 ClB Gnd pulse(0.0 5.0 0 10n 10n 1000n 1000n)
v3 Data Gnd pulse(0.0 5.0 0 10n 10n 80n 150n)
########################################
邏輯綜合完成之后,通過引入器件制造公司提供的工藝信息,前面完成的設計將進入布圖規(guī)劃、布局、布線階段,工程人員需要根據(jù)延遲、功耗、面積等方面的約束信息,合理設置物理設計工具的參數(shù),不斷調(diào)試,以獲取最佳的配置,從而決定組件在晶圓上的物理位置。如果是全定制設計,工程師還需要精心繪制單元的集成電路版圖,調(diào)整晶體管尺寸,從而降低功耗、延時。
隨著現(xiàn)代集成電路的特征尺寸不斷下降,超大規(guī)模集成電路已經(jīng)進入深亞微米級階段,互連線延遲對電路性能的影響已經(jīng)達到甚至超過邏輯門延遲的影響。這時,需要考慮的因素包括線網(wǎng)的電容效應和線網(wǎng)電感效應,芯片內(nèi)部電源線上大電流在線網(wǎng)電阻上造成的電壓降也會影響集成電路的穩(wěn)定性。為了解決這些問題,同時緩解時鐘偏移、時鐘樹寄生參數(shù)的負面影響,合理的布局布線和邏輯設計、功能驗證等過程同等重要。隨著移動設備的發(fā)展,低功耗設計在集成電路設計中的地位愈加顯著。在物理設計階段,設計可以轉(zhuǎn)化成幾何圖形的表示方法,工業(yè)界有若干標準化的文件格式(如GDSII)予以規(guī)范。
-
電容器
+關(guān)注
關(guān)注
64文章
6262瀏覽量
100307 -
電感器
+關(guān)注
關(guān)注
20文章
2336瀏覽量
70818 -
仿真器
+關(guān)注
關(guān)注
14文章
1019瀏覽量
83962 -
晶體管
+關(guān)注
關(guān)注
77文章
9782瀏覽量
138991 -
D觸發(fā)器
+關(guān)注
關(guān)注
3文章
164瀏覽量
48032
發(fā)布評論請先 登錄
相關(guān)推薦
D觸發(fā)器,CLK突變時,輸入D也突變,觸發(fā)器的輸出應該如何判定?
D觸發(fā)器組成T和J-K觸發(fā)器電路圖
![<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b>組成T和J-K<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>圖](https://file1.elecfans.com//web2/M00/A5/B7/wKgZomUMOb2AOjpHAABxCjvYkVA771.jpg)
J-K觸發(fā)器組成D觸發(fā)器電路圖
![J-K<b class='flag-5'>觸發(fā)器</b>組成<b class='flag-5'>D</b><b class='flag-5'>觸發(fā)器</b><b class='flag-5'>電路</b>圖](https://file1.elecfans.com//web2/M00/A5/B8/wKgZomUMOcWAFJ-OAAA0dlpUGgQ106.jpg)
jk觸發(fā)器是什么原理_jk觸發(fā)器特性表和狀態(tài)轉(zhuǎn)換圖
![jk<b class='flag-5'>觸發(fā)器</b>是什么原理_jk<b class='flag-5'>觸發(fā)器</b><b class='flag-5'>特性</b>表和狀態(tài)轉(zhuǎn)換圖](https://file1.elecfans.com//web2/M00/A7/1D/wKgZomUMQnaAR7VpAAARwT2K2V4373.jpg)
JK觸發(fā)器邏輯符號_jk觸發(fā)器的特性方程
![JK<b class='flag-5'>觸發(fā)器</b>邏輯符號_jk<b class='flag-5'>觸發(fā)器</b>的<b class='flag-5'>特性</b>方程](https://file.elecfans.com/web1/M00/AD/0E/pIYBAF3FDzeAZBIZAAA5jdarpQs270.jpg)
評論