欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XCVU9P板卡設(shè)計(jì)原理圖:613-基于6UVPX C6678+XCVU9P的信號(hào)處理板卡

何艷艷 ? 來(lái)源:hexiaoyan2020 ? 作者:hexiaoyan2020 ? 2023-07-20 16:21 ? 次閱讀

基于6UVPX C6678+XCVU9P的信號(hào)處理板卡

一、板卡概述

板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),北京太速科技,包含一個(gè)C6678 DSP芯片,一個(gè)XCVU9P 高性能FPGA,雙路HPC FMC。

poYBAGSRHBuAdeB9AAFrdlKRDhY087.png

二、處理板技術(shù)指標(biāo)

? DSP處理器采用TI 8核處理器TMS320C6678;

? DSP 外掛一組64bit DDR3顆粒,總?cè)萘?GB,數(shù)據(jù)速率 1333Mb/s;

? DSP 采用EMIF16 NorFlash加載模式,NorFlash容量 32MB;

? DSP 外掛一路千兆以太網(wǎng)1000BASE-T;

? FPGA處理器采用Xilinx VirtexUltralSCALE+ 系列芯片 XCVU9P;

? FPGA外掛2組DDR4 ,每組2GB,64bit 容量

? FPGA 外掛2組FMC HPC 連接器;

? FPGA 引出1路Q(chēng)SPF+,每路數(shù)據(jù)速率40Gb/s;

? FPGA與DSP之間通過(guò)RapidIO互聯(lián) 。

? VPX 連接器上外接FPGA的24個(gè)GTY,LVDS信號(hào),DSP的 1路以太網(wǎng)

三、軟件系統(tǒng)

? 提供FPGA的接口測(cè)試程序,包括 DDR4、光纖、RapidIO、FMC等接口

? 提供DSP接口測(cè)試程序,包括DDR3、Flash、RapidIO、網(wǎng)絡(luò)、uart接口。

四、物理特性:

? 尺寸:6U CPCI板卡,大小為160X233.35mm。

? 工作溫度:0℃~ +55℃ ,支持工業(yè)級(jí) -40℃~ +85℃

? 工作濕度:10%~80%

五、供電要求:

? 雙直流電源供電。整板功耗 50W。

? 電壓:+12V 10A。

? 紋波:≤10%

六、應(yīng)用領(lǐng)域

軟件無(wú)線電系統(tǒng),基帶信號(hào)處理,無(wú)線仿真平臺(tái),高速圖像采集、處理等。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    554

    文章

    8059

    瀏覽量

    350625
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21801

    瀏覽量

    606320
  • 原理圖
    +關(guān)注

    關(guān)注

    1303

    文章

    6362

    瀏覽量

    235328
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于6U VPX的TMS320C6678+XCVU9P的高性能處理平臺(tái)

    一、概述 ? ? ?? 該平臺(tái)是由16nm工藝的的XCUV9P FPGA和TI公司高性能數(shù)字信號(hào)處理器TMS320C6678構(gòu)建的一款標(biāo)準(zhǔn)6
    的頭像 發(fā)表于 01-09 09:52 ?277次閱讀
    基于<b class='flag-5'>6</b>U VPX的TMS320<b class='flag-5'>C6678+XCVU9P</b>的高性能<b class='flag-5'>處理</b>平臺(tái)

    基于6U VPX的XCVU9P+ZU9EG的高性能處理平臺(tái)

    6U VPX XCVU9P ZU9EG
    的頭像 發(fā)表于 01-09 09:35 ?232次閱讀
    基于<b class='flag-5'>6</b>U VPX的<b class='flag-5'>XCVU9P+ZU9</b>EG的高性能<b class='flag-5'>處理</b>平臺(tái)

    高速圖像處理卡設(shè)計(jì)原理圖:527-基于3U VPX XCZU15EG+TMS320C6678信號(hào)處理

    C6678信號(hào)處理板 , FPGA 信號(hào)處理 , FPGA開(kāi)發(fā)平臺(tái) , XC7Z045板卡 ,
    的頭像 發(fā)表于 12-25 09:51 ?221次閱讀
    高速圖像<b class='flag-5'>處理</b>卡設(shè)計(jì)<b class='flag-5'>原理圖</b>:527-基于3U VPX XCZU15EG+TMS320<b class='flag-5'>C6678</b>的<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>板

    6U CPCI板卡設(shè)計(jì)方案:8-基于雙TMS320C6678 + XC7K420T的6U CPCI Express高速數(shù)據(jù)處理平臺(tái)

    C6678 , C6678板卡 , C6678圖像處理板 , 高速數(shù)據(jù)處理平臺(tái) , XC7K42
    的頭像 發(fā)表于 12-09 11:15 ?250次閱讀
    <b class='flag-5'>6</b>U CPCI<b class='flag-5'>板卡</b>設(shè)計(jì)方案:8-基于雙TMS320<b class='flag-5'>C6678</b> + XC7K420T的<b class='flag-5'>6</b>U CPCI Express高速數(shù)據(jù)<b class='flag-5'>處理</b>平臺(tái)

    XC7A100T板卡設(shè)計(jì)原理圖:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)收發(fā)卡

    XCVU13P , 光電脈沖采集處理 , 模擬計(jì)算板卡 , 千兆電口以太網(wǎng)收發(fā)卡 , XC7A100T板卡
    的頭像 發(fā)表于 12-02 18:19 ?336次閱讀
    XC7A100T<b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:297-基于XC7A100T的PCIe千兆電口以太網(wǎng)收發(fā)卡

    XCVU13P板卡設(shè)計(jì)原理圖:509-基于XCVU13P的4路Q(chēng)SFP28光纖PCIeX16收發(fā)卡

    PCIeX16收發(fā)卡 , XCVU9P卡 , XCVU13P , XCVU13P板卡 , QSFP28光纖
    的頭像 發(fā)表于 11-23 17:06 ?348次閱讀
    <b class='flag-5'>XCVU13P</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:509-基于<b class='flag-5'>XCVU13P</b>的4路Q(chēng)SFP28光纖PCIeX16收發(fā)卡

    PCIe收發(fā)卡設(shè)計(jì)資料:611-基于VU9P的2路4Gsps AD 2路5G DA PCIe收發(fā)卡

    AD DA收發(fā)卡 , PCIe板卡 , PCIe收發(fā)卡 , VU9P板卡 , 高速AD板卡
    的頭像 發(fā)表于 11-20 10:05 ?247次閱讀
    PCIe收發(fā)卡設(shè)計(jì)資料:611-基于VU<b class='flag-5'>9P</b>的2路4Gsps AD 2路5G DA PCIe收發(fā)卡

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號(hào)處理

    板卡基于標(biāo)準(zhǔn)6U VPX 架構(gòu),為通用高性能信號(hào)處理平臺(tái),系我公司自主研發(fā)。板卡采用一片TI DSP TMS320
    的頭像 發(fā)表于 11-08 16:38 ?482次閱讀
    基于DSP TMS320<b class='flag-5'>C6678</b>+FPGA XC7V690T的<b class='flag-5'>6</b>U VPX<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>卡

    基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡

    板卡基于6U VPX標(biāo)準(zhǔn)結(jié)構(gòu),包含一個(gè)XCVU9P 高性能FPGA,一片XCZU7EV FPGA,用于 IO擴(kuò)展接口,雙路HPC FMC擴(kuò)展高速AD、DA、光纖接口等。是理想應(yīng)用于高性能數(shù)字計(jì)算,光纖加速的
    的頭像 發(fā)表于 11-07 11:50 ?669次閱讀
    基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡

    光纖加速計(jì)算 , 基帶信號(hào)處理 , 高性能數(shù)字計(jì)算卡 , 高速圖像處理卡 , XCVU9P
    的頭像 發(fā)表于 10-21 15:46 ?499次閱讀
    <b class='flag-5'>XCVU9P</b> <b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:616-基于<b class='flag-5'>6</b>U VPX <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b> 高性能數(shù)字計(jì)算卡

    基于6U CPCIe的TMS320C6678+KU060的信號(hào)處理板卡

    KU060信號(hào)處理板 , 車(chē)載雷達(dá)信號(hào)處理 , 無(wú)線電通信 , 芯片驗(yàn)證板卡 , 雷達(dá)信號(hào)
    的頭像 發(fā)表于 09-30 11:39 ?385次閱讀
    基于<b class='flag-5'>6</b>U CPCIe的TMS320<b class='flag-5'>C6678</b>+KU060的<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>

    基于VU9P的4路 100G光纖 6U VPX板卡

    基于VU9P的4路 100G光纖 6U VPX板卡
    的頭像 發(fā)表于 09-29 09:28 ?446次閱讀
    基于VU<b class='flag-5'>9P</b>的4路 100G光纖 <b class='flag-5'>6</b>U VPX<b class='flag-5'>板卡</b>

    智能加速計(jì)算卡設(shè)計(jì)原理圖:628-基于VU3P的雙路100G光纖加速計(jì)算卡 XCVU3P板卡

    DA 信號(hào)處理板卡 , PCIe 光纖加速計(jì)算卡 , XCVU3P板卡 , 高速視頻采集卡 , 信號(hào)
    的頭像 發(fā)表于 08-01 11:03 ?399次閱讀
    智能加速計(jì)算卡設(shè)計(jì)<b class='flag-5'>原理圖</b>:628-基于VU3<b class='flag-5'>P</b>的雙路100G光纖加速計(jì)算卡 <b class='flag-5'>XCVU3P</b><b class='flag-5'>板卡</b>

    高速信號(hào)處理板卡設(shè)計(jì)原理圖:519-基于ZU19EG的4路100G光纖的PCIe 雷達(dá)信號(hào)處理

    XCZU19EG板卡 , XCZU19EG存儲(chǔ)陣列 , 高速信號(hào)處理 , 智能加速計(jì)算卡
    的頭像 發(fā)表于 06-19 10:48 ?491次閱讀
    高速<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b><b class='flag-5'>板卡</b>設(shè)計(jì)<b class='flag-5'>原理圖</b>:519-基于ZU19EG的4路100G光纖的PCIe 雷達(dá)<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>卡

    VPX信號(hào)處理卡設(shè)計(jì)原理圖:18-基于雙TMS320C6678 DSP的3U VPX的信號(hào)處理平臺(tái)

    板卡是北京太速科技自主研發(fā)的基于3U VPX架構(gòu)的信號(hào)處理板,該處理板包含2片TI的TMS320C6678 DSP芯片,1片Xilinx公
    的頭像 發(fā)表于 02-17 17:14 ?1297次閱讀
    VPX<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>卡設(shè)計(jì)<b class='flag-5'>原理圖</b>:18-基于雙TMS320<b class='flag-5'>C6678</b> DSP的3U VPX的<b class='flag-5'>信號(hào)</b><b class='flag-5'>處理</b>平臺(tái)