欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

FPGA設(shè)計(jì)論壇 ? 來(lái)源:未知 ? 2023-08-27 19:55 ? 次閱讀

1、 引言

數(shù)字通信時(shí),一般以一定數(shù)目的碼元組成一個(gè)個(gè)“字”或“句”,即組成一個(gè)個(gè)“幀”進(jìn)行傳輸,因此幀同步信號(hào)的頻率很容易由位同步信號(hào)經(jīng)分頻得出,但每個(gè)幀的開(kāi)頭和末尾時(shí)刻卻無(wú)法由分頻器的輸出決定。為此,幀同步的任務(wù)就是要給出這個(gè)“開(kāi)頭”和“末尾”的時(shí)刻。通常提取幀同步信號(hào)有兩種方法:一類(lèi)是在信息流中插入一些特殊的碼組作為每幀的頭尾標(biāo)記。另一類(lèi)則不需要加入碼組,而是利用數(shù)據(jù)碼組本身之間彼此不同的特性實(shí)現(xiàn)同步。這里采取第一種方法——連貫式插人法實(shí)現(xiàn)幀同步。所謂連貫式插入法就是在每幀開(kāi)頭插入幀同步碼。所用的幀同步碼為巴克碼,巴克碼是一種具有特殊規(guī)律的非周期序列,其局部自相關(guān)函數(shù)具有尖銳的單峰特性,這些特性正是連貫式插入幀同步碼組的主要要求之一。因此,這里提出幀同步系統(tǒng)的FPGA 設(shè)計(jì)與實(shí)現(xiàn)。

2 、幀同步系統(tǒng)的工作原理

實(shí)現(xiàn)幀同步的關(guān)鍵是把同步碼從一幀幀數(shù)據(jù)流中提取出來(lái)。本設(shè)計(jì)的一幀信碼由39位碼元組成。其中的巴克碼為1110010七位碼,數(shù)據(jù)碼由32位碼元組成。只有當(dāng)接收端收到一幀信號(hào)時(shí),才會(huì)輸出同步信號(hào)。幀同步系統(tǒng)的設(shè)計(jì)框圖如圖1所示。

wKgaomTsASqAQvImAAB-2Bf-1Rs236.png

幀同步系統(tǒng)工作狀態(tài)分捕捉態(tài)和維持態(tài)。同步未建立時(shí)系統(tǒng)處于捕捉狀態(tài),狀態(tài)觸發(fā)器Q端為低電平,一旦識(shí)別器輸出脈沖,由于Q端為高電平,經(jīng)或門(mén)使與門(mén)1輸出”1”,同時(shí)經(jīng)或門(mén)使與門(mén)3輸出也為”1”,對(duì)分頻計(jì)數(shù)器模塊清零。與門(mén)1一路輸出至觸發(fā)器的S端,Q端變?yōu)楦唠娖剑c門(mén)4打開(kāi),幀同步輸出脈沖。系統(tǒng)由捕捉態(tài)轉(zhuǎn)為維持態(tài),幀同步建立。

當(dāng)幀同步建立后,系統(tǒng)處于維持態(tài)。假如此時(shí)分頻器輸出幀同步脈沖,而識(shí)別器卻沒(méi)有輸出,這可能是系統(tǒng)真的失去同步,也可能是偶然干擾引起的,因此在電路中加入一個(gè)保護(hù)電路。該保護(hù)電路也是一個(gè)分頻計(jì)數(shù)器,只有在連續(xù)若干次接收不到幀同步信號(hào)時(shí),系統(tǒng)才會(huì)認(rèn)為同步狀態(tài)丟失,由于丟失同步的概率很小,因此這里系統(tǒng)設(shè)置分頻計(jì)數(shù)器值為5,也就是說(shuō)連續(xù)5幀接收不到幀同步信號(hào),系統(tǒng)才認(rèn)為丟失同步狀態(tài)。當(dāng)然分頻值可設(shè)置其他值,但該值越大,同步維持態(tài)下漏識(shí)別概率也越大。與門(mén)1的一路輸出置5分頻器的使能端,使之開(kāi)始計(jì)數(shù),當(dāng)計(jì)數(shù)滿(mǎn)時(shí)會(huì)輸出一個(gè)脈沖使?fàn)顟B(tài)觸發(fā)器置零,從而無(wú)幀同步信號(hào)輸出,同步電路又進(jìn)入捕捉態(tài)。

3 、幀同步電路功能模塊的建模與實(shí)現(xiàn)

3.1 巴克碼識(shí)別模塊

該模塊的功能主要是把幀同步碼巴克碼從數(shù)據(jù)流中識(shí)別出來(lái)。識(shí)別器模塊如圖2所示。

wKgaomTsASqAa4WaAACExUEm9Ag402.png

圖2中第1部分模塊ZCB主要完成串并轉(zhuǎn)換和移位功能,由7個(gè)D觸發(fā)器和3個(gè)非門(mén)實(shí)現(xiàn)。第2部分模塊AND7作用:只有當(dāng)巴克碼1110010準(zhǔn)確輸人時(shí),識(shí)別器的輸出才會(huì)為”1”。因?yàn)檩敵龅陌涂舜a識(shí)別信號(hào)將直接影響后續(xù)同步保護(hù)電路,因此準(zhǔn)確地輸出巴克碼,才能避免產(chǎn)生假同步現(xiàn)象。AND7可簡(jiǎn)潔準(zhǔn)確識(shí)別巴克碼。圖3為巴克碼識(shí)別模塊仿真圖,其中,bakeshibie為識(shí)別器的輸出;fenpin39為39分頻計(jì)數(shù)器的輸出端;zin為輸入的數(shù)據(jù);zclk為時(shí)鐘信號(hào)。

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

3.2 分頻計(jì)數(shù)器模塊

本設(shè)計(jì)采用2個(gè)帶清零的分頻計(jì)數(shù)器,分別為39分頻計(jì)數(shù)器和5分頻計(jì)數(shù)器。其中,39分頻計(jì)數(shù)器可滿(mǎn)足7位巴克碼+4字節(jié)數(shù)據(jù)的要求。當(dāng)39分頻器輸出一個(gè)脈沖時(shí),識(shí)別器也應(yīng)輸出一個(gè)脈沖,只要其相位對(duì)應(yīng)輸出,就能提取出幀同步信號(hào)。

39分頻計(jì)數(shù)器的仿真圖如圖4所示,其中clk為時(shí)鐘信號(hào)端;clr為時(shí)鐘清零端;output為輸出端。

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

3.3 同步保護(hù)模塊

系統(tǒng)進(jìn)入維持態(tài)時(shí)就需要同步保護(hù)電路保護(hù)幀同步信號(hào)。這部分電路由時(shí)鐘控制模塊、基本RS觸發(fā)器模塊和5分頻計(jì)數(shù)器組成,其中,時(shí)鐘控制模塊和基本RS觸發(fā)器模塊的主要功能是狀態(tài)轉(zhuǎn)換和控制輸出幀同步脈沖。對(duì)于RS觸發(fā)器值得注意的是:如果R=0和 S=“0后同時(shí)發(fā)生由0至1的變化”,則輸出端Q和Q都要由1向0轉(zhuǎn)換,Q和Q端輸出就會(huì)為任意態(tài),這就是冒險(xiǎn)競(jìng)爭(zhēng)現(xiàn)象。當(dāng)產(chǎn)生冒險(xiǎn)競(jìng)爭(zhēng)后,由于觸發(fā)器的輸出為任意態(tài),就會(huì)導(dǎo)致整個(gè)系統(tǒng)的輸出為任意態(tài)。解決方法是在系統(tǒng)中加入時(shí)鐘控制模塊控制觸發(fā)器的復(fù)位端,確保不出現(xiàn)任意狀態(tài),使系統(tǒng)工作狀態(tài)穩(wěn)定。5分頻器在識(shí)別器模塊無(wú)輸出時(shí),這可能是系統(tǒng)真正失步也可能是偶爾干擾所致,只有連續(xù)5次這種情況系統(tǒng)才會(huì)真正認(rèn)為失步。保護(hù)模塊仿真圖如圖5所示,其中, zhengout為幀同步輸出信號(hào);clk為時(shí)鐘信號(hào);data為輸入的信碼;q為RS觸發(fā)器的Q端;fenpin39為39分頻計(jì)數(shù)器的輸出端。

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

4、 幀同步系統(tǒng)頂層文件設(shè)計(jì)

所謂頂層文件設(shè)計(jì)就是把所涉及到的各個(gè)模塊放在一起,形成一個(gè)便于閱讀的圖形方式,在編譯各個(gè)模塊時(shí),如果設(shè)計(jì)沒(méi)有錯(cuò)誤。系統(tǒng)就會(huì)創(chuàng)建一個(gè)代表該模塊的符號(hào)文件,可以被高層設(shè)計(jì)所調(diào)用。本設(shè)計(jì)中各模塊通過(guò)VHDL語(yǔ)言進(jìn)行設(shè)計(jì),在 QuartusⅡ開(kāi)發(fā)軟件下編譯通過(guò)。采用Altera公司Cvclone系列的EP1C12Q240C8器件,并且?guī)诫娐穬H用到該器件不到1%的邏輯單元。頂層設(shè)計(jì)圖形如圖6所示。圖6中,ZCB和AND7(七輸入與門(mén))為巴克碼識(shí)別器;CLKCONTR為時(shí)鐘控制器;FENPIN5為5分頻器計(jì)數(shù)器;FENPIN39為39分頻器計(jì)數(shù)器;RS_CLK為RS觸發(fā)器。

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

實(shí)驗(yàn)結(jié)果分析:在Quartus II環(huán)境下,時(shí)鐘clk的周期為200μs,當(dāng)時(shí)鐘周期設(shè)定的值很小時(shí),比如納秒級(jí)別,系統(tǒng)則極易出現(xiàn)冒險(xiǎn)競(jìng)爭(zhēng)現(xiàn)象,因此要將時(shí)鐘周期的值設(shè)定的大一些。data為輸入的數(shù)據(jù)流,為了便于仿真,只在數(shù)據(jù)流中加入3組巴克碼。bakeshibie為巴克碼識(shí)別器的輸出,當(dāng)巴克碼出現(xiàn)后,觸發(fā)器的Q端變?yōu)楦唠娖?,系統(tǒng)進(jìn)入維持態(tài),此時(shí)5分頻計(jì)數(shù)器開(kāi)始計(jì)數(shù),若在未計(jì)滿(mǎn)5次時(shí)再次出現(xiàn)巴克碼,則5分頻計(jì)數(shù)器重新開(kāi)始計(jì)數(shù),若計(jì)滿(mǎn)5次仍未出現(xiàn)巴克碼,則系統(tǒng)徹底丟失同步狀態(tài),Q端變?yōu)榈碗娖?,系統(tǒng)進(jìn)入捕捉態(tài)??傮w設(shè)計(jì)時(shí)序仿真圖如圖7所示。由于此幀同步系統(tǒng)要應(yīng)用在DPSK解調(diào)中,所以幀同步系統(tǒng)仿真的時(shí)鐘頻率要與DPSK解調(diào)的時(shí)鐘頻率一致。仿真時(shí)要注意碼元的傳輸方向即巴克碼是高位先發(fā)送還是低位先發(fā)送,這將影響到仿真質(zhì)量。

幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

5、 結(jié)論

詳細(xì)闡述各模塊功能,實(shí)現(xiàn)方法及仿真圖形,系統(tǒng)對(duì)幀同步碼(巴克碼)作出嚴(yán)格限制,即系統(tǒng)只有在嚴(yán)格收到幀同步碼后才會(huì)有幀同步信號(hào)輸出,提高系統(tǒng)的可靠性。保護(hù)電路設(shè)計(jì)有效降低漏同步和假同步的概率,時(shí)鐘控制的RS觸發(fā)器保證了同步系統(tǒng)狀態(tài)的正確轉(zhuǎn)換。同步系統(tǒng)各項(xiàng)技術(shù)指標(biāo)均符合要求,工作正確可靠,有較高使用價(jià)值。

wKgaomTsASqABbkVAAAJM7aZU1A174.png

有你想看的精彩 至芯科技FPGA就業(yè)培訓(xùn)班——助你步入成功之路、8月12號(hào)西安中心開(kāi)課、歡迎咨詢(xún)! 基于FPGA的CNN加速項(xiàng)目案例解析 基于FPGA協(xié)處理器算法及總線連接

wKgaomTsASuAJqKHAABUdafP6GM635.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgaomTsASuAelTFAABiq3a-ogY951.jpgwKgaomTsASuAOUDHAAACXWrmhKE318.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21799

    瀏覽量

    606196

原文標(biāo)題:幀同步系統(tǒng)的工作原理及如何基于FPGA實(shí)現(xiàn)其設(shè)計(jì)

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    北斗衛(wèi)星同步時(shí)鐘授時(shí)天線:實(shí)現(xiàn)精確時(shí)間同步的關(guān)鍵

    北斗衛(wèi)星同步時(shí)鐘裝置中的授時(shí)天線是用于接收全球?qū)Ш叫l(wèi)星系統(tǒng)信號(hào)以實(shí)現(xiàn)精確時(shí)間同步的關(guān)鍵組件。本文將介紹授時(shí)天線的特點(diǎn)、工作原理及其應(yīng)用場(chǎng)景。
    的頭像 發(fā)表于 01-06 09:49 ?178次閱讀
    北斗衛(wèi)星<b class='flag-5'>同步</b>時(shí)鐘授時(shí)天線:<b class='flag-5'>實(shí)現(xiàn)</b>精確時(shí)間<b class='flag-5'>同步</b>的關(guān)鍵

    永磁同步電機(jī)的工作原理 永磁同步電機(jī)與異步電機(jī)的區(qū)別

    永磁同步電機(jī)的工作原理 永磁同步電機(jī)是一種利用永磁體產(chǎn)生磁場(chǎng)的同步電機(jī)。它的工作原理基于電磁感應(yīng)和電磁力定律。 磁場(chǎng)產(chǎn)生 :永磁
    的頭像 發(fā)表于 11-22 10:08 ?1162次閱讀

    永磁同步電機(jī)工作原理是什么?它有什么優(yōu)勢(shì)?

    永磁同步電機(jī)(Permanent Magnet Synchronous Motor,簡(jiǎn)稱(chēng)PMSM)是一種利用永磁體產(chǎn)生磁場(chǎng),并通過(guò)磁場(chǎng)與電流相互作用產(chǎn)生轉(zhuǎn)矩的電機(jī)。它的工作原理基于電磁感應(yīng)定律和洛倫
    的頭像 發(fā)表于 10-22 09:36 ?1864次閱讀

    旋轉(zhuǎn)變壓器的工作原理和作用

    旋轉(zhuǎn)變壓器(Resolver/Transformer),又稱(chēng)同步分解器,是一種電磁式傳感器,工作原理和作用在工業(yè)自動(dòng)化、伺服控制系統(tǒng)中具有重要地位。
    的頭像 發(fā)表于 08-19 17:53 ?4716次閱讀

    同步降壓轉(zhuǎn)換器的工作原理和作用

    同步降壓轉(zhuǎn)換器(Synchronous Buck Converter),作為一種重要的電源管理電路,工作原理和作用在電子技術(shù)和電力電子領(lǐng)域中占據(jù)著重要地位。以下是對(duì)同步降壓轉(zhuǎn)換器
    的頭像 發(fā)表于 08-14 09:51 ?1977次閱讀

    交流永磁同步電機(jī)工作原理及結(jié)構(gòu)

    交流永磁同步電機(jī)的工作原理、結(jié)構(gòu)特點(diǎn)以及應(yīng)用領(lǐng)域。 一、工作原理 電磁感應(yīng)原理 交流永磁同步電機(jī)的工作原理基于電磁感應(yīng)原理。當(dāng)電機(jī)的定子繞組
    的頭像 發(fā)表于 06-13 10:24 ?4173次閱讀

    直流伺服系統(tǒng)的結(jié)構(gòu)與工作原理

    直流伺服系統(tǒng)作為一種重要的電氣傳動(dòng)控制系統(tǒng),在自動(dòng)化領(lǐng)域中發(fā)揮著至關(guān)重要的作用。結(jié)構(gòu)復(fù)雜而精密,工作原理獨(dú)特,能夠實(shí)現(xiàn)精確的位置和速度控制
    的頭像 發(fā)表于 06-12 11:10 ?1290次閱讀

    同步磁阻電動(dòng)機(jī)的工作原理與結(jié)構(gòu)特點(diǎn)

    同步磁阻電動(dòng)機(jī)(Synchronous Reluctance Motor,簡(jiǎn)稱(chēng)SynRM)作為一種新型的交流電動(dòng)機(jī),近年來(lái)在電機(jī)領(lǐng)域引起了廣泛關(guān)注。獨(dú)特的工作原理和結(jié)構(gòu)特點(diǎn)使得它在多個(gè)領(lǐng)域展現(xiàn)出顯著的優(yōu)勢(shì)。本文將詳細(xì)探討
    的頭像 發(fā)表于 05-24 14:57 ?1834次閱讀

    同步計(jì)數(shù)器的主要類(lèi)型和工作原理

    在數(shù)字電子領(lǐng)域,計(jì)數(shù)器是一種用于統(tǒng)計(jì)脈沖信號(hào)數(shù)量的設(shè)備,廣泛應(yīng)用于各種數(shù)字系統(tǒng)和電路中。其中,同步計(jì)數(shù)器作為計(jì)數(shù)器的一種重要類(lèi)型,具有獨(dú)特的工作原理和分類(lèi)。本文將詳細(xì)探討
    的頭像 發(fā)表于 05-24 14:34 ?1558次閱讀

    使用FPGA搭建的電路,工作頻率如何設(shè)置

    如題,使用FPGA搭建的電路,工作頻率如何設(shè)置。是受制于晶振嗎?
    發(fā)表于 05-12 21:15

    基于 FPGA 的光纖混沌加密系統(tǒng)

    ,往往對(duì)安全性及正確性有更高的要求,故我們采用特定的結(jié)構(gòu), 針對(duì)該 AES 算法定制了鏈路結(jié)構(gòu)(如圖 2-3)。 每一個(gè)模塊都對(duì)進(jìn)行了 modelsim 仿真及論證。
    發(fā)表于 04-26 17:18

    FPGA芯片的工作原理和使用

    FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)芯片的使用和工作原理對(duì)于初學(xué)者來(lái)說(shuō),可能是一個(gè)相對(duì)復(fù)雜但非常有趣的學(xué)習(xí)領(lǐng)域。
    的頭像 發(fā)表于 03-27 14:59 ?1126次閱讀

    GPS衛(wèi)星同步時(shí)鐘的工作原理及應(yīng)用場(chǎng)景介紹

    等領(lǐng)域得到了廣泛應(yīng)用。 1. GPS衛(wèi)星同步時(shí)鐘的工作原理 GPS衛(wèi)星同步時(shí)鐘的工作原理可以分為以下幾個(gè)步驟: GPS衛(wèi)星信號(hào)接收:GPS接收機(jī)接收來(lái)自多顆GPS衛(wèi)星的導(dǎo)航信號(hào),其中包
    的頭像 發(fā)表于 03-19 10:28 ?2114次閱讀
    GPS衛(wèi)星<b class='flag-5'>同步</b>時(shí)鐘的<b class='flag-5'>工作原理</b>及應(yīng)用場(chǎng)景介紹

    fpga全稱(chēng)是什么?fpga工作原理是什么?

    FPGA的全稱(chēng)是Field Programmable Gate Array,即現(xiàn)場(chǎng)可編程門(mén)陣列。它是一種半導(dǎo)體邏輯芯片,可以根據(jù)用戶(hù)需要,通過(guò)編程配置其內(nèi)部邏輯電路結(jié)構(gòu),以實(shí)現(xiàn)特定的功能。FPGA的出現(xiàn)極大地提高了電子
    的頭像 發(fā)表于 03-15 14:27 ?1929次閱讀

    fpga芯片工作原理 fpga芯片有哪些型號(hào)

    FPGA芯片的工作原理主要基于其內(nèi)部的可配置邏輯單元和連線資源。包括以下工作原理: 首先,FPGA內(nèi)部包含可配置邏輯模塊(CLB)、輸出輸入模塊(IOB)和內(nèi)部連線(Interconn
    的頭像 發(fā)表于 03-14 17:17 ?1633次閱讀