在古代,我們的祖先就掌握了測試技術(shù),例如農(nóng)民發(fā)明吹風(fēng)機(jī)測試稻谷,把飽滿的谷粒和谷殼分離開來,這就是早期的測試機(jī)器。
生產(chǎn)測試的目的是把好的物品和有瑕疵的物品分離出來,集成電路行業(yè),測試的目標(biāo)是把功能正確的芯片和有瑕疵的芯片分離出來,保證客戶使用的是功能完整的芯片。
按照摩爾定律,集成電路的規(guī)模每兩年翻一番,設(shè)計(jì)的規(guī)模越來越大,工藝尺寸越來越小。隨著電路的集成度越來越高,生產(chǎn)測試的成本也越來越高。為了降低測試成本和難度,提高芯片的質(zhì)量和良品率,需要為芯片進(jìn)行可測性設(shè)計(jì)(design for test),簡稱DFT。
可測性設(shè)計(jì)是在芯片設(shè)計(jì)過程中保證功能的前提下,加入特殊的測試結(jié)構(gòu),芯片制造完成后進(jìn)行DFT測試,如果在制造或者封裝的過程中有瑕疵,芯片不能正常工作,通過DFT測試可以篩選出這種芯片。可測性設(shè)計(jì)與設(shè)計(jì)驗(yàn)證不同,設(shè)計(jì)驗(yàn)證是通過對設(shè)計(jì)的分析,排除設(shè)計(jì)中的錯(cuò)誤,確保該設(shè)計(jì)符合其技術(shù)規(guī)范,保證設(shè)計(jì)與要求一致。
芯片制造和封裝過程中的測試可以大致分為如下三類:
其中WAT測試和DFT沒有關(guān)系,主要是用來檢測FAB的制造工藝是否有問題,它并沒有測試芯片,而是測試die和die之間的scribe line上面的特殊結(jié)構(gòu)。
CP是測試晶圓上的每顆die,實(shí)際上,只有通過CP測試的die才會(huì)進(jìn)行封裝,而未通過測試的die會(huì)被淘汰。
FT測試是die封裝以后的測試,如果沒有異常,才會(huì)到客戶那里。
可測性設(shè)計(jì)具體是什么呢?
為了使芯片方便測試,在設(shè)計(jì)中額外的增加或者修改某些邏輯,增加輸入,輸出端口,但是這種設(shè)計(jì)不會(huì)改變芯片的功能。
如下圖所示:DFT就是增加額外的輸入端口(ASIC_TKST),在設(shè)計(jì)中加入MUX,使寄存器F0,F(xiàn)1的時(shí)鐘引腳在測試過程中可以直接由輸入時(shí)鐘端口CLK控制。
可測性設(shè)計(jì)內(nèi)容豐富,主要分為四大類:后面會(huì)詳細(xì)介紹。
- Scan Chain
- Boundar Scan
- MBIST
- ATPG
當(dāng)我們對已制造出來的芯片進(jìn)行生產(chǎn)測試時(shí),先把芯片插入自動(dòng)測試設(shè)備中(ATE),然后輸入測試程序,測試程序中包含ATPG生成的測試向量,測試向量簡單理解包含輸入值和期望值,如果ATE收集的實(shí)際值和期望值不一致,則可以判斷芯片有故障。
接下來介紹物理瑕疵(defects)和故障模型(fault models),這里主要涉及抽象與建模。
芯片的物理瑕疵是指在生產(chǎn)制造過程中產(chǎn)生的瑕疵,這種瑕疵使得芯片不能正常工作,值得注意的是,這里的測試并不是測試邏輯設(shè)計(jì)的錯(cuò)誤,而是測試在芯片生產(chǎn)過程中引入的瑕疵,主要由如下因素引起:
- 開路和短路(open and short)
- 金屬線之間的橋接(bridging bewteen metal lines)
- 通過絕緣氧化物的導(dǎo)電性擊穿(conductive pinholes through insulating oxides)
下圖是一個(gè)簡單CMOS反相器的物理版圖,它由一個(gè)n型下拉晶體管(n-type pull-down transistor)和一個(gè)p型上拉晶體管(p-type pull-up transistor)組成。如果一粒塵埃落在金屬連線上就可以使該線開路,過度的金屬刻蝕可能引起金屬橋接現(xiàn)象,即直接短路到電源或者地線上。一個(gè)有瑕疵的下來晶體管永遠(yuǎn)處于開路的狀態(tài),從而就像直接短路到地線上一樣。
瑕疵的行為就像永久的短路到電源或者地線上一樣,我們可以抽象為輸入或輸出引腳stuck at在邏輯"0"或"1"上,大部分的CMOS門單元的版圖類似,因此可以抽象建模,把stuck at 1 or 0代表具體的物理瑕疵。
綜上所述,故障模型(fault model)就是用抽象邏輯模型來表示物理瑕疵(defect)的結(jié)果。
stuck-at fault model(SAF)模型仍然是最常見的故障模型。
測試SAF的規(guī)則是不可以使用內(nèi)部探針,我們只能通過輸入/輸出端口對芯片進(jìn)行測試,經(jīng)封裝后,輸入/輸出端口對應(yīng)于芯片的封裝管腳,ATE設(shè)備可以對每個(gè)輸入端口進(jìn)行驅(qū)動(dòng),控制測試芯片的每個(gè)輸入端,同時(shí)對每個(gè)輸出端進(jìn)行采樣,把采樣結(jié)果與預(yù)期值進(jìn)行比較,來判斷芯片的好壞。
-
寄存器
+關(guān)注
關(guān)注
31文章
5372瀏覽量
121311 -
晶體管
+關(guān)注
關(guān)注
77文章
9787瀏覽量
139008 -
DFT設(shè)計(jì)
+關(guān)注
關(guān)注
0文章
10瀏覽量
8909 -
時(shí)鐘控制
+關(guān)注
關(guān)注
0文章
17瀏覽量
6870 -
CMOS反相器
+關(guān)注
關(guān)注
0文章
19瀏覽量
6806
發(fā)布評論請先 登錄
相關(guān)推薦
DFT工程師經(jīng)典教程書籍
CPU可測試性設(shè)計(jì)
什么是DFT,DFT是什么意思
提高DFT測試覆蓋率的方法
![提高<b class='flag-5'>DFT</b><b class='flag-5'>測試</b>覆蓋率的方法](https://file1.elecfans.com//web2/M00/A6/2F/wKgZomUMPCeAPp-6AAAUDvE79m0445.jpg)
SOC的可測試性設(shè)計(jì)策略
![SOC的<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設(shè)計(jì)策略](https://file1.elecfans.com//web2/M00/A6/31/wKgZomUMPDGAXgVHAAAVbZJDZbk661.jpg)
DFT_DFT設(shè)計(jì)概述
PADS DFT審核確保設(shè)計(jì)的可測試性
利用PADS可測試性設(shè)計(jì)優(yōu)化PCB測試點(diǎn)和DFT審核
![利用PADS<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設(shè)計(jì)優(yōu)化PCB<b class='flag-5'>測試</b>點(diǎn)和<b class='flag-5'>DFT</b>審核](https://file.elecfans.com/web1/M00/90/FF/o4YBAFzPvoGAfoj6AAAmInDaEWE549.jpg)
可測試性設(shè)計(jì)(DFT):真的需要嗎?
什么是DFT友好的功能ECO呢?
可制造性、可靠性和可測性協(xié)同設(shè)計(jì)
![<b class='flag-5'>可</b>制造<b class='flag-5'>性</b>、可靠<b class='flag-5'>性</b>和<b class='flag-5'>可</b>測<b class='flag-5'>性</b>協(xié)同設(shè)計(jì)](https://file1.elecfans.com/web2/M00/82/E0/wKgaomRlk-aAMSnMAABoX4OdKZE697.png)
評論