Sub-LVDS是一種低功耗、低誤碼率、低串?dāng)_和低輻射的差分信號(hào)技術(shù),是LVDS技術(shù)在Camera接口上的一種應(yīng)用。Sub-LVDS采用低擺幅電流模式傳輸系統(tǒng),同傳統(tǒng)的電壓模式相比較,在達(dá)到幾乎相同的性能水平時(shí),由于有比傳統(tǒng)模式更好的抗電源噪聲能力,它可以在噪聲容限低得多,而且擺幅也低得多的情況下工作。目前,Sub-LVDS技術(shù)在Sony的Camera/Sensor中比較常見,主要傳輸?shù)臄?shù)據(jù)格式為RAW10或者RAW12。SUB-LVDS的電壓更低,共模電壓為1.8V,差模電壓為150mV。
Sub-LVDS是LVDS電氣規(guī)范的低電壓版本,不同于LVDS,它的共模和差分信號(hào)電平降低,但仍然能夠驅(qū)動(dòng)LVDS接收器。當(dāng)LVDS驅(qū)動(dòng)需要與Sub-LVDS接收器接口連接時(shí),問題就出現(xiàn)了。從驅(qū)動(dòng)的信號(hào)開始電壓水平不在一個(gè)合適的范圍內(nèi),以確保與接收器的正常通信,必須改變驅(qū)動(dòng)器輸出以保證適當(dāng)?shù)碾妷核?。本文討論如何將LVDS驅(qū)動(dòng)器和Sub-LVDS接收器之間的接口互聯(lián),以及如何使用簡(jiǎn)單的電阻網(wǎng)絡(luò)修改信號(hào)電壓等級(jí)以保證兼容性。
Sub-LVDS驅(qū)動(dòng)器輸出參數(shù)
Sub-LVDS驅(qū)動(dòng)器接收參數(shù)
LVDS輸出與Sub-LVDS驅(qū)動(dòng)器接收參數(shù)
從以上表格得知,SubLVDS作為LVDS的發(fā)展,采用低擺幅電流模式傳輸系統(tǒng),同傳統(tǒng)的電壓模式相比較,在達(dá)到幾乎相同的性能水平時(shí),由于有比傳統(tǒng)模式更好的抗電源噪聲能力,它可以在噪聲容限低得多,而且擺幅也低得多的情況下工作。設(shè)計(jì)一個(gè)高效電流模式電路的主要挑戰(zhàn)是靜態(tài)功耗,但這在超高速網(wǎng)絡(luò)中不成問題,因?yàn)檫@時(shí)的動(dòng)態(tài)功耗往往起主要作用。再者,此處采用了更加先進(jìn)的工藝,將供電電壓從2.5 V降到1.8 V,輸出電壓擺幅從350 mV降為150mV,從而可以達(dá)到更低的功耗和提供更高的傳輸速率。
SubLVDS驅(qū)動(dòng)電路
驅(qū)動(dòng)電路是SubLVDS中的重要部分,其功能是實(shí)現(xiàn)將輸入的CMOS信號(hào)轉(zhuǎn)換為差分輸出信號(hào),使得在傳輸過程中,抗噪特性更好。
SubLVDS與LVDS的互聯(lián)
由于 LVDS 驅(qū)動(dòng)器具有1.2V的典型固定共模電壓輸出和350mV的典型差分電壓擺幅,因此降壓電阻網(wǎng)絡(luò)的目標(biāo)是實(shí)現(xiàn) 0.9V 的固定共模電壓以及 150mV 的輸出差分電壓擺幅。使用簡(jiǎn)單的電阻網(wǎng)絡(luò)連接 LVDS 驅(qū)動(dòng)器和 Sub-LVDS 接收器是支持 Sub-LVDS 接收器所需較低信號(hào)電壓電平的可行且經(jīng)濟(jì)的選擇。
Sub-LVDS在7系列FPGA的應(yīng)用
Sub-LVDS在手冊(cè)xapp582和wp393都有描述,直接看圖
選擇DIFF_HSTL_II_F I/O標(biāo)準(zhǔn)用于Sub-LVDS發(fā)射機(jī),因?yàn)樗哂?.9V標(biāo)稱的共模電壓。DIFF_HSTL_II_F_18的擺幅太大,不能用于subblvds信號(hào)。串聯(lián)終端放置在線路中,以減少信號(hào)擺幅,從而滿足Sub-LVDS規(guī)范,同時(shí)保持共模在正確的范圍內(nèi)。
-
FPGA
+關(guān)注
關(guān)注
1630文章
21801瀏覽量
606314 -
驅(qū)動(dòng)器
+關(guān)注
關(guān)注
53文章
8288瀏覽量
147136 -
接口
+關(guān)注
關(guān)注
33文章
8712瀏覽量
151995 -
lvds
+關(guān)注
關(guān)注
2文章
1046瀏覽量
66025 -
差分信號(hào)
+關(guān)注
關(guān)注
3文章
378瀏覽量
27786
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
基于FPGA的高速LVDS數(shù)據(jù)傳輸
FPGA編程LVDS信號(hào)圖像處理技術(shù)
DLPC3433+DLPA2000+DLP3010開發(fā)需要DLP3010把每一幀都投射到不同顏色的幕布上
LVDS接口技術(shù)在DAC系統(tǒng)中的應(yīng)用
基于索尼SUB-LVDS并行橋的設(shè)計(jì)應(yīng)用
索尼圖像傳感器橋接的解決方案
FPGA上LVDS接收器的速度是否會(huì)降低?
基于FPGA的LVDS接口應(yīng)用
![基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>LVDS</b>接口應(yīng)用](https://file.elecfans.com/web2/M00/49/44/pYYBAGKhtEKAGhF3AAAMOCX641Q375.jpg)
UltraScale FPGA中的LVDS上的1000Base-X的介紹
![UltraScale <b class='flag-5'>FPGA</b>中的<b class='flag-5'>LVDS</b><b class='flag-5'>上</b>的1000Base-X的介紹](https://file.elecfans.com/web1/M00/71/68/pIYBAFv1OriAB_RaAAAg-ZMVE0w613.jpg)
如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問題
![如何解決<b class='flag-5'>FPGA</b>引腳與<b class='flag-5'>LVDS</b>信號(hào)相連時(shí)兼容性的問題](https://file.elecfans.com/web1/M00/C9/BA/pIYBAF-BDKqAFrNUAAAnrZeZUzA781.png)
LVDS在FPGA中的使用教程之LVDS的介紹
![<b class='flag-5'>LVDS</b><b class='flag-5'>在</b><b class='flag-5'>FPGA</b>中的使用教程之<b class='flag-5'>LVDS</b>的介紹](https://file.elecfans.com/web1/M00/D7/D6/o4YBAF_sQbCAGnCYAACaFVnBJkQ300.png)
基于Sony Sub-LVDS to MIPI CSI-2 Sensor Bridge圖像傳感器的參考設(shè)計(jì)
![基于Sony <b class='flag-5'>Sub-LVDS</b> to MIPI CSI-2 Sensor Bridge圖像傳感器的參考設(shè)計(jì)](https://file.elecfans.com/web1/M00/D9/D6/pIYBAF_4deWAWYoEAABM2oiM8T0392.jpg)
FPGA與LVDS信號(hào)兼容性分析方法
基于FPGA的內(nèi)部LVDS接收器設(shè)計(jì)
![基于<b class='flag-5'>FPGA</b>的內(nèi)部<b class='flag-5'>LVDS</b>接收器設(shè)計(jì)](https://file1.elecfans.com/web2/M00/DB/BB/wKgaomYrCPyAbDEDAAApFZqLr3w172.png)
將 LVDS 驅(qū)動(dòng)器與 Sub-LVDS 接收器對(duì)接應(yīng)用說明
![將 <b class='flag-5'>LVDS</b> 驅(qū)動(dòng)器與 <b class='flag-5'>Sub-LVDS</b> 接收器對(duì)接應(yīng)用說明](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評(píng)論