欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Sub-LVDS技術(shù)在FPGA上的應(yīng)用

CHANBAEK ? 來源:硬件設(shè)計(jì)與測(cè)試 ? 作者:彥28 ? 2023-09-15 14:47 ? 次閱讀

Sub-LVDS是一種低功耗、低誤碼率、低串?dāng)_和低輻射的差分信號(hào)技術(shù),是LVDS技術(shù)在Camera接口上的一種應(yīng)用。Sub-LVDS采用低擺幅電流模式傳輸系統(tǒng),同傳統(tǒng)的電壓模式相比較,在達(dá)到幾乎相同的性能水平時(shí),由于有比傳統(tǒng)模式更好的抗電源噪聲能力,它可以在噪聲容限低得多,而且擺幅也低得多的情況下工作。目前,Sub-LVDS技術(shù)在Sony的Camera/Sensor中比較常見,主要傳輸?shù)臄?shù)據(jù)格式為RAW10或者RAW12。SUB-LVDS的電壓更低,共模電壓為1.8V,差模電壓為150mV。

Sub-LVDS是LVDS電氣規(guī)范的低電壓版本,不同于LVDS,它的共模和差分信號(hào)電平降低,但仍然能夠驅(qū)動(dòng)LVDS接收器。當(dāng)LVDS驅(qū)動(dòng)需要與Sub-LVDS接收器接口連接時(shí),問題就出現(xiàn)了。從驅(qū)動(dòng)的信號(hào)開始電壓水平不在一個(gè)合適的范圍內(nèi),以確保與接收器的正常通信,必須改變驅(qū)動(dòng)器輸出以保證適當(dāng)?shù)碾妷核?。本文討論如何將LVDS驅(qū)動(dòng)器和Sub-LVDS接收器之間的接口互聯(lián),以及如何使用簡(jiǎn)單的電阻網(wǎng)絡(luò)修改信號(hào)電壓等級(jí)以保證兼容性。

Sub-LVDS驅(qū)動(dòng)器輸出參數(shù)

圖片

Sub-LVDS驅(qū)動(dòng)器接收參數(shù)

圖片

LVDS輸出與Sub-LVDS驅(qū)動(dòng)器接收參數(shù)

圖片

從以上表格得知,SubLVDS作為LVDS的發(fā)展,采用低擺幅電流模式傳輸系統(tǒng),同傳統(tǒng)的電壓模式相比較,在達(dá)到幾乎相同的性能水平時(shí),由于有比傳統(tǒng)模式更好的抗電源噪聲能力,它可以在噪聲容限低得多,而且擺幅也低得多的情況下工作。設(shè)計(jì)一個(gè)高效電流模式電路的主要挑戰(zhàn)是靜態(tài)功耗,但這在超高速網(wǎng)絡(luò)中不成問題,因?yàn)檫@時(shí)的動(dòng)態(tài)功耗往往起主要作用。再者,此處采用了更加先進(jìn)的工藝,將供電電壓從2.5 V降到1.8 V,輸出電壓擺幅從350 mV降為150mV,從而可以達(dá)到更低的功耗和提供更高的傳輸速率。

SubLVDS驅(qū)動(dòng)電路

驅(qū)動(dòng)電路是SubLVDS中的重要部分,其功能是實(shí)現(xiàn)將輸入的CMOS信號(hào)轉(zhuǎn)換為差分輸出信號(hào),使得在傳輸過程中,抗噪特性更好。

圖片

SubLVDS與LVDS的互聯(lián)

由于 LVDS 驅(qū)動(dòng)器具有1.2V的典型固定共模電壓輸出和350mV的典型差分電壓擺幅,因此降壓電阻網(wǎng)絡(luò)的目標(biāo)是實(shí)現(xiàn) 0.9V 的固定共模電壓以及 150mV 的輸出差分電壓擺幅。使用簡(jiǎn)單的電阻網(wǎng)絡(luò)連接 LVDS 驅(qū)動(dòng)器和 Sub-LVDS 接收器是支持 Sub-LVDS 接收器所需較低信號(hào)電壓電平的可行且經(jīng)濟(jì)的選擇。

圖片

圖片

Sub-LVDS在7系列FPGA的應(yīng)用

Sub-LVDS在手冊(cè)xapp582和wp393都有描述,直接看圖

圖片

圖片

圖片

選擇DIFF_HSTL_II_F I/O標(biāo)準(zhǔn)用于Sub-LVDS發(fā)射機(jī),因?yàn)樗哂?.9V標(biāo)稱的共模電壓。DIFF_HSTL_II_F_18的擺幅太大,不能用于subblvds信號(hào)。串聯(lián)終端放置在線路中,以減少信號(hào)擺幅,從而滿足Sub-LVDS規(guī)范,同時(shí)保持共模在正確的范圍內(nèi)。

圖片

圖片

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21801

    瀏覽量

    606314
  • 驅(qū)動(dòng)器
    +關(guān)注

    關(guān)注

    53

    文章

    8288

    瀏覽量

    147136
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8712

    瀏覽量

    151995
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1046

    瀏覽量

    66025
  • 差分信號(hào)
    +關(guān)注

    關(guān)注

    3

    文章

    378

    瀏覽量

    27786
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGA的高速LVDS數(shù)據(jù)傳輸

    22.4Gbps(Kintex-7).2. 1對(duì)LVDS接收時(shí)鐘+16對(duì)LVDS接收數(shù)據(jù).本人可以提供FPGA源代碼.同時(shí)還可以Xilinx評(píng)估板ML555/ML605/KC705上
    發(fā)表于 03-01 18:47

    FPGA編程LVDS信號(hào)圖像處理技術(shù)

    各位大神,小弟這邊先謝過了,真的很急!目前我需要使用FPGA技術(shù)來處理一款1對(duì)時(shí)鐘LVDS信號(hào)和8對(duì)數(shù)據(jù)LVDS信號(hào)攝像頭模組,我這邊只能對(duì)并口信號(hào)和MIPI信號(hào)輸出的攝像頭模組進(jìn)行測(cè)
    發(fā)表于 07-17 16:40

    DLPC3433+DLPA2000+DLP3010開發(fā)需要DLP3010把每一幀都投射到不同顏色的幕布

    dlpc到sub-lvds是經(jīng)過一定的內(nèi)存與處理的,所以圖像幀經(jīng)過dlpc是有相位“延時(shí)”與“抖動(dòng)”的。(3) (2)在理解,我們通過FPGA進(jìn)行相關(guān)處理,比如需要開放dsi與
    發(fā)表于 02-13 07:26

    LVDS接口技術(shù)DAC系統(tǒng)中的應(yīng)用

    技術(shù)簡(jiǎn)介LVDS,即Low-Voltage Differential Signaling低壓差分信號(hào),是由美國國家半導(dǎo)體公司于1994年提出的一種信號(hào)傳輸模式,滿足高數(shù)據(jù)傳輸率的同時(shí)降低了功耗,運(yùn)用
    發(fā)表于 05-28 05:00

    基于索尼SUB-LVDS并行橋的設(shè)計(jì)應(yīng)用

    索尼SUB-LVDS并行橋參考設(shè)計(jì)。許多分辨率高于720p60的索尼圖像傳感器不再能夠使用傳統(tǒng)的CMOS并行接口。隨著IMX172(4k x 2k分辨率),IMX136(1080p),IMX104
    發(fā)表于 04-30 09:36

    索尼圖像傳感器橋接的解決方案

    索尼Sub-LVDS到MIPI CSI-2傳感器橋參考設(shè)計(jì)。索尼圖像傳感器的橋接解決方案 - 它創(chuàng)建了一個(gè)參考設(shè)計(jì),將串行Sub-LVDS接口與MIPI CSI-2連接起來,從而使設(shè)計(jì)人員能夠?qū)?/div>
    發(fā)表于 04-30 06:13

    FPGALVDS接收器的速度是否會(huì)降低?

    )。從這些產(chǎn)品的數(shù)據(jù)表中我可以看出,對(duì)于大多數(shù)上述FPGA來說,這應(yīng)該是可行的。然而,該設(shè)計(jì)可以使用比標(biāo)準(zhǔn)1.25V共模低的共模電壓。這可能是600mV的共模電壓。當(dāng)共模電壓從標(biāo)稱值1.25V降低時(shí),FPGA
    發(fā)表于 06-16 08:44

    基于FPGALVDS接口應(yīng)用

    介紹了LVDS技術(shù)的原理,對(duì)LVDS接口高速數(shù)據(jù)傳輸系統(tǒng)中的應(yīng)用做了簡(jiǎn)要的分析,著重介紹了基于FPGA
    發(fā)表于 01-11 10:46 ?101次下載
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>LVDS</b>接口應(yīng)用

    UltraScale FPGA中的LVDS的1000Base-X的介紹

    本視頻討論了UltraScale FPGA中的LVDS的1000Base-X,支持通用I / O(SelectIO)和收發(fā)器。 演示重點(diǎn)關(guān)注RX和TX抖動(dòng)要求。
    的頭像 發(fā)表于 11-26 06:40 ?4699次閱讀
    UltraScale <b class='flag-5'>FPGA</b>中的<b class='flag-5'>LVDS</b><b class='flag-5'>上</b>的1000Base-X的介紹

    如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問題

    很多工程師使用Xilinx開發(fā)板時(shí)都注意到了一個(gè)問題,就是開發(fā)板中將LVDS的時(shí)鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank,于是產(chǎn)生了關(guān)于FPGA引腳與
    的頭像 發(fā)表于 10-10 09:25 ?1.2w次閱讀
    如何解決<b class='flag-5'>FPGA</b>引腳與<b class='flag-5'>LVDS</b>信號(hào)相連時(shí)兼容性的問題

    LVDSFPGA中的使用教程之LVDS的介紹

    ,采集卡使用DS90CR288進(jìn)行并轉(zhuǎn)串處理,這種方式占用FPGA管腳資源多。當(dāng)傳輸24bit RGB信號(hào)時(shí),需要使用24(信號(hào))+4(同步控制)+1(時(shí)鐘)=29個(gè)管腳,而使用lvds傳輸,使用altlvds_tx核,只需要
    發(fā)表于 12-30 16:57 ?25次下載
    <b class='flag-5'>LVDS</b><b class='flag-5'>在</b><b class='flag-5'>FPGA</b>中的使用教程之<b class='flag-5'>LVDS</b>的介紹

    基于Sony Sub-LVDS to MIPI CSI-2 Sensor Bridge圖像傳感器的參考設(shè)計(jì)

    查看Sony Sub-LVDS到MIPI CSI-2傳感器橋的參考設(shè)計(jì)。 http://www.delux-kingway.cn/soft/有成千上萬的參考設(shè)計(jì),可幫助您使項(xiàng)目栩栩如生。
    發(fā)表于 01-12 14:30 ?19次下載
    基于Sony <b class='flag-5'>Sub-LVDS</b> to MIPI CSI-2 Sensor Bridge圖像傳感器的參考設(shè)計(jì)

    FPGALVDS信號(hào)兼容性分析方法

    很多工程師使用Xilinx開發(fā)板時(shí)都注意到了一個(gè)問題,就是開發(fā)板中將LVDS的時(shí)鐘輸入(1.8V電平)連接到了VCCO=2.5V或者3.3V的Bank,于是產(chǎn)生了關(guān)于FPGA引腳與
    的頭像 發(fā)表于 02-09 09:48 ?4062次閱讀

    基于FPGA的內(nèi)部LVDS接收器設(shè)計(jì)

    LVDS是一種低壓低功耗的高速串行差分?jǐn)?shù)據(jù)傳輸標(biāo)準(zhǔn),高速數(shù)據(jù)互聯(lián)和數(shù)據(jù)通信領(lǐng)域得到廣泛的應(yīng)用,主流的FPGA器件都集成了高速的LVDS收發(fā)器。
    發(fā)表于 04-26 09:50 ?1912次閱讀
    基于<b class='flag-5'>FPGA</b>的內(nèi)部<b class='flag-5'>LVDS</b>接收器設(shè)計(jì)

    LVDS 驅(qū)動(dòng)器與 Sub-LVDS 接收器對(duì)接應(yīng)用說明

    電子發(fā)燒友網(wǎng)站提供《將 LVDS 驅(qū)動(dòng)器與 Sub-LVDS 接收器對(duì)接應(yīng)用說明.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 11:00 ?1次下載
    將 <b class='flag-5'>LVDS</b> 驅(qū)動(dòng)器與 <b class='flag-5'>Sub-LVDS</b> 接收器對(duì)接應(yīng)用說明