本文將重點(diǎn)介紹如何在無(wú)需久等 SI 和 PI 專(zhuān)家反饋的情況下,助力 PCB 設(shè)計(jì)團(tuán)隊(duì)在預(yù)算范圍內(nèi)按時(shí)交付合格的產(chǎn)品。
對(duì)于當(dāng)今設(shè)計(jì)高速、高密電路板的工程師來(lái)說(shuō),信號(hào)完整性 (SI) 和電源完整性 (PI) 是重中之重。而在設(shè)計(jì)早期階段發(fā)現(xiàn) SI/PI 問(wèn)題,有助于加快設(shè)計(jì)簽核,以免重新設(shè)計(jì)。
在簽核高速 PCB 設(shè)計(jì)時(shí),工程師需要解決三個(gè)關(guān)鍵問(wèn)題:電源分析、SerDes 鏈路合規(guī)和 DDR 存儲(chǔ)器接口合規(guī)。電源傳輸網(wǎng)絡(luò)(Power Delivery Network, PDN) 必須充足、高效和穩(wěn)定,信號(hào)質(zhì)量必須符合存儲(chǔ)器接口和串行鏈路合規(guī)規(guī)范。
1
設(shè)計(jì)分析框架
設(shè)計(jì) PCB 時(shí)需要考慮幾個(gè)重要框架(圖 1)。
圖 1:設(shè)計(jì)分析框架
設(shè)計(jì)的第一步是原理圖;第二步是 layout,并在 layout 的后期階段進(jìn)行詳細(xì)分析以確保 layout 功能符合預(yù)期。在設(shè)計(jì)周期中,任務(wù)、優(yōu)先事項(xiàng)和工作重點(diǎn)都會(huì)變化,但有一條經(jīng)驗(yàn)法則經(jīng)久不衰:發(fā)現(xiàn)和糾正問(wèn)題越早越好。
一般來(lái)說(shuō),設(shè)計(jì)流程的后期階段才會(huì)進(jìn)行詳細(xì)的仿真、分析和優(yōu)化,通常是驗(yàn)證和簽核的最后一步。一旦此時(shí)發(fā)現(xiàn)需求和性能方面的缺陷,就需要花費(fèi)額外的時(shí)間和人力來(lái)解決,不可避免地導(dǎo)致項(xiàng)目超出預(yù)算并延遲產(chǎn)品上市;然而這些問(wèn)題原本在設(shè)計(jì)早期階段就可以發(fā)現(xiàn)并解決——要在當(dāng)今競(jìng)爭(zhēng)激烈的電子市場(chǎng)中保持領(lǐng)先,則不能再將分析和驗(yàn)證放在設(shè)計(jì)流程的最后階段;而是從設(shè)計(jì)流程的初始階段開(kāi)始,就采用設(shè)計(jì)同步分析 (In-design Analysis, IDA) 方法集成仿真和分析,將分析和驗(yàn)證視為在芯片、封裝、電路板和完整系統(tǒng)級(jí)設(shè)計(jì)層面的各個(gè)階段中都不可分割的一部分。
圖 2:Allegro PCB Designer layout 環(huán)境中的設(shè)計(jì)同步分析工作流程與Cadence Sigrity Aurora PCB 分析軟件集成
設(shè)計(jì)團(tuán)隊(duì)是設(shè)計(jì)過(guò)程中的一個(gè)重要因素。在設(shè)計(jì)初期, SI 工程師會(huì)來(lái)幫助理解設(shè)計(jì)約束等問(wèn)題;在 layout 設(shè)計(jì)階段,layout 設(shè)計(jì)專(zhuān)家將進(jìn)行設(shè)計(jì);而到了最終 layout 驗(yàn)證階段,SI 工程師又將再次參與;但是在整個(gè)設(shè)計(jì)過(guò)程中,SI 工程師不一定能隨時(shí)提供幫助。因此,要想按時(shí)交付設(shè)計(jì)并保質(zhì)保量,PCB 設(shè)計(jì)人員需要具備獨(dú)立執(zhí)行普通 SI/PI 仿真的能力。在 PCB 設(shè)計(jì)環(huán)境中直接嵌入仿真工作流程,賦能設(shè)計(jì)人員,有助于確保設(shè)計(jì)符合預(yù)期并按時(shí)交付。
串?dāng)_和阻抗匹配等普遍的 SI/PI 問(wèn)題往往需要在設(shè)計(jì)初期被快速解決。在設(shè)計(jì)后期,仿真的細(xì)節(jié)精確度非常重要,但在開(kāi)始階段,設(shè)計(jì)人員通常只需要確保方向正確。仿真精度與速度往往無(wú)法兼得,需要取舍。如果在一開(kāi)始就需要細(xì)節(jié)精確度,設(shè)計(jì)人員可以縮小工作范圍,只考慮設(shè)計(jì)的一個(gè)部分;而如果整個(gè)設(shè)計(jì)必須盡早進(jìn)行精確仿真,那么分析工作流程可以利用復(fù)雜的分布式計(jì)算資源,確保速度精度雙管齊下。
2
電源設(shè)計(jì)分析工作流程
PCB 設(shè)計(jì)人員面臨的一個(gè)主要挑戰(zhàn)是為負(fù)載供電。電源正確的直流(幅度)和交流(紋波)對(duì)于發(fā)射 (Tx) 和接收 (Rx) 信號(hào)至關(guān)重要(圖 3)。
圖 3:發(fā)射和接收信號(hào)的元件需要充足且穩(wěn)定的直流和交流電源
對(duì)于直流電路,電阻很重要;對(duì)交流電路來(lái)說(shuō),重要的則是電感。直流電路包括直流電源、PCB 和 IC 負(fù)載,電流需要流向這些負(fù)載。直流電源流過(guò) PCB 上的銅,因其電阻并非是無(wú)窮小, PCB 上會(huì)存在壓降,導(dǎo)致負(fù)載側(cè)電壓的幅度很可能會(huì)比原始電源的幅度低,因此需要分析負(fù)載端的電壓是否足夠。每種IC對(duì)供電電壓都有要求,設(shè)計(jì)人員必須確保 IC 芯片獲得了所需的電壓。
直流分析的重點(diǎn)是 PCB 電阻。對(duì)于交流分析,邏輯和輸入/輸出 (I/O) 電路每秒要開(kāi)關(guān)數(shù)百萬(wàn)個(gè)晶體管,每次晶體管開(kāi)關(guān)時(shí),都需要立即獲得電流,這不太可能來(lái)自直流電源,因?yàn)?PCB 更像是一個(gè)電感器。在較高的開(kāi)關(guān)頻率下,電感阻抗遠(yuǎn)遠(yuǎn)大于電阻阻抗。因此,PCB 的電感十分關(guān)鍵。電感在很大程度上取決于 PCB 的幾何形狀,需要格外關(guān)注 PCB layout。電壓調(diào)節(jié)器模塊 (Voltage Regulator Module, VRM) 的電感幾乎一定會(huì)過(guò)高,因此需要使用局部去耦電容來(lái)提供開(kāi)關(guān)負(fù)載所需的瞬時(shí)電流。電容器與其負(fù)載之間的電感量很重要:電感越大,電容器的效能就越低,因此必須找到與負(fù)載連接的電感較高的電容器,并想辦法降低電感。
電源工作流程:布線前
在設(shè)計(jì)流程的開(kāi)始階段,設(shè)計(jì)人員需要面對(duì)幾十上百頁(yè)的原理圖、幾十個(gè)電壓軌,以及正確設(shè)置電源連接的要求。面對(duì)龐大而復(fù)雜的電源結(jié)構(gòu),如果能夠以可視化的方式查看電源、負(fù)載、無(wú)源壓降等位置,設(shè)計(jì)人員在避免短路或電源連接錯(cuò)誤等問(wèn)題上會(huì)更加得心應(yīng)手。Cadence Sigrity PowerTree 能夠可視化原理圖中的電源連接,幫助設(shè)計(jì)人員在設(shè)計(jì)早期快速仿真,并發(fā)現(xiàn)意外的電阻降低或連接不當(dāng),以便在電路圖中進(jìn)行修正,避免布線后釀成大錯(cuò)。
電源工作流程:layout 分析
在 layout 分析工作流程中,工程師可以使用之前創(chuàng)建的 PowerTree 文件與 layout 設(shè)計(jì)師合作創(chuàng)建電路板文件,分析直流電路并發(fā)現(xiàn)電流瓶頸。在進(jìn)行直流分析時(shí),需要重點(diǎn)了解流向 IC 負(fù)載的 VRM 源電流的大小、IC 獲得的電流大小以及哪些 VRM 連接到哪些IC。PowerTree 文件已經(jīng)捕獲了所有這些信息,可以在 layout 環(huán)境中提供運(yùn)行直流壓降分析的一切所需,實(shí)現(xiàn)壓降、電流、電流密度、過(guò)孔電流等參數(shù)的可視化(圖 4)。
圖 4:PCB layout 與 PowerTree 相結(jié)合,進(jìn)行壓降分析
還可以利用 CadenceCelsius Thermal Solver 中的電熱協(xié)同仿真功能進(jìn)行熱影響分析,以了解電流密度的大小、產(chǎn)生的熱量,以及是否可以有效散熱。
交流分析以類(lèi)似的方式進(jìn)行。設(shè)計(jì)人員擁有電路板和 PowerTree 文件,可以快速運(yùn)行交流分析,查看數(shù)百/數(shù)千個(gè)去耦電容的放置是否妥當(dāng),以及電容器與過(guò)孔的距離是否可以接受(圖 5)。所選過(guò)孔上每個(gè)電容器的電感都會(huì)顯示出來(lái),設(shè)計(jì)人員可以快速查看環(huán)路電感中的異常值,發(fā)現(xiàn)去耦電容的不佳位置。如果有一個(gè)小型去耦電容的電感值過(guò)高,就意味著 layout 出了問(wèn)題,設(shè)計(jì)人員需要先更改 layout,之后再繼續(xù)設(shè)計(jì)。
圖 5:PCB layout 與 PowerTree 相結(jié)合,進(jìn)行去耦電容位置分析
IDA 可以利用 PowerTree 在布線前階段已經(jīng)獲得的信息,幫助設(shè)計(jì)人員快速了解 layout 的質(zhì)量,并在設(shè)計(jì)流程的早期解決問(wèn)題。
3
SerDes 合規(guī)設(shè)計(jì)流程
SerDes 收發(fā)器的工作頻率極高,會(huì)導(dǎo)致許多問(wèn)題,所以在設(shè)計(jì)方面的容錯(cuò)率很低。未進(jìn)行均衡的 SerDes 設(shè)計(jì)在接收器處可能無(wú)法獲得良好的眼圖,因此要使用 IBIS-AMI 模型模擬 Tx 和 Rx 處的均衡,以顯示展開(kāi)的眼圖。在高速信號(hào)下,層之間的過(guò)渡非常敏感,必須選擇合適的介電材料,甚至是過(guò)孔的位置也變得十分重要,以便盡量減少對(duì)通道的影響。
高速 SerDes 通道的 PCB 設(shè)計(jì)人員通常會(huì)在設(shè)計(jì)初期與 SI 專(zhuān)家一起研究過(guò)孔結(jié)構(gòu)。過(guò)孔結(jié)構(gòu)的優(yōu)化可決定串行鏈路合規(guī)測(cè)試能否通過(guò)。
SerDes 設(shè)計(jì)挑戰(zhàn)和解決方案
電氣工程的基本規(guī)則是,速度越高,需要考慮的細(xì)節(jié)就越多。對(duì)于以前在低速設(shè)計(jì)中可以忽略的小結(jié)構(gòu),如果設(shè)計(jì)不當(dāng),可能會(huì)在高速設(shè)計(jì)中產(chǎn)生災(zāi)難性的影響。過(guò)孔會(huì)造成阻抗不連續(xù),降低信號(hào)質(zhì)量。因此需要仔細(xì)設(shè)計(jì)過(guò)孔結(jié)構(gòu),以便預(yù)測(cè)它的行為。
傳統(tǒng)的做法是在原理圖階段預(yù)先設(shè)計(jì)結(jié)構(gòu)中的每個(gè)過(guò)孔,滿足速度要求。而利用設(shè)計(jì)工具中內(nèi)置的技術(shù),可以更高效地完成這一耗時(shí)的手工流程,輕松設(shè)計(jì)、仿真和優(yōu)化用于高速信號(hào)傳輸?shù)倪^(guò)孔。
Cadence Sigrity Aurora 工作流程包括過(guò)孔向?qū)?/strong>,可快速生成基于 Allegro 的過(guò)孔結(jié)構(gòu)。利用這一自動(dòng)化流程,工程師可以在簡(jiǎn)單易用的 Allegro 環(huán)境中自行創(chuàng)建過(guò)孔結(jié)構(gòu),然后使用 Cadence Clarity 3D Solver 進(jìn)行分析(圖 6)。
圖 6:利用 Sigrity Aurora 過(guò)孔向?qū)Чぷ髁鞒?,快速生成基?Allegro 的過(guò)孔結(jié)構(gòu),并使用 Clarity 3D Solver 對(duì)過(guò)孔進(jìn)行分析和優(yōu)化
按照慣例,這屬于 SI 專(zhuān)家的工作范疇,但有了 IDA 工具,PCB 設(shè)計(jì)人員不必依賴 SI 專(zhuān)家的幫助,可以自主完成。整個(gè)流程簡(jiǎn)單易用,包括設(shè)置結(jié)構(gòu),然后在過(guò)孔向?qū)Лh(huán)境中打開(kāi) Clarity 3D Solver,運(yùn)行仿真,評(píng)估結(jié)構(gòu)的有效性,并在流程早期階段進(jìn)行調(diào)整。
SerDes 面臨的另一個(gè)挑戰(zhàn)是通道設(shè)計(jì)中的損耗。在高速運(yùn)行時(shí),介質(zhì)材料的損耗可能非常大,因此對(duì)通道性能而言,選擇合適的材料、長(zhǎng)度等至關(guān)重要。許多問(wèn)題,如堆疊、走線寬度和距接地平面的高度,都需要預(yù)先確定。使用 Sigrity Topology Explorer(TopXp)工具對(duì)設(shè)計(jì)中提取的信號(hào)進(jìn)行仿真,設(shè)置并掃描參數(shù)掃描,將最小/最大長(zhǎng)度/間距值輸入 Allegro 原理圖規(guī)則管理器(Allegro System Capture)。初步規(guī)則和原理圖流程如圖 7 所示。隨著設(shè)計(jì)的推進(jìn),根據(jù)最終確定的堆疊和材料,可以對(duì)這些規(guī)則進(jìn)行調(diào)整。
圖 7:使用 Sigrity Topology Explorer (TopXp) 中的 sweep manager 工具處理 SerDes 規(guī)則和原理圖工作流程
原理圖階段結(jié)束后,開(kāi)始進(jìn)入 layout 階段,下一個(gè)挑戰(zhàn)是規(guī)范合規(guī)。規(guī)范取決于技術(shù):PCIe、USB 等,每種技術(shù)都有自己的要求,所以這是一個(gè)復(fù)雜的過(guò)程。在分析過(guò)程中,一定要使用正確的發(fā)射器和接收器 IBIS-AMI 模型。對(duì)于通道,可以使用 Cadence 工具來(lái)準(zhǔn)確地建立通道模型和地址規(guī)范。
具體而言,可以使用 layout 設(shè)計(jì)師創(chuàng)建的電路板文件,選擇幾個(gè)或所有通道(取決于時(shí)間是否充足),然后對(duì)整個(gè)通道運(yùn)行 2.5 或全 3D 分析(圖 8)。
圖 8:通道準(zhǔn)確建模,實(shí)現(xiàn)規(guī)范合規(guī)的工作流程
利用通道提取的結(jié)果,可以根據(jù)所需的協(xié)議運(yùn)行合規(guī)分析。這類(lèi)分析可能需要重復(fù)幾次,因?yàn)橥鶗?huì)出現(xiàn)一些在初步階段沒(méi)有確定的模糊要求,需要額外的迭代。
4
DDR 合規(guī)分析流程
DDR 的速度不如 SerDes 快,在某些方面也沒(méi)有 SerDes 那么復(fù)雜,但會(huì)帶來(lái)更多的信號(hào)完整性挑戰(zhàn)。某些 DDR 的速度可能與 SerDes 的最低速度重疊,而且有大量的單端和差分網(wǎng)絡(luò),它們都需要滿足復(fù)雜的信號(hào)完整性要求。
DDR 設(shè)計(jì)挑戰(zhàn)
早期階段的 DDR 信號(hào)完整性問(wèn)題通常涉及阻抗匹配和信號(hào)不連續(xù)、雙列直插式內(nèi)存模塊 (Dual In-line Memory Modules ,DIMM) 等樁線、端接優(yōu)化和走線串?dāng)_等普遍的問(wèn)題。盡管是基本要求,但重要的是要確保考慮到這些以及更復(fù)雜的問(wèn)題,而且越早越好。為此,與 SerDes 一樣,可以通過(guò)Sigrity Topology Explorer進(jìn)行掃描,從而快速檢查這些問(wèn)題。通過(guò)仿真掃描可以確定約束條件,并將其與原理圖一起保存(圖 9)。
圖 9:在原理圖規(guī)則管理器中優(yōu)化 TopXp 拓?fù)鋻呙?/i>
生成帶規(guī)則的初步原理圖后,即進(jìn)入 layout 階段。在這一階段,IDA 可為 PCB 設(shè)計(jì)人員提供早期布局驗(yàn)證,增強(qiáng)對(duì)layout 正確性的信心。為此,可以在 Allegro layout 環(huán)境中使用 Sigrity Aurora 工作流程快速運(yùn)行一系列慣例的 SI 分析(阻抗、耦合、串?dāng)_、反射、返回路徑等),在走線上直觀地顯示問(wèn)題所在,減少 SI 專(zhuān)家和 layout 設(shè)計(jì)人員的反復(fù)溝通,及時(shí)準(zhǔn)確地快速解決問(wèn)題,縮短設(shè)計(jì)時(shí)間。
如果 layout 設(shè)計(jì)人員無(wú)法解決上述問(wèn)題,則可以再次使用 Sigrity Typology Explorer來(lái)運(yùn)行迭代。如此一來(lái),設(shè)計(jì)人員還可以在 layout 階段對(duì)初步規(guī)則進(jìn)行精細(xì)調(diào)整,更新數(shù)值,使之可用于其他信號(hào)。
除了通常在原理圖和 layout 階段解決的一般信號(hào)完整性問(wèn)題外,DDR 的性質(zhì)帶來(lái)了三個(gè)其他挑戰(zhàn):同步開(kāi)關(guān)噪聲 (Simultaneous Switching Noise, SSN)、過(guò)孔串?dāng)_和 JEDEC 標(biāo)準(zhǔn)合規(guī)。
SSN 挑戰(zhàn)
在 SSN 中,晶體管驅(qū)動(dòng)單個(gè)比特的輸出,從電壓軌獲取所需功率并將其輸入到網(wǎng)絡(luò)中。通常,可從 IBIS 文件或分析中捕獲晶體管的行為。使用 DDR 時(shí),多個(gè)網(wǎng)絡(luò)可以同時(shí)切換,并且狀態(tài)之間的轉(zhuǎn)換會(huì)有高電流變化率 (di/dt) 要求,這會(huì)影響電壓電平,反過(guò)來(lái)又影響轉(zhuǎn)換(圖 10)。有兩種模型對(duì) SSN 的精確建模至關(guān)重要:兼顧電源影響的 IBIS 模型和 PDN 精確模型。
圖 10:多個(gè)網(wǎng)絡(luò)可同時(shí)切換,這對(duì) di/dt 有很高的要求,因此電壓電平和轉(zhuǎn)換相互影響
返回路徑過(guò)孔的挑戰(zhàn)
在圖 11 左側(cè),綠色的線代表數(shù)據(jù)線 (DQ) 信號(hào)過(guò)孔,粉紅色區(qū)域是接地 (GND) 過(guò)孔,它將兩個(gè)接地平面拼接在一起。在圖片右側(cè),其中一個(gè)信號(hào)在綠色頂層上有一條走線,而第二條線將作為具有理想返回路徑的參考線。
圖 11:信號(hào)過(guò)孔的返回路徑
然而,返回電流必須流到倒數(shù)第二層,為此要找到最近的路徑。信號(hào)直接流向信號(hào)過(guò)孔,而返回路徑則位于信號(hào)的正下方,然后信號(hào)必須找到通向縫合過(guò)孔的路徑,然后再返回,這樣就又回到底層。所有信號(hào)過(guò)孔都會(huì)經(jīng)歷同樣的情況——它們都使用相同的縫合過(guò)孔作為返回路徑,從而導(dǎo)致過(guò)孔-過(guò)孔串?dāng)_。這是一種 3D 現(xiàn)象,而不是簡(jiǎn)單的 2D 并行的問(wèn)題。需要進(jìn)行 2.5 或 3D 分析來(lái)準(zhǔn)確建模,借助 Sigrity Aurora 分析工作流程,即便不是 SI 專(zhuān)家也能完成這一任務(wù)。
JEDEC 規(guī)范的復(fù)雜性
JEDEC 的要求非常復(fù)雜,并且含有許多符號(hào)或縮略語(yǔ)(Vix, tDQSS, tDSS, tDS, tDSH tDH, tVAC 等....)。此外,不同技術(shù)(如 DDR、低功耗 DDR (Low Power DDR, LPDDR)、圖形 DDR (Graphics DDR, GDDR))、不同版本(DDR3 與 DDR4)以及不同總線(如地址與數(shù)據(jù)、時(shí)鐘信號(hào) (Clock Signal, CLK) 與 DQ 選通 (DQ Strbe, DQS))的要求也各不相同。
例如,DDR4 數(shù)據(jù)要求矩形眼圖模板,需要測(cè)量誤碼率 (Bit Error Rate, BER), DDR5 則要求的是菱形。在 Cadence PCB layout 環(huán)境中的分析工作流程中,可以使用 Sigrity PowerSI 和 Clarity 3D Solver 提取引擎,進(jìn)行詳細(xì)、精確的互連建模,輕松應(yīng)對(duì) SSN、返回路徑過(guò)孔和 JEDEC 規(guī)范合規(guī)挑戰(zhàn)。
互連模型提取
在 DDR 工作流程的后期,網(wǎng)絡(luò)已經(jīng)鋪設(shè)完成,初步的 DDR 檢查也已經(jīng)完成?,F(xiàn)在,需要提取 2.5 或 3D 互連模型進(jìn)行 layout 驗(yàn)證。按時(shí)間安排,可以針對(duì)一個(gè)部分、一個(gè)通道或幾個(gè)信號(hào)進(jìn)行提取。根據(jù)已提取的信息,可執(zhí)行快速波形驗(yàn)證,確保波形正確(圖 12),還可以使用 Sigrity PowerSI 2.5D 或 Clarity 3D Solver 運(yùn)行快速 DDR 分析,確保設(shè)計(jì)滿足所有要求。
圖 12:提取互連模型用于驗(yàn)證波形和運(yùn)行 DDR 分析
通過(guò)這種流程,設(shè)計(jì)人員還可以有條不紊地檢查過(guò)孔串?dāng)_效應(yīng)、兼顧電源影響的效應(yīng)和其他高級(jí)效應(yīng),確保通道符合 DDR 規(guī)范。同樣,這一流程使 PCB 設(shè)計(jì)人員能夠獨(dú)立完成大部分驗(yàn)證工作,減少對(duì) SI 專(zhuān)家的依賴。
然后,在最終檢查中,使用 Clarity 3D Solver 對(duì)整個(gè)電路模塊進(jìn)行全波 3D 仿真分析,確保捕捉到每個(gè)細(xì)節(jié),并運(yùn)行 DDR 合規(guī)分析檢查(圖 13)。
圖 13:在最終設(shè)計(jì)檢查中,使用 Clarity 3D Solver 對(duì)整個(gè)模塊進(jìn)行 DDR 分析
對(duì)于合規(guī)分析,仿真工作流程會(huì)針對(duì)所選的特定協(xié)議提供所有結(jié)果。如果設(shè)計(jì)通過(guò)這一流程,就表示電路板的功能一切正常。
5
電路板設(shè)計(jì)示例
本例是一個(gè)真實(shí)的 PCB 設(shè)計(jì),展示了如何使用 Cadence Allegro/Sigrity/Clarity來(lái)簡(jiǎn)化設(shè)計(jì)過(guò)程。圖 14 展示了設(shè)計(jì)的規(guī)則階段。
圖 14:PCB 設(shè)計(jì)實(shí)例的規(guī)則階段
該設(shè)計(jì)處于原理圖階段,PowerTree 文件用于顯示電源軌并驗(yàn)證其設(shè)置是否正確。在這一階段,還將運(yùn)行一些迭代 DDR 仿真,以確保首次通過(guò)的規(guī)則正確無(wú)誤。也可以采用同樣的流程運(yùn)行 SerDes 仿真,確保選擇合適的電介質(zhì)、堆疊準(zhǔn)確無(wú)誤等。與此同時(shí),設(shè)計(jì)人員可以使用 Clarity 3D Solver為 SerDes 設(shè)計(jì)設(shè)置正確的通孔結(jié)構(gòu)并運(yùn)行分析,然后將其用于 layout 中。
下一階段是電源分析,如圖 15 所示。
圖 15:PCB 設(shè)計(jì)實(shí)例的電源分析階段
現(xiàn)在可以使用初期的 layout 和先前設(shè)置的 PowerTree 文件來(lái)執(zhí)行初步的交流和直流分析,確保有足夠的電源平面用于直流壓降,并且電感足夠低,以便電容器在高頻下有效工作。由于 layout 和 PowerTree 文件在前一階段已經(jīng)完成設(shè)置,這一階段進(jìn)行起來(lái)要快得多,也容易得多。
圖 16:PCB 實(shí)例的高速設(shè)計(jì)階段
在這一階段,PCB 設(shè)計(jì)人員與 layout 專(zhuān)家一起運(yùn)行慣例 SI 分析,找出信號(hào)不連續(xù)的問(wèn)題。使用 Cadence 流程,layout 設(shè)計(jì)人員可以直觀地發(fā)現(xiàn)并糾正問(wèn)題,而無(wú)需讓 PCB 設(shè)計(jì)人員參與迭代。設(shè)計(jì)交回到 PCB 設(shè)計(jì)人員手中時(shí),細(xì)節(jié)問(wèn)題已經(jīng)糾正,設(shè)計(jì)版面更加整潔,花費(fèi)的時(shí)間也更少。PCB 設(shè)計(jì)可以直接進(jìn)入 2.5D 或 3D 通道提取階段,以執(zhí)行波形檢查,甚至還可以執(zhí)行一些合規(guī)檢查。此時(shí)已接近設(shè)計(jì)的尾聲,因此可能只需要檢查某些層的合規(guī)性。
最后一步是使用 Clarity 3D Solver 對(duì) SerDes 和 DDR 進(jìn)行完整的全波 3D 合規(guī)檢查,以驗(yàn)證整個(gè)設(shè)計(jì)。
本文結(jié)論
利用設(shè)計(jì)同步分析 (IDA) 在設(shè)計(jì)流程早期發(fā)現(xiàn) SI/PI 問(wèn)題,有助于快速完成復(fù)雜的高速和/或高密度電路板的驗(yàn)證和最終簽核。雖然 PCB 設(shè)計(jì)人員可能需要稍長(zhǎng)的時(shí)間,來(lái)完成設(shè)計(jì)迭代并糾正基本的 SI/PI 問(wèn)題,但這樣可以減少重新設(shè)計(jì),為項(xiàng)目節(jié)省大量的時(shí)間和成本。
本文重點(diǎn)闡述了要成功將產(chǎn)品推向市場(chǎng),PCB 設(shè)計(jì)團(tuán)隊(duì)需要解決的三大關(guān)鍵問(wèn)題:電源分析、SerDes 鏈路合規(guī)和 DDR 存儲(chǔ)器接口合規(guī)。采用上述方法,PCB 設(shè)計(jì)人員能夠依靠自己的力量,在預(yù)算范圍內(nèi)按時(shí)交付合格的產(chǎn)品,而無(wú)需等待 SI 和 PI 專(zhuān)家抽出時(shí)間提供幫助,也不必使用復(fù)雜難懂的分析工具。
-
電源
+關(guān)注
關(guān)注
184文章
17851瀏覽量
251982 -
pcb
+關(guān)注
關(guān)注
4327文章
23175瀏覽量
400240 -
電路板
+關(guān)注
關(guān)注
140文章
5000瀏覽量
98989 -
PCB設(shè)計(jì)
+關(guān)注
關(guān)注
394文章
4702瀏覽量
86432
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性
鴻道Intewell工業(yè)操作系統(tǒng),三大關(guān)鍵技術(shù),領(lǐng)跑行業(yè)前沿
高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解
華為發(fā)布兩大關(guān)鍵創(chuàng)新技術(shù)方向
高速PCB設(shè)計(jì)指南
![<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南](https://file1.elecfans.com/web1/M00/F3/36/wKgZoWcR-yOARpzEAAeW81P-aUY851.png)
高速電路PCB的EMC設(shè)計(jì)考慮
改善升壓轉(zhuǎn)換器PCB布局的五個(gè)步驟
![<b class='flag-5'>改善</b>升壓轉(zhuǎn)換器<b class='flag-5'>PCB</b>布局的五個(gè)步驟](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
中國(guó)信通院發(fā)布“2024云計(jì)算十大關(guān)鍵詞”
![中國(guó)信通院發(fā)布“2024云計(jì)算十<b class='flag-5'>大關(guān)鍵</b>詞”](https://file.elecfans.com/web2/M00/4E/DC/poYBAGLCjeiALm_WAAAYmfR7Qec474.png)
評(píng)論