欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

干貨 | 在高速PCB設(shè)計時,打孔包地能否解決串?dāng)_問題?

溫柔WR ? 來源:溫柔WR ? 作者:溫柔WR ? 2023-10-08 17:39 ? 次閱讀

工程界常常使用保護(hù)地線進(jìn)行隔離,來抑制信號間的相互干擾。的確,保護(hù)地線有時能夠提高信號間的隔離度,但是保護(hù)地線并不是總是有效的,有時甚至反而會使干擾更加惡化。使用保護(hù)地線必須根據(jù)實際情況仔細(xì)分析,并認(rèn)真處理。

wKgZomUhcHmARnT5AAH3KSKtfZI454.png

保護(hù)地線是指在兩個信號線之間插入一根網(wǎng)絡(luò)為GND的走線,用于將兩個信號隔離開,地線兩端打GND過孔和GND平面相連,如圖所示。有時敏感信號的兩側(cè)都放置保護(hù)地線。

wKgZomUhcHqASEhYAACXqcwtvWg357.png

要想加入保護(hù)地線,首先必須把兩個信號線的間距拉開到足以容納一根保護(hù)地線的空間,由于拉開了信號線的間距,即使不插入保護(hù)地線,也會減小串?dāng)_。插入保護(hù)地線會有多大的作用?

01低頻模擬信號包地

我們來看表層微帶線情況下串?dāng)_的大小。假設(shè)走線是50Ω阻抗控制的,線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。并假設(shè)兩路信號都是載波頻率為30Mhz,帶寬為2Mhz的模擬信號。

下圖顯示了三種情況下的遠(yuǎn)端串?dāng)_情況。當(dāng)線間距為6mil時,由于兩條線緊密耦合,遠(yuǎn)端串?dāng)_較大。把間距增加到18mil,遠(yuǎn)端串?dāng)_明顯減小。進(jìn)一步,在兩條線之間加入保護(hù)地線,地線兩端使用過孔連接到地面,遠(yuǎn)端串?dāng)_進(jìn)一步減小。

wKgaomUhcHqAasokAAEpyiXBWOQ273.png

對于低頻模擬信號之間的隔離,保護(hù)地線的確很有用。這也是很多低頻板上經(jīng)常見到的“包地”的原因。但是,如果需要隔離的數(shù)字信號,情況會有所不同。

我們分表層微帶線和內(nèi)層帶狀線兩種情況來討論保護(hù)地線對數(shù)字信號的隔離效果。以下討論我沒假定PCB走線都是50Ω阻抗控制的。

表層走線

仍然使用上面的表層走線疊層結(jié)構(gòu),線寬為6mil,介質(zhì)厚度為3.6mil,介電常數(shù)為4.5。攻擊信號為上升時間Tr=200ps的階躍波形??紤]以下三種情況下的近端串?dāng)_和遠(yuǎn)端串?dāng)_的情況,如下圖所示,其中耦合段長度為2000mil。

wKgZomUhcHuAAO9_AADS2pP6Hiw788.png

Case1:兩條走線間距gap=1w(w=6mil表示線寬);

Case2:兩條走線間距gap=3w,僅僅拉大道能夠放下一條保護(hù)線的間距,但不適用保護(hù)線;

Case3:兩條線間距gap=3w,中間使用保護(hù)地線,并在兩端打GND過孔。

下圖顯示了三種情況下串?dāng)_波形,無論是近端串?dāng)_還是遠(yuǎn)端串?dāng)_,走線間距從1w增加到3w時,串?dāng)_都明顯減小。

在此基礎(chǔ)上,走線間插入保護(hù)地線,串?dāng)_如下圖中Case 3所示,相比Case 2,插入保護(hù)地線,不但沒有起到進(jìn)一步減小串?dāng)_的作用,反而增大了串?dāng)_噪聲。

wKgaomUhcHuAc6BQAAEAgriWtzg405.png

這個例子表明,拉開走線間距是最有效的減小串?dāng)_的方法。保護(hù)地線如果使用不當(dāng),可能反而會惡化串?dāng)_。買元器件現(xiàn)貨上唯樣商城!

因此,在使用保護(hù)地線時,需要根據(jù)實際情況仔細(xì)分析。保護(hù)地線要想起到應(yīng)有的隔離作用,需要再地線上添加很多GND過孔,過孔間距應(yīng)小于1/10λ,如圖所示。λ為信號中最高頻率成分對應(yīng)的波長。

wKgZomUhcHyAchT4AAGc-F81t_I345.png

內(nèi)層走線

對于內(nèi)層走線,如下圖所示:

wKgaomUhcH2AX_XKAABQsy3Bb4o808.png

介電常數(shù)為4.5,阻抗為50Ω。考慮到下圖三種情況。攻擊信號為上升時間Tr=200ps的階躍波形,入射信號幅度500mv,耦合長度為2000mil,近端串?dāng)_如圖所示,加入了保護(hù)地線,近端串?dāng)_從3.44mV進(jìn)一步減小到了0.5mV。信號隔離度提高了16B。對于內(nèi)層走線,加入保護(hù)地線能夠獲得更大的隔離度。

wKgZomUhcH2AWRkWAAEhJRrb_8A548.png

對于表層走線來說,使用密集型的GND過孔,對提升隔離效果是有好處的。但是,對于內(nèi)層走線來說,使用密集型的GND過孔幾乎得不到額外的好處,下圖對比了GND過孔間距為2000mil(保護(hù)地線兩端打GND過孔)和GND過孔間距為400mil時的近端串?dāng)_情況,串?dāng)_量幾乎沒有變化。

wKgaomUhcH6ATmF1AAERkaRn5lk626.png


間距增加到5w時情況如何?

wKgZomUhcH6AKsR2AAHK38-utD4105.png

當(dāng)走線間距進(jìn)一步加大,保護(hù)地線仍保持在6mil的線寬時,對于表層走線來說,保護(hù)地線的作用減小。在下圖中,兩條線間距拉到5w時,兩種情況下近端串?dāng)_和遠(yuǎn)端串?dāng)_量和不使用保護(hù)地線情況相當(dāng),沒有明顯改善。

因此,對于表層走線來說,走線間距很大時,中間再加入保護(hù)地線,幾乎沒有什么效果,如果處理不好反而會使串?dāng)_惡化。

對于內(nèi)層走線來說,保護(hù)地線仍然會起很大作用。如下圖,內(nèi)層間距為5W,兩種情況下近端串?dāng)_噪聲波形如圖。中間加入了保護(hù)地線,能明顯改善近端串?dāng)_。

wKgaomUhcH-AUiW8AAGKnf-swsU599.png

02結(jié)論

1)保護(hù)地線對低頻模擬信號的隔離通常都是有效的。但是在數(shù)字信號之間的保護(hù)走線并不是那么有用,有時反而會使情況更惡化。


2)對于表層走線,如果保護(hù)地線的GDN孔間距很大,可能會使串?dāng)_更加嚴(yán)重,必須使用非常密集的GND孔才能起到隔離的效果。


3)對于內(nèi)層走線,保護(hù)地線可以減小近端串?dāng)_。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4327

    文章

    23180

    瀏覽量

    400334
  • 地線
    +關(guān)注

    關(guān)注

    10

    文章

    220

    瀏覽量

    26894
  • 串?dāng)_
    +關(guān)注

    關(guān)注

    4

    文章

    189

    瀏覽量

    27003
收藏 人收藏

    評論

    相關(guān)推薦

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    的關(guān)注。據(jù)統(tǒng)計,幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設(shè)計來解決。本文將詳細(xì)介紹高速PCB設(shè)計解決EMI問題的九大規(guī)則,幫助工程師們
    的頭像 發(fā)表于 12-24 10:08 ?189次閱讀

    100M到200M的ADCPCB設(shè)計時,要進(jìn)行嚴(yán)格的阻抗匹配嗎?

    100M到200M的ADCPCB設(shè)計時,要進(jìn)行嚴(yán)格的阻抗匹配么
    發(fā)表于 12-06 06:50

    精密ADS1263PCB設(shè)計時芯片底部需要鋪銅接地嗎?

    精密ADC ADS1263PCB設(shè)計時,芯片底部需要鋪銅接地嗎?
    發(fā)表于 11-28 08:33

    博眼球還是真本事?參考平面不完整信號反而好

    PCB走線的也是除了我們關(guān)心的損耗之外信號質(zhì)量重要的影響因素,的原理以往的文章中已經(jīng)
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計方法據(jù)說有兩種:很多人知道的方法:信號線之間通過“地”改善……幾乎只有高速
    的頭像 發(fā)表于 11-11 17:26 ?299次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    高速PCB設(shè)計指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險,這種問題通常與高速數(shù)字設(shè)計相關(guān)。高速PCB設(shè)計和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?969次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>指南

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計,高速PCB設(shè)計,PCB設(shè)計外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    OPA29U作為電荷放大器,PCB設(shè)計時如何設(shè)計保護(hù)環(huán)?

    OPA29U作為電荷放大器,PCB設(shè)計時如何設(shè)計保護(hù)環(huán),如果正想輸入端不接地而是接在一個2.5V上是否可以,這種情況下如何設(shè)計保護(hù)環(huán)?
    發(fā)表于 09-26 06:41

    高頻電路設(shè)計中的問題

    高頻電路的精密布局中,信號線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語描述的是未直接相連的信號線間因電磁耦合而產(chǎn)生
    的頭像 發(fā)表于 09-25 16:04 ?372次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產(chǎn)生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號主要
    的頭像 發(fā)表于 09-12 08:08 ?1527次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    高速pcb與普通pcb的區(qū)別是什么

    的區(qū)別,包括設(shè)計原則、材料選擇、制造工藝和性能特點等方面。 一、設(shè)計原則 1. 信號完整性(Signal Integrity,SI):高速PCB設(shè)計需要關(guān)注信號完整性,以確保信號傳輸過程中的穩(wěn)定性
    的頭像 發(fā)表于 06-10 17:34 ?2039次閱讀

    FPGA的sata接口設(shè)計時需要注意哪些問題

    。 信號完整性 : SATA接口使用差分信號傳輸,對信號完整性要求較高。PCB設(shè)計時,需要注意差分對的阻抗匹配、走線長度和間距等問題,以減少信號衰減、反射和等問題。 電源和散
    發(fā)表于 05-27 16:20

    談?wù)?b class='flag-5'>高速PCB設(shè)計中的打孔地與

    工程界常常使用保護(hù)地線進(jìn)行隔離,來抑制信號間的相互干擾。的確,保護(hù)地線有時能夠提高信號間的隔離度,但是保護(hù)地線并不是總是有效的,有時甚至反而會使干擾更加惡化。
    的頭像 發(fā)表于 05-01 15:10 ?933次閱讀
    談?wù)?b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>打孔</b><b class='flag-5'>包</b>地與<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發(fā)中引起的原因是什么?

    電路布線常會有的風(fēng)險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導(dǎo)體的有風(fēng)險的區(qū)域最小化、相鄰層走線時傳輸線互相彼此垂直
    發(fā)表于 03-07 09:30 ?1898次閱讀
    嵌入式開發(fā)中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    PCB設(shè)計中的是什么意思?如何減少PCB設(shè)計中的呢?

    幾乎所有電子設(shè)備的制造過程都使用焊料,通過焊料將電子元器件與PCB連接起來。以前,通常選用的都是有焊料,但是目前,最受歡迎的應(yīng)該是無鉛焊料。
    的頭像 發(fā)表于 02-27 17:29 ?1970次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>是什么意思?如何減少<b class='flag-5'>PCB設(shè)計</b>中的<b class='flag-5'>串</b><b class='flag-5'>擾</b>呢?