MS-PLD(Mixed-Signal Programming Logic Device)芯片能夠提供可配置的邏輯和混合信號生成等功能,與分離元件相比,具有速度快、容量大、功耗小和可靠性高等優(yōu)點(diǎn)。在復(fù)雜的集成電路中,為了達(dá)到減小PCB尺寸,節(jié)省BOM成本的目的,可以使用PLD芯片進(jìn)行替換,為特定應(yīng)用提供快速,低成本的解決方案。
方案介紹
SY33518C
矽力杰MS-PLD產(chǎn)品SY33518C適用于-65°C to 150°C溫度環(huán)境,支持3.0~5.5V的大范圍供電,可以適用于多種場景,是eSSD, 筆記本電腦,交換機(jī)和有線網(wǎng)絡(luò)產(chǎn)品理想的芯片方案選擇。
SY33518C
可配置混合信號芯片
◆18 個GPIO管腳
◆9個 2-bit LUTs
◆8個 3-bit LUTs
◆4個 DFF/Latches
◆2個 16-bit CNT/Delay和4個 8-bit CNT/Delays
◆1個異步狀態(tài)機(jī) (ASM)
◆4個ACMP
◆1個Embedded Crossbar
◆內(nèi)置參考電壓Vref
◆3種時鐘源25KHz/2MHz/25MHz
◆20Pin QFN (2 x 3 x 0.55 mm) 封裝
功能介紹
SY33518C
SY33518C通過內(nèi)部的Crossbar將各個輸入信號和子功能模塊進(jìn)行連接,組合之后將期望的信號輸出。
邏輯模塊主要為多個LUT組成,總共包括9個2-bit LUTs和8個3-bit LUTs,每個LUTs都能被設(shè)置為AND, NAND, OR, NOR, XOR, XNOR 和Inverter,也可以根據(jù)使用需要進(jìn)行自定義的配置。
在ACMP模塊中,可以使用內(nèi)部的參考電壓與外部輸入進(jìn)行比較,參考電壓范圍為0~1.2V,其中每0.05V作為一個梯度。
SY33518C還提供了異步狀態(tài)機(jī)的跳轉(zhuǎn)功能,最多支持8種狀態(tài)的跳轉(zhuǎn),同時還可以通過可視化視圖來對跳轉(zhuǎn)狀態(tài)進(jìn)行查看。
配套工具
SY33518C
SY33518C配套了矽力杰自研的GUI軟件,在軟件內(nèi)部可以在Component Properties中設(shè)置模塊的參數(shù),在Design Area區(qū)域連線和拖動內(nèi)部模塊即可完成電路設(shè)計,降低了開發(fā)成本。配置好的程序可以通過I2C/UART下載到芯片EEEPROM內(nèi),保障了即使掉電重啟后也能正常工作。
相比于MCU和FPGA產(chǎn)品,PLD產(chǎn)品價格更加低廉,封裝更加微小。SY33518C的封裝只有2*3mm,而且通常只有1-3mA的功耗,在實際應(yīng)用中減少了電路尺寸大小,也不會額外添加更多的功耗。
-
芯片
+關(guān)注
關(guān)注
456文章
51260瀏覽量
427746 -
混合信號
+關(guān)注
關(guān)注
0文章
482瀏覽量
65026 -
PLD
+關(guān)注
關(guān)注
6文章
230瀏覽量
59515
發(fā)布評論請先 登錄
相關(guān)推薦
混合信號分析儀的原理和應(yīng)用場景
混合信號示波器的原理和應(yīng)用
盛顯科技:在拼接處理器上配置混合矩陣的步驟是什么?
使用C2000可配置邏輯塊進(jìn)行設(shè)計
![使用C2000<b class='flag-5'>可配置</b>邏輯塊進(jìn)行設(shè)計](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
如何使用可配置邏輯塊 (CLB) 實施定制串行接口
![如何使用<b class='flag-5'>可配置</b>邏輯塊 (CLB) 實施定制串行接口](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
盛顯科技:拼接處理器為什么要配置混合矩陣?
![盛顯科技:拼接處理器為什么要<b class='flag-5'>配置</b><b class='flag-5'>混合</b>矩陣?](https://file1.elecfans.com/web2/M00/06/68/wKgaombadZ6ALOoJAAKI7lOXJKg659.png)
HS6601H:低功耗、高性能、可配置度高的非定頻雷達(dá)芯片數(shù)據(jù)手冊
VSP2262完整混合信號處理芯片數(shù)據(jù)表
![VSP2262完整<b class='flag-5'>混合</b><b class='flag-5'>信號</b>處理<b class='flag-5'>芯片</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
可配置多功能門SN74LVC1G97-EP數(shù)據(jù)表
![<b class='flag-5'>可配置</b>多功能門SN74LVC1G97-EP數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
可配置多功能門SN74LVC1G98-EP數(shù)據(jù)表
![<b class='flag-5'>可配置</b>多功能門SN74LVC1G98-EP數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
混合信號 SOC 產(chǎn)品用戶指南
軟件可配置模擬 I/O 的設(shè)計理念
![軟件<b class='flag-5'>可配置</b>模擬 I/O 的設(shè)計理念](https://file1.elecfans.com/web2/M00/D3/35/wKgZomYkgl2AT15uAACb2eyhUyo629.jpg)
TPS650864可配置多軌PMU適用于多核處理器、FPGA和系統(tǒng)的TPS650861可配置多軌PMU數(shù)據(jù)表
![TPS650864<b class='flag-5'>可配置</b>多軌PMU適用于多核處理器、FPGA和系統(tǒng)的TPS650861<b class='flag-5'>可配置</b>多軌PMU數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
可配置多軌 PMIC TPS75003數(shù)據(jù)表
![<b class='flag-5'>可配置</b>多軌 PMIC TPS75003數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論