欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DDR5 時代來臨,新挑戰(zhàn)不可忽視

Cadence楷登 ? 來源:未知 ? 2023-10-19 11:00 ? 次閱讀

人工智能AI)、機器學習(ML)和數(shù)據(jù)挖掘的狂潮中,我們對數(shù)據(jù)處理的渴求呈現(xiàn)出前所未有的指數(shù)級增長。面對這種前景,內存帶寬成了數(shù)字時代的關鍵“動脈”。其中,以雙倍數(shù)據(jù)傳輸速率和更高的帶寬而聞名的 DDR(Double Data Rate)技術作為動態(tài)隨機存取存儲器(DRAM)的重要演進,極大地推動了計算機性能的提升。從 2000年第一代 DDR 技術誕生,到 2020年 DDR5,每一代 DDR 技術在帶寬、性能和功耗等各個方面都實現(xiàn)了顯著的進步。

如今,無論是 PC、筆電還是人工智能,各行業(yè)正在加速向 DDR5 新紀元邁進。今年,生成式 AI 市場蓬勃發(fā)展,用于大型模型應用的 AI 服務器大力推動了對 DDR5 的需求。隨著內存市場需求的回暖,內存芯片供應商們已著手在今年第 4 季度全面拉高 DDR5 產(chǎn)能,逐步取代現(xiàn)今的 DDR4。

DDR5 的新時代已經(jīng)來臨,然而,一些挑戰(zhàn)也阻礙了產(chǎn)業(yè)的進一步發(fā)展。

DDR5時代

超高速性能背后的設計挑戰(zhàn)

2020年 7 月,DDR5 內存技術標準正式發(fā)布,標志著內存技術開啟了新的篇章。DDR5 以更高的帶寬和性能吸引了廣泛的關注。與之前的 DDR4 相比,DDR5 的最大優(yōu)勢在于它顯著降低了功耗,同時將帶寬提升了一倍。具體來看,DDR5 當前發(fā)布協(xié)議的最高速率已達 6.4Gbps,其時鐘頻率也從 1.6GHz 增加到了 3.2GHz。

當我們深入探究 DDR5 的更多細節(jié)時,我們也發(fā)現(xiàn)這一新技術帶來了一些額外的技術挑戰(zhàn)。例如,DDR5 的電源電壓相較于 DDR4 的 1.2V 降低了 0.1V,達到了 1.1V,雖然較低的電源電壓降低了功耗并延長了電池壽命,但同時也帶來了一些技術挑戰(zhàn),比如更容易受到噪聲的干擾,這使得信號完整性變得更具挑戰(zhàn)性,因為信號開關時電壓之間的噪聲余量更少,并可能會因此影響到設計。

DDR5 的另一個重大變化是,與 DDR4 的電源管理芯片(PMIC)集成在主板上的方式不同,DDR5 將電源管理 IC(PMIC)從主板上轉移到了雙列直插式內存模塊(DIMM)上。這使得電源管理、電壓調節(jié)和上電順序在物理上更接近模塊上的存儲器件,這也有助于確保電源完整性(PI),并增強對 PMIC 運行方式的控制。

此外,在數(shù)據(jù)位總數(shù)保持不變的情況下,DIMM 的通道數(shù)從 1 個通道增加到 2 個通道也是一個重要的進步,通過將數(shù)據(jù)分成兩個較窄的通道傳輸,可以更有效地生成和分配時鐘信號,從而來改善信號完整性。

顯然,DDR5 標準的開發(fā)也考慮到了信號完整性問題,將PMIC轉移到模塊中也會發(fā)揮相應的優(yōu)勢。然而,設計人員仍然需要考慮兼顧電源影響的信號完整性的整體效應。如上文所述,DDR5 具有高達 6.4Gbps 的數(shù)據(jù)速率和 3.2GHz 系統(tǒng)時鐘頻率,電源噪聲在這種高速操作中可能會引發(fā)更明顯的問題,對系統(tǒng)性能和穩(wěn)定性造成影響。如果分別進行電源完整性和信號完整性分析,就可能會遺漏電源噪聲引起的問題。

因此,要想充分發(fā)揮 DDR5的性能,必須在系統(tǒng)的所有關鍵點包括芯片、封裝和 PCB進行兼顧電源影響的信號完整性分析。但是,進行這種層面的分析是一項復雜的任務,它對底層計算平臺如用于仿真分析的硬件、軟件工具都有很高的要求,也會使得總體的設計時間變得更長,增加了設計的難度和復雜性。

充分釋放 DDR5的潛力

Cadence的妙計

早在 2005 年,"兼顧電源影響"這一概念首次亮相,它是一種能夠同時分析信號與電源噪聲的先進信號完整性仿真方法(圖 1)。兼顧電源影響的信號完整性解決方案必須考慮反射、串擾、時序和其他效應,并配備相應的仿真和規(guī)則檢查技術。值得注意的是,要想有效地實施兼顧電源影響的信號完整性仿真,需要在規(guī)則檢查和布線后的分析階段進行,因為平面和信號的相互作用/耦合發(fā)生在布線完成之后。

因此,一個完整的兼顧電源影響的解決方案往往需要提供:

一套針對信號衰減和電源對信號的影響的快速檢查方案

能夠模擬大型電路的時域仿真器(多個信號網(wǎng)絡和電源網(wǎng)絡的結果)

電源網(wǎng)絡和信號網(wǎng)絡的建模

高級輸入/輸出(I/O)緩沖器建模

wKgZomUwwl6AR7jHAAEH6N0cMKI979.jpg ? ? ? ? ?

圖 1:兼顧電源影響的信號完整性仿真結果

盡管市場上的許多工具都支持基本的兼顧電源影響的 I/O 建模標準,不過,隨著內存接口技術的不斷發(fā)展,市場對信號完整性工具的要求也日益嚴格,能實現(xiàn)在芯片、封裝和 PCB 上的耦合信號、電源和接地信號的準確提取的工具卻是鳳毛麟角。

在這方面,作為電子設計自動化(EDA)仿真領域的領軍企業(yè),Cadence推出的 Sigrity X技術則是針對 DDR4和 DDR5提供了真正的兼顧電源影響的信號完整性分析。

Sigrity X 技術不僅實現(xiàn)了芯片、封裝和 PCB 上的耦合信號、電源和接地信號的精確提取,還能同時針對反射、損耗、串擾和同步開關輸出(SSO)效應進行高效仿真。采用 Sigrity 技術的設計人員能迅速將晶體管級模型轉換為考慮電源影響的行為級 IBIS 模型,從而在幾個小時之內就能提供精準、高效且全面考慮電源影響的仿真,大大縮短了原本需要數(shù)天的設計周期。(圖 2)

wKgZomUwwl6AVBgCAADcLvb9NOU617.jpg ? ? ? ? ?

圖 2:用于 PCB 和 IC 封裝的 Cadence 信號完整性

和電源完整性工具

Sigrity X 技術簡化了工作流程,提供設計同步快速仿真和用于最終驗證的簽核級準確度。信號、功率和熱問題可以在每個設計階段予以解決,從而降低了設計和分析團隊間的迭代次數(shù)。設計人員可以在設計畫布內運行簽核級引擎來進行高精度的仿真,從而提供高質量的設計,供分析團隊進行驗證。之后,分析團隊利用 Sigrity 大規(guī)模并行仿真引擎進行全系統(tǒng)仿真,確保整個“芯片-封裝-PCB-外殼”符合設計規(guī)范,并為簽核做好準備。

這些優(yōu)勢使得 Sigrity X 成為 DDR5 內存和 112G 接口的最佳解決方案。其黃金標準的互連建模,結合了串行器/解串器(SerDes)分析和支持 IBIS 算法建模接口(AMI)的時域仿真(電路和通道仿真),賦予 Cadence 獨一無二的優(yōu)勢,從而能提取和接口合規(guī)性簽核提供完整的解決方案。

進一步的,Sigrity XtractIM 和 Clarity 3D Solver 技術可以配合使用,這讓工程師們能夠針對各種類型的封裝創(chuàng)建出包含耦合信號、電源和接地互連模型的完整封裝模型,有效彌補了封裝設計和封裝表征之間的差距。

此外,Sigrity SystemSI 技術支持快速連接兼顧電源影響的 IBIS 模型和兼顧電源影響的互連模型,設計人員通過這一技術,可以迅速確定出最壞的情況,與 JEDEC 標準進行比對,確保 DDR4/DDR5 接口(包括比特誤碼率要求)符合所有相關規(guī)范。

圖 3 是 Cadence 兼顧電源影響的檢查和仿真流程,這與傳統(tǒng)的約束驅動的設計流程(圖 4)形成了鮮明對比。傳統(tǒng)的約束驅動的設計流程主要包含四個部分:預布局布線、約束形成、規(guī)則檢查和布線后驗證。

wKgZomUwwl6AOhxgAACwqBxG9pM336.jpg ? ? ? ? ?

圖 3:Cadence 兼顧電源影響的約束驅動的流程

VS

wKgZomUwwl6AGijdAACmVqYSZsM711.jpg ? ? ? ? ?

圖 4:傳統(tǒng)的約束驅動的設計流程示例

當前的眾多現(xiàn)行仿真技術中,信號分析和電源分布網(wǎng)絡(PDN)之間常常存在脫節(jié),也會存在一些其他缺點。通常情況下,根據(jù)SPICE 模型的復雜性不同,有時會使用時域仿真來生成準確的電阻/電感/電容(RLC)模型,而有時則會假設一個理想的接地平面。由此得出的時域模型是基于仿真提取的簡單頻率響應,雖然較為便捷,但是在準確性方面略有不足,而對于更高的頻率,工程師會使用通過混合求解器創(chuàng)建的 S 參數(shù)。

其實還有一種高效的方法是利用有限差分時域(FDTD)方法與混合求解器相結合,從而將覆蓋范圍擴大到信號、電源和接地線。

這一方法的成功實踐案例是 Cadence 的 Sigrity SPEED2000 引擎工具,它集成和整合了若干個求解器的輸出,以此解決電路布線以及傳輸線和電磁場問題,能更好地展示數(shù)據(jù)和電源/接地平面之間在不同時間的相互作用。并使用 FDTD 方法來分析 IC 封裝和 PCB 的布局。為電路設計的進一步優(yōu)化提供了重要的參考依據(jù)。

當進入到最終的簽核階段,工程師通常傾向于使用 3D 全波建模方法以獲得更高的準確度。但這會消耗更多的計算資源并且增加仿真的時間。為了緩解這個問題,可以采用分割和并行化技術。在這方面,通過使用Clarity 3D Solver進行基于有限元分析(FEM)分析,然后再結合 Sigrity XtractIM 技術,最終,各個分析結果被重新組合,形成一個基于頻率響應的 S 參數(shù)模型,從而實現(xiàn)對整個系統(tǒng)或設計的深入和精確分析。

總結

科技的每一次飛躍,在帶來技術提升的同時,也不可避免地為設計者埋下了新的挑戰(zhàn)。在邁向 DDR5 內存的新時代和新挑戰(zhàn)的路上,有了 Cadence Sigrity X 這把銳利的“利刃”于手,工程師們可以坦然應對信號完整性的各種復雜問題,確保產(chǎn)品不僅與規(guī)格相符,更在性能上大放異彩,為未來創(chuàng)新之路再添一磚。

關于 Cadence

Cadence 是電子系統(tǒng)設計領域的關鍵領導者,擁有超過 30 年的計算軟件專業(yè)積累?;?a target="_blank">公司智能系統(tǒng)設計戰(zhàn)略,Cadence 致力于提供軟件、硬件和 IP 產(chǎn)品,助力電子設計概念成為現(xiàn)實。Cadence 的客戶遍布全球,皆為最具創(chuàng)新能力的企業(yè),他們向超大規(guī)模計算、5G 通訊、汽車、移動設備、航空、消費電子、工業(yè)和醫(yī)療等最具活力的應用市場交付從芯片、電路板到完整系統(tǒng)的卓越電子產(chǎn)品。Cadence 已連續(xù)九年名列美國財富雜志評選的 100 家最適合工作的公司。如需了解更多信息,請訪問公司網(wǎng)站 www.cadence.com。

2023 Cadence Design Systems, Inc. 版權所有。在全球范圍保留所有權利。Cadence、Cadence 徽標和 www.cadence.com/go/trademarks 中列出的其他 Cadence 標志均為 Cadence Design Systems, Inc. 的商標或注冊商標。所有其他標識均為其各自所有者的資產(chǎn)。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Cadence
    +關注

    關注

    65

    文章

    930

    瀏覽量

    142508

原文標題:DDR5 時代來臨,新挑戰(zhàn)不可忽視

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    DDR3、DDR4、DDR5的性能對比

    DDR3、DDR4、DDR5是計算機內存類型的不同階段,分別代表第三代、第四代和第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。以下是它們之間的性能對比: 一、速度與帶寬 DDR
    的頭像 發(fā)表于 11-29 15:08 ?3913次閱讀

    DDR5內存與DDR4內存性能差異

    DDR5內存與DDR4內存性能差異 隨著技術的發(fā)展,內存技術也在不斷進步。DDR5內存作為新一代的內存技術,相較于DDR4內存,在性能上有著顯著的提升。 1. 數(shù)據(jù)傳輸速率
    的頭像 發(fā)表于 11-29 14:58 ?835次閱讀

    DDR5內存的工作原理詳解 DDR5DDR4的主要區(qū)別

    DDR5內存的工作原理詳解 1. DDR5內存簡介 DDR5(Double Data Rate 5)是第五代雙倍數(shù)據(jù)速率同步動態(tài)隨機存取存儲器(SDRAM)。它是
    的頭像 發(fā)表于 11-22 15:38 ?2402次閱讀

    揭秘DDR5的讀寫分離技術奧秘

    在系統(tǒng)級仿真中,與DDR4-3200 相比,更高數(shù)據(jù)速率下的 DDR5 的有效帶寬幾乎是其兩倍。這種改進是通過提高數(shù)據(jù)速率和增強架構來實現(xiàn)的。DDR5 包含從 3200 MT/s 到 8800 MT
    的頭像 發(fā)表于 11-14 11:12 ?687次閱讀
    揭秘<b class='flag-5'>DDR5</b>的讀寫分離技術奧秘

    DRAM大廠第三季DDR5價格大幅上調

    近日,DRAM(動態(tài)隨機存取存儲器)市場傳來重磅消息,由于服務器需求持續(xù)強勁及產(chǎn)能排擠效應顯著,多家大廠決定在第三季度對DDR5內存價格進行新一輪調整。據(jù)供應鏈最新消息,三星電子與SK海力士這兩大DRAM巨頭已正式發(fā)出通知,宣布DDR5內存的單季價格將實現(xiàn)15%以上的顯著
    的頭像 發(fā)表于 08-21 15:40 ?670次閱讀

    DDR5內存面臨漲價潮,存儲巨頭轉向HBM生產(chǎn)

    近日,存儲芯片市場傳來重大消息,SK海力士正式通知市場,其DDR5內存產(chǎn)品將漲價15%至20%,這一舉動無疑給市場投下了一枚震撼彈。此次漲價的根源在于,SK海力士、美光、三星等存儲芯片巨頭紛紛調整
    的頭像 發(fā)表于 08-15 10:19 ?852次閱讀

    SK海力士DDR5芯片價格或將大幅上漲

    近日,據(jù)外媒報道,SK海力士已宣布將其DDR5 DRAM芯片價格上調15%至20%,這一舉動在業(yè)界引起了廣泛關注。供應鏈內部人士透露,此次漲價的主要原因在于HBM3/3E產(chǎn)能的大幅擴張,對DDR5的生產(chǎn)資源造成了明顯擠占。
    的頭像 發(fā)表于 08-14 15:40 ?757次閱讀

    Introspect DDR5/LPDDR5總線協(xié)議分析儀

    DDR5 RDIMM及支持下一代MR-DIMM單體測試驗證系統(tǒng) (DDR5 MR-DIMM Module Test System), 支持的速率可高達17.4Gbps. DDR5內存測試系統(tǒng)
    發(fā)表于 08-06 12:03

    DDR5 MRDIMM內存標準將發(fā),存儲廠商方案先行

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)最近,JEDEC固態(tài)技術協(xié)會宣布DDR5 MRDIMM 和 LPDDR6 CAMM技術標準即將推出。在標準正式發(fā)布之前,SK海力士、三星、美光等廠商已經(jīng)著手DDR5
    的頭像 發(fā)表于 07-31 18:26 ?5452次閱讀
    <b class='flag-5'>DDR5</b> MRDIMM內存標準將發(fā),存儲廠商方案先行

    DDR5內存條上的時鐘走線

    DDR5標準JESD79-5文件中沒有明確的控制阻抗建議,DDR4時代基本內存條上時鐘阻抗還是跟著芯片、主板走的70-80歐姆。線寬相對而言比較細。不知道你開始使用
    的頭像 發(fā)表于 07-16 17:47 ?2218次閱讀
    <b class='flag-5'>DDR5</b>內存條上的時鐘走線

    0706線下活動 I DDR4/DDR5內存技術高速信號專題設計技術交流活動

    01活動主題DDR4/DDR5內存技術高速信號專題設計技術交流活動時間:2024年7月6日(本周六)10:00地點:深圳市南山區(qū)科技南十二路曙光大廈1002(深圳地鐵1號線,高新園地鐵站D出口200
    的頭像 發(fā)表于 07-06 08:12 ?404次閱讀
    0706線下活動 I <b class='flag-5'>DDR</b>4/<b class='flag-5'>DDR5</b>內存技術高速信號專題設計技術交流活動

    Rambus通過全新PMIC系列支持多代基于 DDR5 的高性能服務器

    提供業(yè)界領先的 DDR5 服務器 PMIC,滿足AI及其他高級工作負載對最高性能與容量內存模塊的需求 通過全新PMIC系列支持多代基于 DDR5 的高性能服務器 為 DDR5 服務器內存模塊提供完整
    的頭像 發(fā)表于 06-20 15:13 ?964次閱讀

    談談DDR5技術規(guī)格的那些事

    此文盡量排除高深莫測的DRAM相關技術名詞,讓各位迅速了解DDR5相對DDR4的優(yōu)勢與可能的影響,最后再同場加映英特爾Atomx6000系列引進的「In-BandECC」技術,讓大家瞧瞧英特爾如何在
    的頭像 發(fā)表于 05-09 08:27 ?1142次閱讀
    談談<b class='flag-5'>DDR5</b>技術規(guī)格的那些事

    DDR5測試技術更新漫談

    工業(yè)類設備,從終端產(chǎn)品到數(shù)據(jù)中心,用于CPU進行數(shù)據(jù)處理運算的緩存。近20多年來,經(jīng)歷了從SDRAM發(fā)展到DDR RAM,又從DDR發(fā)展到目前的DDR5,每一代 DDR 技術在帶寬、性
    的頭像 發(fā)表于 04-01 11:37 ?1263次閱讀
    <b class='flag-5'>DDR5</b>測試技術更新漫談

    DDR5內存接口芯片組如何利用DDR5 for DIMM的優(yōu)勢?

    2021 年,JEDEC 宣布發(fā)布 JESD79-5 DDR5 SDRAM 標準,標志著行業(yè)向 DDR5 dual-inline memory modules (DIMM) 的過渡。
    的頭像 發(fā)表于 03-17 09:50 ?3267次閱讀
    <b class='flag-5'>DDR5</b>內存接口芯片組如何利用<b class='flag-5'>DDR5</b> for DIMM的優(yōu)勢?