電子發(fā)燒友網(wǎng)報道(文/周凱揚(yáng))隨著摩爾定律越來越難以維系,晶體管擴(kuò)展帶來的性能與成本優(yōu)勢逐漸減弱,半導(dǎo)體行業(yè)已經(jīng)面臨著新的拐點(diǎn)。Chiplet和3DIC集成的方案相較傳統(tǒng)的單片技術(shù)相比,占用空間更小、性能更高,也因此成了新的設(shè)計主流,席卷了AI、服務(wù)器與汽車芯片等市場。但新的設(shè)計方案除了需要新一代的die-to-die的接口IP、2.5D/3D的封裝技術(shù)外,也需要在EDA工具與工作流上做出創(chuàng)新。
西門子3D IC設(shè)計流工具
為了解決3DIC集成在設(shè)計工具上面臨的挑戰(zhàn),西門子推出了3D IC設(shè)計流工具和IC封裝解決方案,用于開發(fā)先進(jìn)的2.5D/3D IC異構(gòu)SIP設(shè)計。這套設(shè)計流工具包括3DIC架構(gòu)、設(shè)計、分析、測試和可靠性工作流。
其中3D IC架構(gòu)工作流使得3DIC在STCO架構(gòu)探索和預(yù)測分析上有了可能,系統(tǒng)和RTL設(shè)計師可以利用通用的連接IP模型庫,快速找到可行的設(shè)計架構(gòu),比如Chiplet元件和標(biāo)準(zhǔn)D2D接口,在設(shè)計初期就能對PPA有個評估。
可靠性工作流則主要用于解決3DIC設(shè)計面臨的另外兩大挑戰(zhàn),熱管理和機(jī)械應(yīng)力。盡管不少EDA設(shè)計工具都支持大規(guī)模的3D疊加,但仍需要考慮多芯片熱功率曲線、熱相互作用,以及堆疊芯片和硅中介層存在的潛在機(jī)械應(yīng)力問題。可靠性工作流通過協(xié)同仿真與優(yōu)化,來對熱管理和機(jī)械應(yīng)力進(jìn)行分析,從而確保先進(jìn)SiP設(shè)計達(dá)到目標(biāo)質(zhì)量、良率和可靠性。
值得一提的是,西門子也在呼吁推出3DIC設(shè)計工具的一套標(biāo)準(zhǔn),在將多供應(yīng)商的Chiplet集成到一個異構(gòu)封裝中去時,也需要Chiplet的供應(yīng)商提供給客戶一套標(biāo)準(zhǔn)化的設(shè)計模型,這樣才能確保其完美融入終端用戶的EDA工具設(shè)計流中,比如模擬Chiplet需要一個以Verilog-AMS實現(xiàn)的模擬功能模型。像臺積電的3Dblox,就屬于在早期提高設(shè)計效率的一套開放標(biāo)準(zhǔn)。
芯和半導(dǎo)體3DIC Chiplet先進(jìn)封裝設(shè)計分析全流程EDA平臺
芯和半導(dǎo)體為國內(nèi)首家推出3DIC Chiplet先進(jìn)封裝設(shè)計分析全流程EDA平臺的公司,集合了新思科技的3DIC Compiler這一2.5D/3D多裸晶芯片封裝協(xié)同設(shè)計與分析方案,以及Metis這一芯和半導(dǎo)體自研的2.5D/3DIC先進(jìn)封裝EDA仿真方案等,提供了一套完整的3DIC設(shè)計、仿真和驗證方案,涵蓋了臺積電CoWoS-S/R/L、英特爾EMIB和三星I/H Cube等多工藝平臺。
其中3D Compiler提供了一個直觀的2D、3D界面,供設(shè)計者對集成數(shù)億晶體管的多裸晶2.5D/3D芯片進(jìn)行系統(tǒng)集成,且支持臺積電、三星等主流晶圓代工廠的工藝/封裝文件格式。該工具涵蓋了HBM堆疊、異構(gòu)邏輯芯片堆疊以及邏輯芯片上的內(nèi)存堆疊等。
而Metis則可以跳過傳統(tǒng)建模工具的配置過程,通過考慮關(guān)鍵區(qū)域內(nèi)的物理環(huán)境來快速完成仿真設(shè)計的優(yōu)化,從而實現(xiàn)超大規(guī)模異構(gòu)封裝的高精度仿真需求。今年全新升級的Metis已經(jīng)全面支持了各種Interposer工藝,SI仿真在精度和效率上都實現(xiàn)了遙遙領(lǐng)先,同時新增了前仿真模板和金屬蝕刻腳功能。
寫在最后
隨著AI計算帶來的又一波新品潮,3D集成的芯片設(shè)計勢必會被更廣泛地應(yīng)用。以AMD為例,他們的3D集成不僅僅是用在了V-Cache上,同樣也將用于CPU、GPU和內(nèi)存的Chiplet架構(gòu)上。這也是為何AMD在即將發(fā)布的MI300系列加速器上,敢給出8倍AI性能和5倍能耗比的指標(biāo)。為了支持更多這類設(shè)計的出現(xiàn),而不再僅僅面向一小批具備先進(jìn)開發(fā)經(jīng)驗的玩家,EDA廠商們也應(yīng)該盡快擁抱3D集成的設(shè)計。
-
eda
+關(guān)注
關(guān)注
71文章
2790瀏覽量
173944
發(fā)布評論請先 登錄
相關(guān)推薦
![](https://file1.elecfans.com/web3/M00/06/DA/wKgZO2ePxA2AEaTzAAQet3Edt48898.jpg)
寧德時代將為上游供應(yīng)商提供財務(wù)支持
小小的EDA市場,已經(jīng)擠滿了86家國產(chǎn)供應(yīng)商...
![小小的<b class='flag-5'>EDA</b>市場,已經(jīng)擠滿了86家國產(chǎn)<b class='flag-5'>供應(yīng)商</b>...](https://file1.elecfans.com/web2/M00/09/E3/wKgZomcWGfqAb7xIAABExzN7ZMs652.png)
大模型時代的算力需求
如何選擇工業(yè)電容器供應(yīng)商
![如何選擇工業(yè)電容器<b class='flag-5'>供應(yīng)商</b>](https://file1.elecfans.com/web2/M00/03/70/wKgaoma8SiaAem3iAAR9RLzxYgs661.jpg)
數(shù)字革新下的綠色轉(zhuǎn)型:綠色算力
新思科技攜手英特爾推出可量產(chǎn)Multi-Die芯片設(shè)計解決方案
新思科技面向英特爾代工推出可量產(chǎn)的多裸晶芯片設(shè)計參考流程,加速芯片創(chuàng)新
新思科技與臺積公司深度合作,推動芯片設(shè)計創(chuàng)新
現(xiàn)場速遞|橋田智能榮獲柯馬“最具競爭力供應(yīng)商”獎項
半導(dǎo)體發(fā)展的四個時代
正力新能榮獲德業(yè)供應(yīng)商“2023年度優(yōu)秀品質(zhì)獎”
![正<b class='flag-5'>力</b>新能榮獲德業(yè)<b class='flag-5'>供應(yīng)商</b>“2023年度優(yōu)秀品質(zhì)獎”](https://file1.elecfans.com/web2/M00/C5/98/wKgZomYAz66AXgpyAACRlihvrXA060.png)
半導(dǎo)體發(fā)展的四個時代
新思科技與英特爾深化合作,以新思科技IP和經(jīng)Intel 18A工藝認(rèn)證的EDA流程加速先進(jìn)芯片設(shè)計
芯和半導(dǎo)體最新發(fā)布“SI/PI/多物理場分析”EDA解決方案
![芯和半導(dǎo)體最新發(fā)布“SI/PI/<b class='flag-5'>多</b>物理場分析”<b class='flag-5'>EDA</b>解決方案](https://file1.elecfans.com//web2/M00/C0/E5/wKgaomXBvSaAD3RbAAK3JKWVI-8539.jpg)
評論