欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA IP之Block Memory Generator功能概述

CHANBAEK ? 來源: FPGA自學(xué)筆記分享 ? 作者: FPGA自學(xué)筆記分享 ? 2023-11-14 17:49 ? 次閱讀

Xilinx Block Memory Generator(BMG)是一個先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga中的嵌入式RAM資源生成面積和 性能優(yōu)化的內(nèi)存。

支持普通接口和AXI兩種接口。BMG IP的AXI4接口配置派生自本地接口 配置,在IP中添加了一個行業(yè)標(biāo)準(zhǔn)總線協(xié)議接口。有兩種可用的AXI4 接口樣式:AXI4和 AXI4- lite。

圖片

功能概述:

?優(yōu)化算法最小塊RAM資源利用率或低功耗利用率

?可配置內(nèi)存初始化

?在UltraScale?,UltraScale+?,Zynq?-7000,

Spartan?-7,Artix?-7,Kintex?-7和Virtex?-7器件上獨(dú)立的byte寫使能(帶或不帶奇偶校驗(yàn))

?優(yōu)化的Verilog行為模型用于仿真提速;精確的結(jié)構(gòu)仿真模型用于模擬存儲行為

?每個端口可選擇的操作模式:WRITE_FIRST, READ_FIRST或NO_CHANGE

?SDP模式下有更低的數(shù)據(jù)寬度

?標(biāo)準(zhǔn)DOUT塊RAM級聯(lián)

使用普通接口時:

?生成單端口RAM,簡單雙端口RAM,真雙端口RAM,單端口

ROM和雙口ROM

?支持最大16M bytes的內(nèi)存大小(字節(jié)大小8或9)(僅受選定部分的內(nèi)存資源限制)

?可配置端口輸入輸出比

?支持內(nèi)置ECC (Hamming Error Correction Capability)。錯誤注入引腳允許插入單位和雙位錯誤

?支持?jǐn)?shù)據(jù)寬度小于64位的軟ECC (soft Hamming Error Correction)

?可選擇流水線DOUT總線,以提高特定配置的性能

?在SR (Set reset)或CE的優(yōu)先級之間選擇輸出寄存器的復(fù)位優(yōu)先級

?性能高達(dá)450 MHz

圖片

使用AXI4接口時:

?支持AXI4和AXI4- lite接口協(xié)議

?符合AXI4的內(nèi)存和外設(shè)從屬類型

?獨(dú)立的讀寫通道

?零延遲數(shù)據(jù)路徑

?支持握手信號的寄存器輸出

?INCR突發(fā)大小高達(dá)256個數(shù)據(jù)傳輸

?WRAP突發(fā)大小為2、4、8和16

?AXI非對齊的突發(fā)傳輸

?簡單的雙端口RAM的配置

?性能高達(dá)300Mhz

?支持?jǐn)?shù)據(jù)寬度高達(dá)256位和內(nèi)存深度從1到1M字(僅受選定部分的內(nèi)存資源限制)

?對稱輸入輸出

?異步active-Low復(fù)位

使用默認(rèn)接口時,支持的工作模式:

?單端口RAM

圖片

?簡單的雙端口RAM

圖片

?真正的雙端口RAM

圖片

?單端口ROM

圖片

?雙端口ROM

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21799

    瀏覽量

    606203
  • 嵌入式
    +關(guān)注

    關(guān)注

    5094

    文章

    19184

    瀏覽量

    307859
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2171

    瀏覽量

    122191
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    8

    文章

    3060

    瀏覽量

    74353
收藏 人收藏

    評論

    相關(guān)推薦

    XILINX FPGA IPClocking Wizard詳解

    鎖相環(huán)基本上是每一個fpga工程必不可少的模塊,之前文檔xilinx 7 系列FPGA時鐘資源對xilinx fpga的底層時鐘資源做過說明
    發(fā)表于 06-12 17:42 ?5979次閱讀
    <b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>Clocking Wizard詳解

    XILINX FPGA IPMMCM PLL DRP時鐘動態(tài)重配詳解

    上文XILINX FPGA IPClocking Wizard詳解說到時鐘IP的支持動態(tài)重配的,本節(jié)介紹通過DRP進(jìn)行MMCM PLL的重
    發(fā)表于 06-12 18:24 ?1.2w次閱讀
    <b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>MMCM PLL DRP時鐘動態(tài)重配詳解

    Xilinx FPGA IPBlock Memory Generator仿真

    上文對BMG ip的基本情況進(jìn)行了簡單的描述,本文通過例化仿真來實(shí)際使用功能一下這個IP。
    的頭像 發(fā)表于 11-14 18:24 ?1919次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b><b class='flag-5'>Block</b> <b class='flag-5'>Memory</b> <b class='flag-5'>Generator</b>仿真

    Xilinx FPGA IPBlock Memory Generator AXI接口說明

    之前的文章對Block Memory Generator的原生接口做了說明和仿真,本文對AXI接口進(jìn)行說明。
    的頭像 發(fā)表于 11-14 18:25 ?2097次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b><b class='flag-5'>Block</b> <b class='flag-5'>Memory</b> <b class='flag-5'>Generator</b> AXI接口說明

    Distributed Memory Generator IP核簡介

    Distributed Memory Generator IP 核采用 LUT RAM 資源創(chuàng)建各種不同的存儲器結(jié)構(gòu)。IP可用來創(chuàng)建只讀存儲器 (ROM)、單端口隨機(jī)存取存儲器 (RA
    的頭像 發(fā)表于 11-17 17:00 ?2148次閱讀
    Distributed <b class='flag-5'>Memory</b> <b class='flag-5'>Generator</b> <b class='flag-5'>IP</b>核簡介

    XILINX FPGA IPAXI Traffic Generator

    AXI Traffic Generator IP 用于在AXI4和AXI4-Stream互連以及其他AXI4系統(tǒng)外設(shè)上生成特定序列(流量)。它根據(jù)IP的編程和選擇的操作模式生成各種類型的AXI事務(wù)。是一個比較好用的AXI4協(xié)議測
    的頭像 發(fā)表于 11-23 16:03 ?2787次閱讀
    <b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>AXI Traffic <b class='flag-5'>Generator</b>

    Xilinx FPGA無痛入門,海量教程免費(fèi)下載

    發(fā)生器之功能概述Lesson75 特權(quán)Xilinx FPGA SF-SP6入門指南 -- 波形發(fā)生器I
    發(fā)表于 07-22 11:49

    Xilinx FPGA入門連載44:FPGA片內(nèi)ROM實(shí)例ROM配置

    `Xilinx FPGA入門連載44:FPGA片內(nèi)ROM實(shí)例ROM配置特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1
    發(fā)表于 01-08 13:12

    Xilinx FPGA入門連載47:FPGA片內(nèi)RAM實(shí)例之功能概述

    Xilinx FPGA入門連載47:FPGA片內(nèi)RAM實(shí)例之功能概述特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.ba
    發(fā)表于 01-20 12:28

    Xilinx FPGA入門連載48:FPGA片內(nèi)RAM實(shí)例RAM配置

    `Xilinx FPGA入門連載48:FPGA片內(nèi)RAM實(shí)例RAM配置特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1
    發(fā)表于 01-22 13:39

    Xilinx FPGA入門連載51:FPGA片內(nèi)FIFO實(shí)例之功能概述

    Xilinx FPGA入門連載51:FPGA片內(nèi)FIFO實(shí)例之功能概述特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.b
    發(fā)表于 02-26 10:26

    Xilinx FPGA片內(nèi)ROM實(shí)例ROM配置

    Xilinx FPGA入門連載44:FPGA片內(nèi)ROM實(shí)例ROM配置特權(quán)同學(xué),版權(quán)所有配套例程和更多資料下載鏈接:http://pan.baidu.com/s/1jGjAhEm 1
    發(fā)表于 01-09 16:02

    創(chuàng)建Block RAM IP不起作用

    在我的一個FPGA類中,我被要求使用coregen創(chuàng)建一個blcok ram(8dx16w),單端口ram IP。我在Windows XP,Service Pack 3上使用Xilinx ISE
    發(fā)表于 06-05 13:39

    FPGA開發(fā)算法開發(fā)System Generator

    的對應(yīng)關(guān)系: System generator 安裝之后會在Simulin模塊庫中添加一些Xilinx FPGA專用的模塊庫,包括Basic Element,Communication,Control
    發(fā)表于 11-17 14:29 ?8056次閱讀

    XILINX FPGA IPFIFO Generator例化仿真

    上文XILINX FPGA IPFIFO對XILINX FIFO Generator
    的頭像 發(fā)表于 09-07 18:31 ?2068次閱讀
    <b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>FIFO <b class='flag-5'>Generator</b>例化仿真