Xilinx Block Memory Generator(BMG)是一個先進(jìn)的內(nèi)存構(gòu)造器,它使用Xilinx fpga中的嵌入式塊RAM資源生成面積和 性能優(yōu)化的內(nèi)存。
支持普通接口和AXI兩種接口。BMG IP的AXI4接口配置派生自本地接口 配置,在IP中添加了一個行業(yè)標(biāo)準(zhǔn)總線協(xié)議接口。有兩種可用的AXI4 接口樣式:AXI4和 AXI4- lite。
功能概述:
?優(yōu)化算法最小塊RAM資源利用率或低功耗利用率
?可配置內(nèi)存初始化
?在UltraScale?,UltraScale+?,Zynq?-7000,
Spartan?-7,Artix?-7,Kintex?-7和Virtex?-7器件上獨(dú)立的byte寫使能(帶或不帶奇偶校驗(yàn))
?優(yōu)化的Verilog行為模型用于仿真提速;精確的結(jié)構(gòu)仿真模型用于模擬存儲行為
?每個端口可選擇的操作模式:WRITE_FIRST, READ_FIRST或NO_CHANGE
?SDP模式下有更低的數(shù)據(jù)寬度
?標(biāo)準(zhǔn)DOUT塊RAM級聯(lián)
使用普通接口時:
?生成單端口RAM,簡單雙端口RAM,真雙端口RAM,單端口
ROM和雙口ROM
?支持最大16M bytes的內(nèi)存大小(字節(jié)大小8或9)(僅受選定部分的內(nèi)存資源限制)
?可配置端口輸入輸出比
?支持內(nèi)置ECC (Hamming Error Correction Capability)。錯誤注入引腳允許插入單位和雙位錯誤
?支持?jǐn)?shù)據(jù)寬度小于64位的軟ECC (soft Hamming Error Correction)
?可選擇流水線DOUT總線,以提高特定配置的性能
?在SR (Set reset)或CE的優(yōu)先級之間選擇輸出寄存器的復(fù)位優(yōu)先級
?性能高達(dá)450 MHz
使用AXI4接口時:
?支持AXI4和AXI4- lite接口協(xié)議
?符合AXI4的內(nèi)存和外設(shè)從屬類型
?獨(dú)立的讀寫通道
?零延遲數(shù)據(jù)路徑
?支持握手信號的寄存器輸出
?INCR突發(fā)大小高達(dá)256個數(shù)據(jù)傳輸
?WRAP突發(fā)大小為2、4、8和16
?AXI非對齊的突發(fā)傳輸
?簡單的雙端口RAM的配置
?性能高達(dá)300Mhz
?支持?jǐn)?shù)據(jù)寬度高達(dá)256位和內(nèi)存深度從1到1M字(僅受選定部分的內(nèi)存資源限制)
?對稱輸入輸出
?異步active-Low復(fù)位
使用默認(rèn)接口時,支持的工作模式:
?單端口RAM
?簡單的雙端口RAM
?真正的雙端口RAM
?單端口ROM
?雙端口ROM
-
FPGA
+關(guān)注
關(guān)注
1630文章
21799瀏覽量
606203 -
嵌入式
+關(guān)注
關(guān)注
5094文章
19184瀏覽量
307859 -
Xilinx
+關(guān)注
關(guān)注
71文章
2171瀏覽量
122191 -
內(nèi)存
+關(guān)注
關(guān)注
8文章
3060瀏覽量
74353
發(fā)布評論請先 登錄
相關(guān)推薦
XILINX FPGA IP之Clocking Wizard詳解
![<b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>Clocking Wizard詳解](https://file1.elecfans.com/web2/M00/89/87/wKgaomSG59-AF5p_AAHtoZnJTJE630.jpg)
XILINX FPGA IP之MMCM PLL DRP時鐘動態(tài)重配詳解
![<b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>MMCM PLL DRP時鐘動態(tài)重配詳解](https://file1.elecfans.com/web2/M00/89/87/wKgaomSG6PSAN78lAAI9Fg555ho372.jpg)
Xilinx FPGA IP之Block Memory Generator AXI接口說明
![<b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b><b class='flag-5'>Block</b> <b class='flag-5'>Memory</b> <b class='flag-5'>Generator</b> AXI接口說明](https://file1.elecfans.com/web2/M00/AF/FD/wKgZomVTQwWAbSvmAAIqJdCzs9g116.jpg)
Distributed Memory Generator IP核簡介
![Distributed <b class='flag-5'>Memory</b> <b class='flag-5'>Generator</b> <b class='flag-5'>IP</b>核簡介](https://file1.elecfans.com/web2/M00/AE/DF/wKgaomVXK3SALxH-AAH9pB-1P74832.jpg)
XILINX FPGA IP之AXI Traffic Generator
![<b class='flag-5'>XILINX</b> <b class='flag-5'>FPGA</b> <b class='flag-5'>IP</b><b class='flag-5'>之</b>AXI Traffic <b class='flag-5'>Generator</b>](https://file1.elecfans.com/web2/M00/B2/60/wKgZomVfBy6AenGeAAJVXvDnUFY178.jpg)
評論