欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是串?dāng)_crosstalk?它是如何產(chǎn)生的?

冬至子 ? 來源:偉醬的芯片后端之路 ? 作者:偉醬的芯片后端之 ? 2023-12-06 15:38 ? 次閱讀

串?dāng)_是芯片后端設(shè)計中非常普遍的現(xiàn)象,它會造成邏輯信號的預(yù)期之外的變化。消除串?dāng)_的影響是后端的一個重要課題。

首先,什么是串?dāng)_?它是如何產(chǎn)生的?芯片的信號線之間會存在耦合電容,因此一條信號線的變化會影響周圍的線(信號線之間的耦合電感一般可以忽略)。

對于工程師來說了解這么多就可以了,不過這樣的解釋有點(diǎn)循環(huán)論證的感覺,因?yàn)轳詈想娙菥褪且驗(yàn)閮啥私饘倬€互相影響而抽象出來的概念。

最根本的原因就是一條信號線的跳變會造成周圍空間電磁場的變化,而變化的電磁場會在周圍的導(dǎo)線感應(yīng)出電流。

十幾年前老的工藝可能還可以忽略寄生電容,現(xiàn)在的先進(jìn)工藝下寄生電容已經(jīng)到了萬萬不可忽略的地步了,不過對于電感好像還是不會過多考慮。

兩段很近的導(dǎo)線發(fā)生串?dāng)_時,假設(shè)一段導(dǎo)線從0跳變?yōu)?,會影響另一段導(dǎo)線電勢小幅上升一點(diǎn),再回落下來。我們稱產(chǎn)生跳變的導(dǎo)線為attacker,受影響的導(dǎo)線為victim,那一小段電勢的變化稱為glitch。

相應(yīng)的,如果attacker從1變0,victim會有一個電勢下降的glitch。如果這個glitch過大,就可能產(chǎn)生一個錯誤的邏輯信號出來,這個時候就發(fā)生了glitch的violation。

Attacker和victim的角色是可以互相轉(zhuǎn)化的,一個victim在需要翻轉(zhuǎn)的時候就成為了attacker,attacker信號保持不變的時候就是victim。如果兩段信號線同時反轉(zhuǎn),他們就都既是attacker又是victim。

Glitch violation也是信號完整性(SI,signal integrity)violation的一種,SI據(jù)我所知也就只和crosstalk有關(guān)。

另一種情況,如果attacker和victim同時跳變,如果attacker和victim的跳變方向一致,比如說都從0變?yōu)?,victim受attacker的影響跳變速度會更快一些,也就是transition/slew time更小。注意這個時候兩者都既是attacker也是victim,所以兩根導(dǎo)線的transition都會變快。

相反地,如果attacker和victim跳變方向不同,transition會變慢。Transition的變化可能會產(chǎn)生timing的violation,這一類violation也可以說是由SI帶來的。但是一般這種violation不如glitch來的嚴(yán)重。

一種比較嚴(yán)重的violation叫做DS(double switch),也是由于串?dāng)_帶來的邏輯錯誤。

就是說attacker和victim同時跳變并且方向相反,假設(shè)attacker從1到0,victim從0到1,假設(shè)某個時刻victim已經(jīng)過了邏輯1的電壓閾值,后面的cell已經(jīng)可以捕捉到信號1了,但之后由于crosstalk,victim的電勢會有一個向下(邏輯0方向)的glitch。

而這個glitch可能導(dǎo)致后級cell捕捉到信號0,之后victim電勢再升高為邏輯1,所以總的來說victim的信號傳播就從0、1變?yōu)?、1、0、1.這就叫做double switch violation。

消除SI violation的方法還是要從繞線著手。第一就是加shielding net,就是在attacker旁邊加一段地線,稱為shielding,減弱attacker與victim的耦合電容。

一般的時鐘trunk都會加一定比例的shielding。第二種就是把發(fā)生violation的兩段shape分開,距離越遠(yuǎn)越好,具體做法可以把很直的一段shape讓它拐一下,做個detour出來。

第三種就是把其中一個net換到另一層去,因?yàn)槲覀僲etal layer的preferred routing direction都是一層橫的一層豎的,換層之后能有效減少耦合電容。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片設(shè)計
    +關(guān)注

    關(guān)注

    15

    文章

    1030

    瀏覽量

    55042
  • 信號完整性
    +關(guān)注

    關(guān)注

    68

    文章

    1417

    瀏覽量

    95658
  • 寄生電容
    +關(guān)注

    關(guān)注

    1

    文章

    294

    瀏覽量

    19345
  • 電磁場
    +關(guān)注

    關(guān)注

    0

    文章

    794

    瀏覽量

    47422
  • 感應(yīng)電流
    +關(guān)注

    關(guān)注

    0

    文章

    88

    瀏覽量

    11981
收藏 人收藏

    評論

    相關(guān)推薦

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數(shù)字信號處理之后再畫到顯示屏上顯示實(shí)時波形。 調(diào)試發(fā)現(xiàn)顯示的信號有,表現(xiàn)為某一路信號懸空之后,相鄰的那一路信號上就會出現(xiàn)噪聲。將采樣的時間延長也無法消除
    發(fā)表于 01-07 06:15

    使用TMUX1109做ADC差分同步采樣,出現(xiàn)了很嚴(yán)重的怎么解決?

    各位工程師好!我在使用TMUX1109做ADC差分同步采樣,現(xiàn)在出現(xiàn)了很嚴(yán)重的問題,我軟件是在每次通道切換完成后100us才開始采樣的,但是每個通道的波形始終有,而且非常嚴(yán)重
    發(fā)表于 11-29 11:09

    DAC61416通道間出現(xiàn)的原因?怎么解決?

    在使用DAC61416輸出方波電壓時,先在Toggle引腳輸入PWM信號,以便實(shí)現(xiàn)方波電壓輸出,但輸出電壓之前,每個通道先置零,且置零的時間不同,然后就出現(xiàn)通道間的;圖中是相鄰4通道波形,奇怪的是
    發(fā)表于 11-25 08:35

    博眼球還是真本事?參考平面不完整信號反而好

    的高速理論感覺已經(jīng)寫得八九不離十了,再翻翻Chris之前做過的一些測試板后,突然找到一個不熱門而很異常的理論,就趁現(xiàn)在吧,拿出來讓大家一起品品哈! 相信大家也看過很多高速先生寫的關(guān)于方面的文章吧
    發(fā)表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設(shè)計方法據(jù)說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先生知道的方法:信號線之間通過“割地”改善
    的頭像 發(fā)表于 11-11 17:26 ?299次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    TAS5825MEVM開發(fā)板配置不清楚,感覺頻響不是很好

    TAS5825MEVM開發(fā)板 ;根據(jù)相關(guān)信息成功驅(qū)動了芯片,目前測得的Crosstalk數(shù)值與規(guī)格書相差有些大,24V供電,設(shè)置輸出功率為25W,負(fù)載8Ω的時候為-61dB左右,負(fù)載4Ω的時候
    發(fā)表于 10-09 06:15

    高頻電路設(shè)計中的問題

    在高頻電路的精密布局中,信號線的近距離平行布線往往成為引發(fā)“”現(xiàn)象的潛在因素。,這一術(shù)語描述的是未直接相連的信號線間因電磁耦合而產(chǎn)生
    的頭像 發(fā)表于 09-25 16:04 ?367次閱讀

    信號的介紹

    信號Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產(chǎn)生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據(jù)耦合類型和位置的不同,信號
    的頭像 發(fā)表于 09-12 08:08 ?1519次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器的方法

    電子發(fā)燒友網(wǎng)站提供《緩解ADC存儲器的方法.pdf》資料免費(fèi)下載
    發(fā)表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的方法

    信號完整性與電源完整性-信號的

    電子發(fā)燒友網(wǎng)站提供《信號完整性與電源完整性-信號的.pdf》資料免費(fèi)下載
    發(fā)表于 08-12 14:27 ?0次下載

    多通道數(shù)據(jù)采集問題怎么解決

    多通道數(shù)據(jù)采集系統(tǒng)在現(xiàn)代工業(yè)、科研和醫(yī)療等領(lǐng)域中有著廣泛的應(yīng)用。然而,在多通道數(shù)據(jù)采集過程中,問題是一個常見的問題,它會導(dǎo)致數(shù)據(jù)采集的準(zhǔn)確性和可靠性降低。本文將詳細(xì)探討多通道數(shù)據(jù)采集
    的頭像 發(fā)表于 07-02 08:58 ?1546次閱讀

    放大器的問題

    我做了一個128通道的放大器,20層板。測試的時候發(fā)現(xiàn)即便不給輸入信號也有一個輸出,導(dǎo)致我的放大器完全不可用,并且這個輸出信號波形很漂亮。我想請問大佬們這個信號是怎么來的?是嗎?怎樣才能消除它呢
    發(fā)表于 06-27 11:52

    M9航空接口3芯如何減少

    德索工程師說道要減少M(fèi)9航空接口3芯的,首先需要深入了解產(chǎn)生的原因。
    的頭像 發(fā)表于 04-26 16:11 ?451次閱讀
    M9航空接口3芯如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發(fā)中引起的原因是什么?

    電路布線常會有的風(fēng)險,最后簡單說明幾個減小串的方法,常見增大走線間距、使兩導(dǎo)體的有風(fēng)險的區(qū)域最小化、相鄰層走線時傳輸線互相彼此垂直
    發(fā)表于 03-07 09:30 ?1892次閱讀
    嵌入式開發(fā)中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    車載網(wǎng)絡(luò)協(xié)議與問題

    通信解決方案。車載通信網(wǎng)絡(luò)中使用了很多成束的電纜,易產(chǎn)生。自動駕駛汽車是汽車行業(yè)的未來。為了實(shí)現(xiàn)網(wǎng)絡(luò)安全連接,汽車行業(yè)使用以太網(wǎng)網(wǎng)絡(luò)。車載以太網(wǎng)是車載信息娛樂
    的頭像 發(fā)表于 03-05 08:14 ?1406次閱讀
    車載網(wǎng)絡(luò)協(xié)議與<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題