EDP(Embedded DisplayPort)接口是一種用于連接電腦系統(tǒng)和顯示器的高速連線協(xié)議。它由VESA(Video Electronics Standards Association)在2009年推出,旨在取代傳統(tǒng)的LVDS(Low Voltage Differential Signaling)接口,為高分辨率和高色彩質(zhì)量的顯示提供更高帶寬和更好的性能。在本文中,我們將詳細(xì)介紹EDP接口的引腳定義和功能。
一、主要引腳功能
- VDD(Pin 1):供電引腳,提供正電壓。
- GND(Pin 2):地引腳,提供零電位。
- HPD(Pin 3):熱插拔檢測引腳,用于檢測連接狀態(tài)的變化。
- AUX_CH_P/N(Pins 4, 5):輔助通道差分信號引腳,用于在傳輸過程中發(fā)送和接收輔助數(shù)據(jù)。
- AUX_CH_CTL(Pin 6):輔助通道控制引腳,用于控制輔助通道的工作模式和傳輸速率。
- DP_PWR_EN(Pin 7):DP供電使能引腳,用于控制DP信號的供電。
- DP_PWR_GND(Pin 8):DP供電地引腳,提供DP信號的地接。
- AUX_CH_PWR_EN(Pin 9):輔助通道供電使能引腳,用于控制輔助通道信號的供電。
- AUX_CH_PWR_GND(Pin 10):輔助通道供電地引腳,提供輔助通道信號的地接。
- AUX_CH_P0_P/N(Pins 11, 12):輔助通道0差分信號引腳,用于傳輸輔助通道數(shù)據(jù)。
- AUX_CH_P1_P/N(Pins 13, 14):輔助通道1差分信號引腳,用于傳輸輔助通道數(shù)據(jù)。
- MAIN_LINK_LANE0_P/N(Pins 15, 16):主鏈路巷道0差分信號引腳,用于傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE1_P/N(Pins 17, 18):主鏈路巷道1差分信號引腳,用于傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE2_P/N(Pins 19, 20):主鏈路巷道2差分信號引腳,用于傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE3_P/N(Pins 21, 22):主鏈路巷道3差分信號引腳,用于傳輸主鏈路數(shù)據(jù)。
二、引腳詳細(xì)說明
- VDD(Pin 1):供電引腳,一般連接到電源電壓(3.3V或5V)。通過該引腳向EDP接口提供電源,以使接口正常工作。
- GND(Pin 2):地引腳,一般連接到地線上。通過該引腳將EDP接口的電位與系統(tǒng)的電位進(jìn)行連接,以確保信號的穩(wěn)定性和可靠性。
- HPD(Pin 3):熱插拔檢測引腳,用于檢測EDP接口連接狀態(tài)的變化。當(dāng)EDP接口插入或拔出時,該引腳會發(fā)出一個信號,通知系統(tǒng)相應(yīng)的狀態(tài)改變。
- AUX_CH_P/N(Pins 4, 5):輔助通道差分信號引腳,用于在傳輸過程中發(fā)送和接收輔助數(shù)據(jù)。輔助通道可以用于傳輸像素時鐘和其他輔助信息,以支持更高的分辨率和色彩深度。
- AUX_CH_CTL(Pin 6):輔助通道控制引腳,用于控制輔助通道的工作模式和傳輸速率。該引腳允許系統(tǒng)發(fā)送控制信息以及與輔助設(shè)備進(jìn)行通信。
- DP_PWR_EN(Pin 7):DP供電使能引腳,用于控制DP信號的供電。當(dāng)該引腳處于高電平狀態(tài)時,DP信號被使能,顯示器接收并顯示圖像;當(dāng)該引腳處于低電平狀態(tài)時,DP信號被禁用,顯示器處于休眠狀態(tài)。
- DP_PWR_GND(Pin 8):DP供電地引腳,提供DP信號的地接。通過該引腳將DP信號的地位與系統(tǒng)地位進(jìn)行連接,以確保信號傳輸?shù)姆€(wěn)定性。
- AUX_CH_PWR_EN(Pin 9):輔助通道供電使能引腳,用于控制輔助通道信號的供電。當(dāng)該引腳處于高電平狀態(tài)時,輔助通道信號被使能;當(dāng)該引腳處于低電平狀態(tài)時,輔助通道信號被禁用。
- AUX_CH_PWR_GND(Pin 10):輔助通道供電地引腳,提供輔助通道信號的地接。
- AUX_CH_P0_P/N(Pins 11, 12):輔助通道0差分信號引腳,用于在EDP接口上傳輸輔助通道數(shù)據(jù)。
- AUX_CH_P1_P/N(Pins 13, 14):輔助通道1差分信號引腳,用于在EDP接口上傳輸輔助通道數(shù)據(jù)。
- MAIN_LINK_LANE0_P/N(Pins 15, 16):主鏈路巷道0差分信號引腳,用于在EDP接口上傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE1_P/N(Pins 17, 18):主鏈路巷道1差分信號引腳,用于在EDP接口上傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE2_P/N(Pins 19, 20):主鏈路巷道2差分信號引腳,用于在EDP接口上傳輸主鏈路數(shù)據(jù)。
- MAIN_LINK_LANE3_P/N(Pins 21, 22):主鏈路巷道3差分信號引腳,用于在EDP接口上傳輸主鏈路數(shù)據(jù)。
以上就是EDP接口的引腳定義和功能的詳細(xì)說明。通過這些引腳,EDP接口能夠?qū)崿F(xiàn)高速傳輸和高質(zhì)量顯示,滿足現(xiàn)代電子顯示設(shè)備對分辨率、色彩和幀率的需求。
-
顯示器
+關(guān)注
關(guān)注
21文章
5017瀏覽量
140463 -
接口
+關(guān)注
關(guān)注
33文章
8713瀏覽量
152016 -
帶寬
+關(guān)注
關(guān)注
3文章
954瀏覽量
41100 -
eDP
+關(guān)注
關(guān)注
2文章
49瀏覽量
19137
發(fā)布評論請先 登錄
相關(guān)推薦
vga接口引腳定義
![vga<b class='flag-5'>接口</b><b class='flag-5'>引腳</b><b class='flag-5'>定義</b>](https://file1.elecfans.com//web2/M00/A4/40/wKgZomUMM1yAFpEUAAC8j6ObeiI001.jpg)
8軟驅(qū)接口引腳定義圖
ATA 44 接口引腳定義
![ATA 44 <b class='flag-5'>接口</b><b class='flag-5'>引腳</b><b class='flag-5'>定義</b>](https://file1.elecfans.com//web2/M00/A4/40/wKgZomUMM16ABNXyAAAlBq6fP_A465.jpg)
ESDI接口引腳定義
![ESDI<b class='flag-5'>接口</b><b class='flag-5'>引腳</b><b class='flag-5'>定義</b>](https://file1.elecfans.com//web2/M00/A4/40/wKgZomUMM16AaRXPAAArSrpG3t8529.bmp)
評論