這期我?guī)Т蠹依^續(xù)進行靜電放電問題典型案例分析,前篇文章分別介紹了復(fù)位信號、DC-DC芯片設(shè)計問題引發(fā)的靜電放電問題;這篇文章將介紹軟件設(shè)計、PCB環(huán)路設(shè)計引發(fā)的靜電放電問題;話不多說,還是通過兩個案例展現(xiàn)給大家。
一、環(huán)境溫度控制器接觸放電±15KV測試出現(xiàn)黑屏等問題案例分析
產(chǎn)品形態(tài)圖
1. 問題現(xiàn)象描述
某豬舍智能環(huán)境控制器產(chǎn)品依據(jù)GB/T17626.2標準進行接觸放電±15KV測試時,當對溫度探頭的金屬外殼進行±15KV接觸放電測測試時,顯示屏出現(xiàn)黑屏、花屏等現(xiàn)象且無法自動恢復(fù),按復(fù)位鍵沒有作用,需要斷電重啟,方可以恢復(fù),不符合A等級判定標準。
試驗結(jié)果如表:
2. 問題現(xiàn)象分析
產(chǎn)品原理框圖
對樣機進行±15KV接觸放電摸底測試,其問題現(xiàn)象同反饋相同,排除測試場地、測試儀器差異的可能性。靜電放電測試不通過的測試點是溫度金屬探頭,其它測試點均可測試通過。
溫度金屬探頭外殼是直接連接在EARTH,EARTH是直接連接到PE地;金屬探頭的內(nèi)部是熱敏電阻,熱敏電阻通過信號采集轉(zhuǎn)換為AD信號輸入到主芯片,由芯片判斷后調(diào)整控制環(huán)境溫度。溫度采集、AD轉(zhuǎn)換電路與主控芯片之間采用單點接地,與溫度金屬探頭外殼的PE地完全隔離,即整個系統(tǒng)是浮地的方式。
3. 問題分析驗證過程
3.1 根據(jù)溫度金屬探頭連接圖,嘗試從如下試驗協(xié)助判斷靜電干擾路徑:
將溫度探頭內(nèi)部熱敏電阻連接的電路靠近板端斷開,只保留溫度探頭的金屬外殼連接到EARTH線,對溫度金屬探頭接觸15KV放電,不良現(xiàn)象很快重現(xiàn),對策無任何的改善效果,判斷靜電放電干擾不是從信號路徑耦合干擾內(nèi)部電路的。
溫度探頭的金屬外殼是直接接PE地,對PE地直接接觸放電15KV,原則上靜電電流很快泄放到電網(wǎng)或者大地,且PE地與系統(tǒng)GND之間無物理連接,不存在傳導(dǎo)耦合的路徑。
通過排除試驗確認靜電放電干擾不是通過傳導(dǎo)耦合的路徑干擾系統(tǒng)內(nèi)部敏感電路,判斷是通過空間輻射的方式干擾內(nèi)部敏感電路,空間輻射方式主要有磁場、電場、電磁場。
3.2 初步判定為靜電放電電流磁場輻射,根據(jù)磁場耦合的機理,需要分析尋找到系統(tǒng)內(nèi)部的敏感電流環(huán)路,并增加抑制對策方可解決
根據(jù)磁場耦合的機理可知,構(gòu)成磁場耦合必須有環(huán)路,環(huán)路阻抗相對較低,否則就無法形成磁場耦合。環(huán)路面積越大耦合能力越強,反之環(huán)路面積越小耦合能力相對較弱。
功率信號的環(huán)路面積、高速信號的環(huán)路面積控制很容易引起工程師重視,在PCB設(shè)計中進行有效管控,而控制信號的回流路徑,即信號環(huán)路則很容易被工程師忽略;恰恰控制信號構(gòu)成的環(huán)路面積極容易感應(yīng)靜電放電干擾,導(dǎo)致系統(tǒng)工作異常。
對PCB Layout圖進行深入分析,發(fā)現(xiàn)地平面分割非常嚴重,且模塊與模塊之間或采用單點接地,或因地分割導(dǎo)致信號環(huán)路面積失控,都為靜電放電干擾耦合提供了條件。
3.3 PCB Layout設(shè)計分析
系統(tǒng)出現(xiàn)顯示花屏、黑屏現(xiàn)象,而不是溫度采集信息錯誤,則說明主控MCU芯片受到干擾,導(dǎo)致系統(tǒng)工作出現(xiàn)異常,顯示花屏、黑屏、宕機現(xiàn)象。
靜電放電干擾是通過空間耦合的方式進入主控芯片,主要與信號環(huán)路面積、PCB布線長度高度相關(guān),需要重點排查PCB Layout設(shè)計。
主控芯片與各個模塊電路互連時,信號從遠端到接受端再通過參考地平面返回到遠端構(gòu)成的信號環(huán)路面積越小,耦合外部靜電放電干擾的能力就越弱,反之則越強。地平面無規(guī)劃性的分割,是很容易噪聲信號回流路徑的失控,而引發(fā)信號環(huán)路面積的失控。
主控板PCB Layout圖
3.4 溫度采樣電路模塊信號環(huán)路面積縮小試驗
沿著溫度采樣電路信號傳輸軌跡,將其鄰層參考地平面保持完整,達到信號環(huán)路面積最小化的規(guī)范要求。
具體操作是使用金屬銅箔,在信號軌跡下方將分割的參考地平面連接起來,構(gòu)成相對完整的參考地平面,下圖紅色方框處底層使用銅箔連接起來。
溫度采樣電路信號軌跡參考地平面完整性措施
審核編輯:湯梓紅
-
pcb
+關(guān)注
關(guān)注
4326文章
23170瀏覽量
400142 -
控制器
+關(guān)注
關(guān)注
112文章
16461瀏覽量
179580 -
靜電放電
+關(guān)注
關(guān)注
3文章
288瀏覽量
44758 -
DC-DC
+關(guān)注
關(guān)注
30文章
1958瀏覽量
82059 -
采樣電路
+關(guān)注
關(guān)注
10文章
65瀏覽量
28359
原文標題:搞定ESD(七):靜電放電問題典型案例分析(二)
文章出處:【微信號:記得誠,微信公眾號:記得誠】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
LDMOS器件靜電放電失效原理
![LDMOS器件<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>失效原理](https://file1.elecfans.com//web2/M00/A6/14/wKgZomUMO6OAXWE5AAAcpW2nIB4015.jpg)
![](https://file1.elecfans.com/web1/M00/F2/CC/wKgZoWcLPKyAaTsYAAFQUQaUCBs653.png)
![](https://file1.elecfans.com/web2/M00/09/62/wKgZomcLQ8uAewR2AALoVxsPjYQ750.jpg)
電纜對靜電放電的影響分析
靜電放電抗擾度對手機的影響
系統(tǒng)層級靜電放電與芯片層級靜電放電的差異
![系統(tǒng)層級<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>與芯片層級<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>的差異](https://file.elecfans.com/web2/M00/49/4B/poYBAGKhwJuAbQPpAAAy-eD-0Zg221.png)
靜電放電及防護基礎(chǔ)知識
靜電放電測試實驗分析
靜電放電的測試方法 靜電放電問題整改案例
![<b class='flag-5'>靜電</b><b class='flag-5'>放電</b>的測試方法 <b class='flag-5'>靜電</b><b class='flag-5'>放電</b>問題整改案例](https://file1.elecfans.com/web2/M00/A1/A0/wKgZomT2nJ6AdASDAABL9fSRb9g653.png)
評論