欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用SigXplorer進(jìn)行高速信號反射仿真

深圳(耀創(chuàng))電子科技有限公司 ? 2023-12-23 08:12 ? 次閱讀

在高速信號傳輸中,信號傳輸線上的反射是一個(gè)重要的問題。當(dāng)信號從信號源發(fā)送到終端設(shè)備時(shí),信號在傳輸線上會遇到線路特性不連續(xù)的變化,如端口、接口連接器的變化。這種變化導(dǎo)致信號的部分能量被反射回傳輸線中,形成反射波。這種反射波可能會干擾原始信號,引發(fā)信號完整性問題,如時(shí)序錯誤、眼圖閉合不良等。

f46b6324-a127-11ee-9788-92fbcf53809c.png

f476a27a-a127-11ee-9788-92fbcf53809c.png

如何進(jìn)行高速信號反射仿真

接下來我們使用SigXplorer來學(xué)習(xí)如何進(jìn)行高速信號反射仿真。

f4973080-a127-11ee-9788-92fbcf53809c.png

Cadence SigXplorer軟件是一種用于高速信號完整性分析和信號完整性的解決方案。它主要用于設(shè)計(jì)和驗(yàn)證電子產(chǎn)品中的高速信號傳輸線路,以確保信號的可靠性和穩(wěn)定性。

SigXplorer可以對高速信號傳輸線路進(jìn)行電磁仿真分析,包括考慮反射、傳輸線損耗、散射參數(shù)等因素。通過仿真,可以分析信號的傳輸特性,如延遲、振幅、眼圖、時(shí)域波形等,幫助設(shè)計(jì)師評估信號完整性。

SigXplorer可以幫助設(shè)計(jì)師分析和優(yōu)化信號傳輸線路的工程參數(shù),例如線路幾何、終端阻抗匹配、負(fù)載和驅(qū)動器配置等,以降低反射、串?dāng)_、眼圖閉合等問題的風(fēng)險(xiǎn)。通過對不同設(shè)計(jì)方案進(jìn)行仿真和比較,設(shè)計(jì)師可以選擇最優(yōu)的方案來提高信號完整性。

在高速信號傳輸時(shí),傳輸線非理想線,包含分布參數(shù)如電容、電感和電阻,此時(shí)對于信號來講這些參數(shù)形成的阻抗就是瞬時(shí)阻抗值。當(dāng)信號在傳輸過程中遇到阻抗突變時(shí),會導(dǎo)致部分能量返回,形成反射。

f4ac256c-a127-11ee-9788-92fbcf53809c.png

圖 1

反射會造成過沖、過跌、振鈴(信號來回反射)等問題。嚴(yán)重的過沖、過跌問題會導(dǎo)致信號傳輸錯誤。

f4b6933a-a127-11ee-9788-92fbcf53809c.png

圖 2

在圖1的傳輸鏈路中,OUT1輸入,內(nèi)阻約10 Ohm,IN1端輸出,內(nèi)阻無窮大,傳輸線TL1阻抗50 Ohm。當(dāng)發(fā)射端激勵為2.5v,50MHz的方波時(shí),接收的信號波形如圖2所示。信號過沖到3.4V,然后下跌到2v,再經(jīng)過反復(fù)震蕩后穩(wěn)定在2.5v。

反射系數(shù)為(末端阻抗-始端阻抗)/(末端阻抗+始端阻抗),初始電壓為發(fā)射端內(nèi)阻10 Ohm與傳輸線50 Ohm的分壓,即2.08V。具體反射過程如圖3所示。(由于傳輸線損耗問題,理想情況下的理論計(jì)算與實(shí)際會有偏差)

f4c0fcd0-a127-11ee-9788-92fbcf53809c.png

圖 3

為了減少信號反射,可以采取一些措施,例如使用串聯(lián)端接電阻。如圖4所示。

f4d5dd94-a127-11ee-9788-92fbcf53809c.png

圖 4

當(dāng)串聯(lián)的電阻阻值從0 Ohm到50 Ohm之間變化時(shí),信號的反射也會相應(yīng)變化,接收端的信號波形如圖5所示??梢钥闯?,當(dāng)串聯(lián)電阻為40 Ohm時(shí),發(fā)射端內(nèi)阻與40 Ohm電阻之和約等于傳輸線阻抗50 Ohm,從上述反射系數(shù)的計(jì)算方法可知,發(fā)射端一側(cè)反射系數(shù)為0,而接收端一側(cè)的反射系數(shù)仍然是1,所以,信號在接收端全部反射回來,在發(fā)射端不在反射,信號只經(jīng)歷一次反射,從而使信號的傳輸更穩(wěn)定。

f4ddd95e-a127-11ee-9788-92fbcf53809c.png 圖 5

通常,發(fā)射端的輸出阻抗較低,接收端的輸入阻抗遠(yuǎn)高于傳輸線特性阻抗,如果不做任何處理,信號就會產(chǎn)生反射,影響信號傳輸質(zhì)量。阻抗突變是產(chǎn)生反射的主要原因,在PCB設(shè)計(jì)過程中,需要盡可能避免阻抗突變,來提高信號傳輸質(zhì)量。

SigXplorer軟件主要用于高速信號完整性分析和優(yōu)化。它幫助設(shè)計(jì)師評估和改進(jìn)信號傳輸線路的性能,確保信號的可靠性和穩(wěn)定性,以滿足高速系統(tǒng)設(shè)計(jì)的要求。進(jìn)行高速信號反射仿真分析可以幫助設(shè)計(jì)師更好地了解信號的傳輸特性和反射問題,從而優(yōu)化設(shè)計(jì),提高信號的完整性和可靠性。

上述過程是在SigXplorer中實(shí)現(xiàn)的仿真過程,目前Sigrity 2021最新版本的最新工具SigrityTopology Explorer不僅具有SigXplorer的拓?fù)渥詣犹崛?、仿真與規(guī)則管理器集成等功能,還使用了與Sigrity SystemSI相同的模塊設(shè)計(jì)和交互方式,IO model也可以直接使用IBIS模型,大大優(yōu)化了SigXplorer的使用體驗(yàn)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    50

    文章

    4127

    瀏覽量

    134050
  • 傳輸線
    +關(guān)注

    關(guān)注

    0

    文章

    377

    瀏覽量

    24141
  • 高速信號
    +關(guān)注

    關(guān)注

    1

    文章

    231

    瀏覽量

    17766
收藏 人收藏

    評論

    相關(guān)推薦

    高速設(shè)計(jì)與PCB仿真流程

    ........................................................................................................................................... 956.3.2 進(jìn)行
    發(fā)表于 08-05 14:27

    請教關(guān)于利用simulink進(jìn)行脈沖反射仿真研究的問題

    請教一下關(guān)于脈沖反射(行波反射)在simulink中仿真的問題。根據(jù)幾篇碩士論文的指導(dǎo),我利用里面列出的simulink模型進(jìn)行脈沖反射法的
    發(fā)表于 07-27 21:18

    信號反射的幾個(gè)基本問題分析

    的內(nèi)阻與走線特性阻抗、端接電阻之間存在分壓,全反射信號返回至發(fā)射端后,發(fā)射端電壓才能繼續(xù)升高。使用ADS2016進(jìn)行仿真,仿真環(huán)境如圖11所
    發(fā)表于 10-16 22:29

    【轉(zhuǎn)載】Allegro SI 高速信號完整性仿真連載之三(附詳細(xì)流程)

    `【轉(zhuǎn)載】Allegro SI 高速信號完整性仿真連載之二(附詳細(xì)流程)前面兩節(jié)對Allegro SI信號仿真的各項(xiàng)條件
    發(fā)表于 11-19 19:27

    仿真小技巧~高速信號如何選擇走線層?

    1.高速信號仿真電路基礎(chǔ)2.高速信號仿真工具基礎(chǔ)3.三大實(shí)例練習(xí)(1)電路板
    發(fā)表于 03-09 10:57

    如何讓信號反射仿真分析更加便捷高效?

    引起誤觸發(fā)。Cadence Allegro 17.2反射仿真分析流程中怎么進(jìn)行信號分析?【1】Cadence Allegro 17.2啟動后選擇Allegro Sigrity SI產(chǎn)品
    發(fā)表于 03-16 11:20

    避雷!高速信號高速PCB理解誤區(qū)

    小于 4~6 倍的互連傳輸延時(shí)”,可以看出電路板傳輸?shù)?b class='flag-5'>信號是否為“高速”,不只取決于信號的邊沿速率,還取決于電路板線路的路徑長度大小,當(dāng)兩者存在一定的比例關(guān)系時(shí),該信號應(yīng)該按照“
    發(fā)表于 11-30 09:51

    如何對高速數(shù)字電路進(jìn)行仿真測試?

    高速數(shù)字信號的阻抗匹配有什么作用?傳輸線長度對高速數(shù)字電路的設(shè)計(jì)有什么影響?如何對高速數(shù)字電路進(jìn)行仿真
    發(fā)表于 04-21 06:00

    PCB板上的高速信號需要進(jìn)行仿真串?dāng)_嗎?

    PCB板上的高速信號需要進(jìn)行仿真串?dāng)_嗎?
    發(fā)表于 04-07 17:33

    千兆SFP光信號收發(fā)卡高速電路PCB仿真設(shè)計(jì)

    針對數(shù)字電路工作頻率增加而出現(xiàn)的信號完整性(si)問題,介紹T*tl用SI仿真設(shè)計(jì)來進(jìn)行高速數(shù)字電路設(shè)計(jì)的方法。并給出了基于SI仿真指導(dǎo)千兆
    發(fā)表于 11-23 16:12 ?86次下載
    千兆SFP光<b class='flag-5'>信號</b>收發(fā)卡<b class='flag-5'>高速</b>電路PCB<b class='flag-5'>仿真</b>設(shè)計(jì)

    高速電路信號完整性分析與設(shè)計(jì)|—高速信號反射分析

    高速數(shù)字信號反射是影響現(xiàn)代數(shù)字電路設(shè)計(jì)的重要因素之一,嚴(yán)重的反射將破壞信號的完整性,并引起過沖現(xiàn)象,從而出現(xiàn)錯誤的數(shù)字邏輯和毀壞器件。本章
    發(fā)表于 05-25 16:41 ?5528次閱讀

    基于Hyperlynx的反射仿真與分析

    。PCB設(shè)計(jì)中最主要的信號完整性問題是反射和串?dāng)_,文中主要研究了工型拓?fù)渲?b class='flag-5'>反射信號的影響,通過仿真得到一些減弱電路中
    發(fā)表于 11-15 09:44 ?37次下載
    基于Hyperlynx的<b class='flag-5'>反射</b><b class='flag-5'>仿真</b>與分析

    高速數(shù)字電路設(shè)計(jì)中的信號反射抑制綜述

    主要研究了高速數(shù)字電路設(shè)計(jì)中信號反射的抑制方法。理論上分析了信號反射產(chǎn)生的原因及其對電路設(shè)計(jì)指標(biāo)的影響通過電路
    發(fā)表于 08-12 17:14 ?15次下載

    信號完整性分析及在高速PCB設(shè)計(jì)中的應(yīng)用

    本文首先介紹了傳輸線理論,詳細(xì)分析了高速PCB設(shè)計(jì)中的信號完整性問題,包括反射、串?dāng)_、同步開關(guān)噪聲等,然后利用Mentor Graphics公司的EDA軟件HyperLynx對給定電路模型進(jìn)行
    發(fā)表于 07-01 10:53 ?0次下載

    pcb上的高速信號需要仿真串?dāng)_嗎

    現(xiàn)一系列問題,如串?dāng)_、反射波、時(shí)鐘抖動等。為了確保高速信號傳輸?shù)姆€(wěn)定和可靠性,需要進(jìn)行仿真串?dāng)_。本文將詳細(xì)介紹
    的頭像 發(fā)表于 09-05 15:42 ?912次閱讀