欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Xilinx K7-410T的高速DAC之AD9129開發(fā)筆記(二)

FPGA技術(shù)實戰(zhàn) ? 來源:FPGA技術(shù)實戰(zhàn) ? 2024-01-14 09:28 ? 次閱讀

引言:上一篇文章我們簡單介紹了AD9129的基礎(chǔ)知識,包括芯片的重要特性,外部接口相關(guān)的信號特性等。本篇我們重點介紹下項目中FPGA與AD9129互聯(lián)的原理圖設計,包括LVDS IO接口設計、時鐘電路以、供電設計以及PCB設計。

LVDS數(shù)據(jù)接口設計

當AD9129作為FPGA外設進行互聯(lián)設計時,需要考慮AD9129芯片IO接口電平,DAC芯片與K7芯片互聯(lián)的IO Bank。

AD9129與FPGA互聯(lián)接口特性如下表所示。

表1 AD9129接口特性

c6c9b696-b270-11ee-8b88-92fbcf53809c.png

根據(jù)FPGA其他外設整體布局規(guī)劃,DAC分配至FPGA Bank12和Bank13上,如下圖所示。

c6efd3c6-b270-11ee-8b88-92fbcf53809c.png

圖1:FPGA IO Bank規(guī)劃

由于Bank12和Bank13為HR IO Bank,F(xiàn)PGA LVDS接口電平標準為LVDS_25,特性如下圖所示,因此這兩個Bank VCCO采用2.5V供電。

表2 LVDS_25 DC特性

c703e9e2-b270-11ee-8b88-92fbcf53809c.png

DAC LVDS數(shù)據(jù)及控制接口設計如下圖所示。

c721ba1c-b270-11ee-8b88-92fbcf53809c.png

圖2:FPGA與AD9129 LVDS IO分配電路

c73e65a4-b270-11ee-8b88-92fbcf53809c.png

圖3:AD9129外圍電路設計

另外,考慮到DAC控制接口電平為LVCMOS18電平標準,當DAC控制接口與FPGA 2.5V VCCO IO互聯(lián)時,需要使用電平轉(zhuǎn)換芯片,以滿足IO Bank電氣兼容要求。詳細原理圖設計如下圖。

c7607978-b270-11ee-8b88-92fbcf53809c.png

c76ead4a-b270-11ee-8b88-92fbcf53809c.png

圖4:FPGA IO Bank供電 DAC SPI電平轉(zhuǎn)換電路

2.時鐘電路設計

手冊推薦的典型時鐘供電電路如下圖所示。

c7804a32-b270-11ee-8b88-92fbcf53809c.png


圖5:AD9129典型時鐘電路

DACCLK_x輸入的峰峰值電壓為0.25~2V,典型值為1V,共模電壓為1.25V。DACCLK_x輸入時鐘頻率范圍為1.4G~2.85GHz。

本設計選用ADI ADF4355為AD9129提供時鐘,原理圖如下圖。

c7957ab0-b270-11ee-8b88-92fbcf53809c.png

圖6:時鐘電路設計

3.電源設計AD9129電源分為模擬電源和數(shù)字電源,整個芯片最大功耗在1.1W左右,最大功耗工作時,需要考慮芯片散熱問題。

模擬電源VSSA=-1.5V,Imax=54mA;

模擬電源VDDA=1.8V,Imax=230mA;

數(shù)字電源VDD=1.8V,Imax=336mA。

c7b6b5f4-b270-11ee-8b88-92fbcf53809c.png

圖7:AD9129供電電路

c7d2c1f4-b270-11ee-8b88-92fbcf53809c.png

圖8:AD9129濾波電路

4. AD9129 PCB設計

電路板采用12層PCB設計,層疊設計如下圖所示。

c7e56f16-b270-11ee-8b88-92fbcf53809c.png

圖9:PCB層疊設計

AD9129電路設計完成的PCB版圖如下圖所示。

c7fe941e-b270-11ee-8b88-92fbcf53809c.png

圖10:AD9129 PCB設計(圖中綠色范圍內(nèi))

5. 小結(jié)

本篇我們重點介紹了FPGA與AD9129互聯(lián)的原理圖設計,包括LVDS IO接口設計、時鐘電路以、供電設計以及PCB設計。下一篇再對AD9129接口SPI接。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21799

    瀏覽量

    606196
  • Xilinx
    +關(guān)注

    關(guān)注

    71

    文章

    2171

    瀏覽量

    122191
  • dac
    dac
    +關(guān)注

    關(guān)注

    43

    文章

    2312

    瀏覽量

    191615

原文標題:基于Xilinx K7-410T的高速DAC之AD9129開發(fā)筆記(二)

文章出處:【微信號:FPGA技術(shù)實戰(zhàn),微信公眾號:FPGA技術(shù)實戰(zhàn)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關(guān)推薦

    ADI發(fā)布兩款RF(射頻)DAC AD9129和AD9119

    Analog Devices, Inc. 全球領(lǐng)先的高性能信號處理技術(shù)解決方案供應商及數(shù)據(jù)轉(zhuǎn)換器市場份額領(lǐng)先者,最近發(fā)布了兩款RF(射頻)DAC AD9129和AD9119
    發(fā)表于 10-30 10:51 ?2991次閱讀

    XC7K410T-FFG900外設DDR3硬件設計方案分享

    在數(shù)據(jù)速率帶寬約束方面,DDR3運行速度受限于其與K7-410T FPGA互聯(lián)的I/O Bank 管腳以及FPGA器件的速度等級。
    的頭像 發(fā)表于 04-12 10:03 ?2968次閱讀
    XC<b class='flag-5'>7K410T</b>-FFG900外設<b class='flag-5'>之</b>DDR3硬件設計方案分享

    求助,關(guān)于AD9129的相關(guān)問題求解

    DAC輸出); 3.輸出功率:-5dBm~0dBm。 我的疑問如下: 1.每片AD9129的輸出通道的隔離度、雜散抑制、輸出功率分別怎么測試,是否有具體的測試步驟? 2.AD9129的輸出通道
    發(fā)表于 05-31 08:17

    Modbus庫開發(fā)筆記十一:關(guān)于Modbus協(xié)議棧開發(fā)的說明

    們不就使用的最終結(jié)果負責。當然如果發(fā)現(xiàn)任何的不足,我們非常并歡迎大家將發(fā)現(xiàn)的問題告知我們,以便我們持續(xù)的改進。本系列的全部分裝如下:Modbus庫開發(fā)筆記之一:實現(xiàn)功能的基本設計https
    發(fā)表于 08-27 20:32

    AD9129偶發(fā)性底噪過高,請問怎么解決?

    你好,我在使用AD9129中發(fā)現(xiàn),AD9129輸出會出現(xiàn)偶發(fā)性底噪過高,原因不明,出現(xiàn)幾率大約1/10,即對AD9129按照芯片手冊推薦的初始化序列進行配置后,有幾率會出現(xiàn)底噪過高,主信號還是有的
    發(fā)表于 08-13 09:28

    壇友經(jīng)驗分享STM32的USB程序開發(fā)筆記

    基于STM32的USB程序開發(fā)筆記(一)基于STM32的USB程序開發(fā)筆記)基于STM32的USB程序開發(fā)筆記(三)基于STM32的USB程序
    發(fā)表于 09-04 17:42

    AD9129偶發(fā)性底噪過高怎么解決?

    你好,我在使用AD9129中發(fā)現(xiàn),AD9129輸出會出現(xiàn)偶發(fā)性底噪過高,原因不明,出現(xiàn)幾率大約1/10,即對AD9129按照芯片手冊推薦的初始化序列進行配置后,有幾率會出現(xiàn)底噪過高,主信號還是有的
    發(fā)表于 12-12 08:33

    AD9129/AD9144輸出基帶信號帶寬最大能達到多少?

    AD9129,AD9144,輸出基帶信號帶寬最大能達到多少?我需要1GHz的瞬時帶寬
    發(fā)表于 12-20 08:01

    AN-1296:AD9129 電源優(yōu)化

    AN-1296:AD9129 電源優(yōu)化
    發(fā)表于 03-19 11:04 ?0次下載
    AN-1296:<b class='flag-5'>AD9129</b> 電源優(yōu)化

    AD9119/AD9129:11/14位、5.7GSPS、RF數(shù)模轉(zhuǎn)換器

    AD9119/AD9129:11/14位、5.7GSPS、RF數(shù)模轉(zhuǎn)換器
    發(fā)表于 03-19 11:59 ?7次下載
    AD9119/<b class='flag-5'>AD9129</b>:11/14位、5.7GSPS、RF數(shù)模轉(zhuǎn)換器

    AD9129評估板文檔

    AD9129評估板文檔
    發(fā)表于 05-15 16:46 ?3次下載
    <b class='flag-5'>AD9129</b>評估板文檔

    AD9129評估板、DAC-FMC插入器和Xilinx ML-605參考設計

    AD9129評估板、DAC-FMC插入器和Xilinx ML-605參考設計
    發(fā)表于 05-19 19:10 ?12次下載
    <b class='flag-5'>AD9129</b>評估板、<b class='flag-5'>DAC</b>-FMC插入器和<b class='flag-5'>Xilinx</b> ML-605參考設計

    AD9129 IBIS型號

    AD9129 IBIS型號
    發(fā)表于 06-10 17:55 ?5次下載
    <b class='flag-5'>AD9129</b> IBIS型號

    基于Xilinx K7-410T高速DACAD9129開發(fā)筆記

    引言:從本文開始,我們介紹下項目中設計的并行LVDS高速DAC接口設計,包括DAC與FPGA硬件接口設計、軟件設計等。項目設計高速DAC采用
    的頭像 發(fā)表于 06-07 10:24 ?1179次閱讀
    基于<b class='flag-5'>Xilinx</b> <b class='flag-5'>K7-410T</b>的<b class='flag-5'>高速</b><b class='flag-5'>DAC</b><b class='flag-5'>之</b><b class='flag-5'>AD9129</b><b class='flag-5'>開發(fā)筆記</b>

    基于Xilinx K7-410T高速DACAD9129開發(fā)筆記(一)

    本文開始,我們介紹下項目中設計的并行LVDS高速DAC接口設計,包括DAC與FPGA硬件接口設計、軟件設計等。
    發(fā)表于 06-07 10:25 ?838次閱讀
    基于<b class='flag-5'>Xilinx</b> <b class='flag-5'>K7-410T</b>的<b class='flag-5'>高速</b><b class='flag-5'>DAC</b><b class='flag-5'>之</b><b class='flag-5'>AD9129</b><b class='flag-5'>開發(fā)筆記</b>(一)