芯礪智能近日宣布,其全自研的Chiplet Die-to-Die互連IP(CL-Link)芯片一次性流片成功并順利點(diǎn)亮。這一重大突破標(biāo)志著芯礪智能在異構(gòu)集成芯片領(lǐng)域取得了領(lǐng)先地位,為人工智能時(shí)代的算力基礎(chǔ)設(shè)施建設(shè)提供了更加多元靈活的互連解決方案。
CL-Link芯片作為人工智能時(shí)代片間互連的最優(yōu)路徑,展現(xiàn)了出色的性能。它完美地實(shí)現(xiàn)了高帶寬、低延遲、低成本、高可靠性和高安全性,使其在智能汽車、人形機(jī)器人、高性能邊緣計(jì)算和服務(wù)器等多個(gè)領(lǐng)域具有廣泛應(yīng)用前景。
芯礪智能的CL-Link芯片不僅突破了傳統(tǒng)互連技術(shù)的限制,更在后摩爾時(shí)代為異構(gòu)集成芯片領(lǐng)域帶來了全新的思考和解決方案。這一創(chuàng)新技術(shù)將進(jìn)一步推動(dòng)人工智能和算力基礎(chǔ)設(shè)施的發(fā)展,為未來的技術(shù)進(jìn)步和應(yīng)用拓展奠定堅(jiān)實(shí)基礎(chǔ)。
總的來說,芯礪智能的CL-Link芯片是一次重大里程碑,它不僅展示了公司在異構(gòu)集成芯片領(lǐng)域的領(lǐng)先實(shí)力,更為人工智能時(shí)代的技術(shù)進(jìn)步和應(yīng)用拓展打開了新的篇章。我們期待在未來看到更多此類突破性的技術(shù)成果,共同推動(dòng)半導(dǎo)體產(chǎn)業(yè)的發(fā)展和進(jìn)步。
-
芯片
+關(guān)注
關(guān)注
456文章
51283瀏覽量
427817 -
人工智能
+關(guān)注
關(guān)注
1796文章
47791瀏覽量
240578 -
異構(gòu)集成
+關(guān)注
關(guān)注
0文章
34瀏覽量
1924
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
Marvell發(fā)布突破性CPO架構(gòu),淺析互連產(chǎn)品的利弊得失
![Marvell發(fā)布突破性CPO架構(gòu),淺析<b class='flag-5'>互連</b>產(chǎn)品的利弊得失](https://file1.elecfans.com//web3/M00/06/66/wKgZO2eJ__uAZaTTAACU5XKxdgM387.jpg)
利用Multi-Die設(shè)計(jì)的AI數(shù)據(jù)中心芯片對(duì)40G UCIe IP的需求
![利用Multi-<b class='flag-5'>Die</b>設(shè)計(jì)的AI數(shù)據(jù)中心<b class='flag-5'>芯片</b>對(duì)40G UCIe <b class='flag-5'>IP</b>的需求](https://file1.elecfans.com/web3/M00/05/60/wKgZO2d_MI2AP_H3AABF033b50w419.png)
奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市
![奇異摩爾32GT/s Kiwi Link <b class='flag-5'>Die-to-Die</b> <b class='flag-5'>IP</b>全面上市](https://file1.elecfans.com/web3/M00/01/B6/wKgZPGdXuRyAUtw7AABROByRYmM278.png)
最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀
![最新<b class='flag-5'>Chiplet</b>互聯(lián)案例解析 UCIe 2.0最新標(biāo)準(zhǔn)解讀](https://file1.elecfans.com/web1/M00/F3/88/wKgZoWcYqKeAZoyGAAAg2hUkJvk533.png)
單個(gè)芯片性能提升的有效途徑
![單個(gè)<b class='flag-5'>芯片</b>性能提升的有效途徑](https://file1.elecfans.com/web1/M00/F3/88/wKgZoWcYqKeAZoyGAAAg2hUkJvk533.png)
評(píng)論