數(shù)字減法器電路的基本原理
對于兩個二進(jìn)制數(shù) x 和 y,用“x-y”表示他們的二進(jìn)制差,其結(jié)果有如下四種情形:
(1)0-0=0;(2)1-0=1;(3)1-1=0;(4)10-1=1。
對于上述四種情形中的 “10-1=1”的特殊情形,也即是當(dāng) x=10(即十進(jìn)制的 2),y=1 時,它們的二進(jìn)制差為 1,這表明在二進(jìn)制減法中,作差過程存在向前一位借位的情形。
串行進(jìn)位減法器電路
一個 n 位串行進(jìn)位減法器是由 n 個全減器的借位位首尾相連、依次串聯(lián)在一起形成的,在串行進(jìn)位減法器中,其借位從最低有效位( Least Significant Bit,LSB)傳到其最高有效位(Most Significant Bit,MSB)需要很長的的時間(電路的延時)。
圖1 四位串行進(jìn)位減法器邏輯電路圖
圖2 四位串行進(jìn)位減法器的符號
圖1、圖2分別是一個四位的串行進(jìn)位減法器邏輯電路圖和符號,其中 a i 、bi和 Bi是輸入位,D i 、Bi+1是輸出位,且 Bi+1作為更高位的輸入位。
串行進(jìn)位減法器電路的主要優(yōu)點是:結(jié)構(gòu)簡單、便于連接和 IC 版圖設(shè)計的實現(xiàn);但其缺點是:執(zhí)行運(yùn)算速度較慢。這是因為串行進(jìn)位減法器電路每一位的相減必須等到它前一位的計算結(jié)果,最高位相減必須要等到它前面的所有位都完成相減才能進(jìn)行。
由于全減器只有在它的輸入位有效時它的輸出結(jié)果才是有效的,最左端的電路是最后響應(yīng)的,這樣全減器的輸出結(jié)果才是正確的。
因此,串行進(jìn)位減法器電路總的延時取決于每一個全減器電路的信號傳輸延時,而信號的傳輸延時又與邏輯門的工藝有關(guān),所以串行進(jìn)位減法器電路的時間延時和電路中邏輯門的工藝相關(guān)。
-
邏輯電路
+關(guān)注
關(guān)注
13文章
494瀏覽量
42728 -
二進(jìn)制
+關(guān)注
關(guān)注
2文章
801瀏覽量
41767 -
減法器
+關(guān)注
關(guān)注
1文章
26瀏覽量
16881 -
全減器
+關(guān)注
關(guān)注
0文章
4瀏覽量
4887
發(fā)布評論請先 登錄
相關(guān)推薦
數(shù)字電路中加法器和減法器邏輯圖分析
![數(shù)字<b class='flag-5'>電路</b>中加<b class='flag-5'>法器</b>和<b class='flag-5'>減法器</b>邏輯圖分析](https://file.elecfans.com/web1/M00/C5/DC/pIYBAF9N_82AW618AABDHWV7Sdg538.png)
減法器電路與原理 減法器電路圖分享
![<b class='flag-5'>減法器</b><b class='flag-5'>電路</b>與原理 <b class='flag-5'>減法器</b><b class='flag-5'>電路</b>圖分享](https://file1.elecfans.com/web2/M00/C1/07/wKgaomXSr0WAcsDYAABiLqDbe0o947.jpg)
8位減法器求解?
哪一個是減法器?負(fù)反饋在減法器電路中的原理?
串行進(jìn)位加法器
![<b class='flag-5'>串行進(jìn)位</b>加<b class='flag-5'>法器</b>](https://file1.elecfans.com//web2/M00/A4/B6/wKgZomUMNWCAaq10AAAeAjKABhM096.jpg)
本的二進(jìn)制加法/減法器,本的二進(jìn)制加法/減法器原理
減法器電路
![<b class='flag-5'>減法器</b><b class='flag-5'>電路</b>](https://file1.elecfans.com//web2/M00/A5/92/wKgZomUMOQyADsSBAABeZfZ5Ung376.jpg)
評論