欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

優(yōu)化高性能CPU的ICG延遲設置

全棧芯片工程師 ? 來源:全棧芯片工程師 ? 2024-03-01 09:46 ? 次閱讀

優(yōu)化高性能CPUICG延遲設置

ee6cf1aa-d6f5-11ee-a297-92fbcf53809c.png

report_timing -path_type full_clock

ee848126-d6f5-11ee-a297-92fbcf53809c.png

請問這里SDC為何約束到了ICG的CP端外,還約束了ICG的Q端?假設注釋掉Q端的約束,如下圖,會有什么問題?

ee9d03b8-d6f5-11ee-a297-92fbcf53809c.png

去掉后,timing報告如下,明顯setup timing變差了很多。

eebc9e58-d6f5-11ee-a297-92fbcf53809c.png

report_timing -path_type full_clock

eece8226-d6f5-11ee-a297-92fbcf53809c.png

因此,約束ICG的latency為-400ps,目的是把ICG從reg拉開400ps,如果不約束ICG的Q,那么工具為了minimize skew,會默認ICG后面所有的reg的CLK的latency和ICG是一樣的-400ps。此時,時鐘還是是理想的。因此需要給ICG的Q端也約束上latency,此處約束為-50ps。不經(jīng)過這個ICG的CLK pin默認latency為0。

注意,ICG本身容易setupviolation,默認icg 和reg 越近越好。

2.5GHz頻率,12nm工藝,DVFS低功耗A72后端培訓

01

12nm Cortex-A72后端實戰(zhàn)

本項目是真實項目實戰(zhàn)培訓,低功耗UPF設計,后端參數(shù)如下:

工藝:12nm

頻率:2.5GHz

資源:2000_0000instances

低功耗:DVFS

為了滿足廣大學員的訴求,我們將12nm A72 TOP課程分為兩個版本:

1、基礎版(價格是知名機構的1/5,全國最低價)

2、進階版(低功耗、hierarchy UPF、Stampling)!業(yè)界最先進技術!

進階版本的低功耗設計如下:7個power domain

eee2fbc0-d6f5-11ee-a297-92fbcf53809c.png

Stampling打起來真是高級手工藝術,全網(wǎng)唯一:

eeff3cf4-d6f5-11ee-a297-92fbcf53809c.png

Flow:PartitionFlow

ef0d8e94-d6f5-11ee-a297-92fbcf53809c.png

時鐘結構分析:

ef1fcf00-d6f5-11ee-a297-92fbcf53809c.png

復位結構分析:

ef81b13e-d6f5-11ee-a297-92fbcf53809c.png

12nm 2.5GHz的A72實戰(zhàn)訓練營需要特別設置Latency,TOP結構如下,參加過景芯SoC全流程訓練營的同學都知道CRG部分我們會手動例化ICG來控制時鐘,具體實現(xiàn)參見40nm景芯SoC全流程訓練項目,本文介紹下12nm 2.5GHz的A72實戰(zhàn)訓練營的Latency背景,歡迎加入實戰(zhàn)。

時鐘傳播延遲Latency,通常也被稱為插入延遲(insertion delay)。它可以分為兩個部分,時鐘源插入延遲(source latency)和時鐘網(wǎng)絡延遲(Network latency)。

ef944966-d6f5-11ee-a297-92fbcf53809c.png

大部分訓練營同學表示平時都直接將Latency設置為0了,那latency值有什么用呢?其實這相當于一個target值,CTS的engine會根據(jù)你設置的latency值來插入buffer來實現(xiàn)你的latency target值。

下圖分為1st Level ICG和2nd Level ICG,請問這些ICG為什么要分為兩層?

請問,為什么不全部把Latency設置為0?2nd Level ICG的latency應該設置為多少呢?

efa3e48e-d6f5-11ee-a297-92fbcf53809c.png

latency大小直接影響clock skew的計算。時鐘樹是以平衡為目的,假設對一個root和sink設置了400ps的latency值,那么對另外的sink而言,就算沒有給定latency值,CTS為了得到較小的skew,也會將另外的sink做成400ps的latency。請問,為何要做短時鐘樹?因為過大的latency值會受到OCV和PVT等因素的影響較大,并有time derate的存在。

efb6ad94-d6f5-11ee-a297-92fbcf53809c.png

審核編輯:黃飛

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • cpu
    cpu
    +關注

    關注

    68

    文章

    10914

    瀏覽量

    213157

原文標題:高性能CPU的ICG Latency設置

文章出處:【微信號:全棧芯片工程師,微信公眾號:全棧芯片工程師】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏

    評論

    相關推薦

    CPU和GPU頻率的查看及設置

    在嵌入式設備中為了降低功耗防止芯片發(fā)熱,廠商一般默認都將CPU和GPU頻率為最小,為了提高性能,減少算法耗時需要手動將CPU或者GPU頻率設到性能模式。
    發(fā)表于 09-21 14:42 ?9627次閱讀

    AutoKernel高性能算子自動優(yōu)化工具

    1. 簡介隨著人工智能的普及,深度學習網(wǎng)絡的不斷涌現(xiàn),為了讓各硬件(CPU, GPU, NPU,…)能夠支持深度學習應用,各硬件芯片需要軟件庫去支持高性能的深度學習張量運算。目前,這些高性能計算庫
    發(fā)表于 12-14 06:18

    怎樣去設置電腦電源的高性能模式呢

    控制面板。②選第一項設置硬件渲染,一共三個檔位,如果顯卡較好,可以設置成質(zhì)量優(yōu)先或者不作修改,保持默認設置。③選“管理3D設置”,將首選圖形處理器
    發(fā)表于 12-31 07:03

    怎么把電源計劃設置高性能

    高性能呢?我們一起來看看吧。具體步驟:1、右鍵點擊桌面計算機,在打開的菜單項中選擇屬性;Win11筆記本電源計劃怎么設置?Win11設置電源計劃為高性能的方法2、控制面板 - 所有控制
    發(fā)表于 12-31 08:17

    《現(xiàn)代CPU性能分析與優(yōu)化》---精簡的優(yōu)化

    《現(xiàn)代CPU性能分析與優(yōu)化》是一本非常實用的書籍,對于從事性能關鍵型應用程序開發(fā)和進行系統(tǒng)底層優(yōu)化的技術人員來說是不可或缺的。這本書也很適合
    發(fā)表于 04-18 16:03

    《現(xiàn)代CPU性能分析與優(yōu)化》--讀書心得筆記

    很榮幸拿到這本<<現(xiàn)代CPU性能分析與優(yōu)化>>,花了幾天的時間瀏覽了一遍,書比較單薄,正文只有不到200頁,但是里面的內(nèi)容確是非常豐富的,一般
    發(fā)表于 04-24 15:31

    優(yōu)化BIOS設置提高系統(tǒng)性能

    BIOS設置對系統(tǒng)性能的影響非常大,優(yōu)化的BIOS設置,可大大提高PC整體性能,不恰當?shù)?b class='flag-5'>設置會導
    發(fā)表于 10-10 14:27 ?43次下載

    WindowsXP加速優(yōu)化設置

    WindowsXP加速優(yōu)化設置 1、內(nèi)存性能優(yōu)化  Windows XP中有幾個選項可以優(yōu)化內(nèi)存性能
    發(fā)表于 02-24 11:38 ?1532次閱讀

    高性能CPU時鐘網(wǎng)絡設計

    討論了物理設計中時鐘網(wǎng)絡的設計技術,并以現(xiàn)有的CPU時鐘網(wǎng)絡的為例,介紹了高性能CPU的時鐘網(wǎng)絡設計技術。
    發(fā)表于 12-27 15:28 ?46次下載
    <b class='flag-5'>高性能</b><b class='flag-5'>CPU</b>時鐘網(wǎng)絡設計

    高性能CPU的時鐘網(wǎng)絡設計

    高性能CPU的時鐘網(wǎng)絡設計
    發(fā)表于 10-30 15:28 ?23次下載
    <b class='flag-5'>高性能</b><b class='flag-5'>CPU</b>的時鐘網(wǎng)絡設計

    Linux CPU性能應該如何優(yōu)化

    在Linux系統(tǒng)中,由于成本的限制,往往會存在資源上的不足,例如 CPU、內(nèi)存、網(wǎng)絡、IO 性能。本文,就對 Linux 進程和 CPU 的原理進行分析,總結出 CPU
    的頭像 發(fā)表于 01-18 08:52 ?3430次閱讀

    CPU與內(nèi)存延遲的關系分析 影響CPU性能差距的因素

    小編聊到過內(nèi)存延遲這種參數(shù),對整個系統(tǒng)來說,內(nèi)存延遲的影響遠不如容量、頻率等。不過有時候,內(nèi)存延遲可不僅和內(nèi)存條能力有關,而且會明顯影響整個電腦的性能,這是腫么回事呢?有點看糊涂了的小
    的頭像 發(fā)表于 09-09 10:53 ?9245次閱讀
    <b class='flag-5'>CPU</b>與內(nèi)存<b class='flag-5'>延遲</b>的關系分析 影響<b class='flag-5'>CPU</b><b class='flag-5'>性能</b>差距的因素

    CPU程序幾個優(yōu)化程序性能的手段詳解

    要寫出高性能的代碼,首先需要對編譯器有基礎的了解,原因在于現(xiàn)代編譯器有很強的優(yōu)化能力,但有些代碼編譯器不能進行優(yōu)化。對編譯器有了基礎的了解,才能寫出編譯器友好型高性能代碼。
    的頭像 發(fā)表于 11-21 09:46 ?702次閱讀
    <b class='flag-5'>CPU</b>程序幾個<b class='flag-5'>優(yōu)化</b>程序<b class='flag-5'>性能</b>的手段詳解

    華為云 X 實例 CPU 性能測試詳解與優(yōu)化策略

    分析 ? 3.2 CPU性能瓶頸分析 ? 4. CPU性能優(yōu)化策略 ? 4.1 優(yōu)化
    的頭像 發(fā)表于 12-30 14:52 ?191次閱讀
    華為云 X 實例 <b class='flag-5'>CPU</b> <b class='flag-5'>性能</b>測試詳解與<b class='flag-5'>優(yōu)化</b>策略

    hyper cpu,Hyper CPU優(yōu)化:提升虛擬機性能

    :提升虛擬機性能。 ? ?在虛擬化環(huán)境中,CPU性能優(yōu)化對于提升虛擬機的整體性能至關重要。Hyper-V提供了多種工具和策略,幫助用戶根據(jù)虛
    的頭像 發(fā)表于 02-06 10:25 ?124次閱讀
    hyper <b class='flag-5'>cpu</b>,Hyper <b class='flag-5'>CPU</b><b class='flag-5'>優(yōu)化</b>:提升虛擬機<b class='flag-5'>性能</b>