欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何測量功率回路中的雜散電感

英飛凌工業(yè)半導(dǎo)體 ? 2024-03-07 08:13 ? 次閱讀

影響IGBT和SiC MOSFET在系統(tǒng)中的動(dòng)態(tài)特性有兩個(gè)非常重要的參數(shù):寄生電感和寄生電容。而本文主要介紹功率回路中寄生電感的定義和測試方法,包括直流母線電容的寄生電感,直流母排寄生電感以及模塊本身的寄生電感。

功率電路寄生電感在哪里?

圖1給出了半橋電路中不同位置寄生電感示意圖,主要包括三類:連接母排及功率回路中的寄生電感,IGBT模塊內(nèi)部寄生電感,直流母線電容寄生電感,分別如下圖中a、b、c所示。

78f2d68e-dc17-11ee-9118-92fbcf53809c.jpg

圖1 半橋電路中三類寄生電感位置示意圖

1.

連接母排以及功率回路中的寄生電感

連接母排以及功率回路中的寄生電感,如圖1中a位置所示。對(duì)于功率模塊中常見的連接母排主要包括并行母排和疊層母排。寄生電感取決于母排的寬度與間距之比,并行母排每米的寄生電感可高達(dá)550nH,而疊層母排可以實(shí)現(xiàn)非常低的寄生電感,所以在大電流的IGBT、碳化硅功率回路設(shè)計(jì)更推薦使用疊層母排。一個(gè)200mm長的疊層母排,假設(shè)寬度為100mm,它的絕緣層厚度可以做到0.5毫米,這時(shí)寄生電感可以做到個(gè)位數(shù)量級(jí)。

2.

IGBT模塊本身也存在寄生電感

IGBT模塊本身也存在寄生電感,主要包括內(nèi)部鍵合線、 DCB和覆銅層以及其接線端子之間回路包圍的面積,如圖1中b位置所示。IGBT模塊本身的寄生電感對(duì)不同的拓?fù)涠x不同,其數(shù)值與封裝也有關(guān)系,往往在數(shù)據(jù)表中會(huì)給出,如下表1所示,是一個(gè)62mm半橋模塊的寄生電感,約為20nH。

7900e3be-dc17-11ee-9118-92fbcf53809c.jpg

表1 62mm 半橋模塊的寄生電感

當(dāng)IGBT關(guān)斷時(shí),變化的電流di/dt會(huì)在回路寄生電感上產(chǎn)生電壓,這個(gè)感應(yīng)電壓會(huì)疊加在母線電壓上,使得IGBT CE之間出現(xiàn)一個(gè)電壓尖峰。因?yàn)橛心K內(nèi)部寄生電感的存在,IGBT芯片實(shí)際承受的電壓大于在模塊主端子上測得的電壓,因此部分模塊在定義RBSOA曲線時(shí),會(huì)分別給出芯片級(jí)和模塊級(jí)的曲線,模塊級(jí)的RBSOA曲線會(huì)低于芯片級(jí)曲線,如圖2所示。

79084906-dc17-11ee-9118-92fbcf53809c.jpg

圖2 IGBT的RBSOA曲線

3.

直流母線電容以及相應(yīng)引腳處的寄生電感

直流母線電容以及相應(yīng)引腳處的寄生電感,如圖1中c位置所示。圖3給出大功率電力電子線路用的直流母線電容的數(shù)據(jù)表,寄生電感在15-40nH 之間。

7910ed4a-dc17-11ee-9118-92fbcf53809c.jpg

注:EPCOS PCC_HP_High_Power_Capacitors_for_Heavy_Duty_Applications

圖3 大功率直流母線電容數(shù)據(jù)表

電感的測試原理

下面來分析寄生電感測量方法的基本原理:變化的電流流經(jīng)電感會(huì)產(chǎn)生電壓降,di/dt和電感上產(chǎn)生的電壓降滿足公式:

791f0358-dc17-11ee-9118-92fbcf53809c.jpg

(1)

從而推導(dǎo)寄生電感的表達(dá)式為:

7926feaa-dc17-11ee-9118-92fbcf53809c.jpg

(2)

我們上面列舉的三類電感,均可以測量不同端子兩端的電壓和電流計(jì)算。在IGBT應(yīng)用中,我們重視整體功率回路電感對(duì)IGBT CE極間電壓的影響,因此測試時(shí)會(huì)把電壓探頭的表筆,夾在IGBT模塊CE端子之間。這里以測試IGBT 62mm模塊為例,展示具體操作細(xì)節(jié)如下:

將待測62mm IGBT模塊串聯(lián)接入雙脈沖半橋測試回路中,同時(shí)保持上管常關(guān),下管給定雙脈沖驅(qū)動(dòng)信號(hào),將電壓差分探頭連接在圖4(a)中b1和b2兩點(diǎn)之間,使用電流探頭測試流經(jīng)下管的Ic電流,實(shí)測模塊以及探頭放置位置如圖4(b)所示,同時(shí)圖5也給出了Infineon 62mm模塊的雙脈沖測試結(jié)果。

792eaa92-dc17-11ee-9118-92fbcf53809c.jpg

(a)62mm IGBT模塊主功率測試回路

7935e5b4-dc17-11ee-9118-92fbcf53809c.jpg

(b)62mm IGBT模塊測試電路示意圖

圖4 62mm IGBT模塊內(nèi)部寄生電感測試方法

793dce64-dc17-11ee-9118-92fbcf53809c.jpg

(a)關(guān)斷時(shí)刻

7948d296-dc17-11ee-9118-92fbcf53809c.jpg

(b)開通時(shí)刻

圖5 62mm IGBT模塊的開通和關(guān)斷測試波形

在開通瞬態(tài)和關(guān)斷瞬態(tài),雜散電感上都會(huì)產(chǎn)生電壓降,那么究竟是選擇開通還是關(guān)斷過程來計(jì)算雜感值呢?對(duì)于關(guān)斷過程中產(chǎn)生的Vce電壓尖峰主要包含雜散電感上的電壓和二極管的正向恢復(fù)電壓,如圖5(a)所示,且IGBT的關(guān)斷dic/dt不太受門極控制,且電壓尖峰持續(xù)時(shí)間比較短,測量精度相對(duì)不高。而對(duì)于IGBT的開通暫態(tài)下這些情況均不會(huì)存在,故實(shí)際情況下通常選擇開通暫態(tài)來進(jìn)行測量寄生電感,如圖5(b)所示,其中集電極電流的上升產(chǎn)生了電流變化率diF/dt,同時(shí)由于換流通路中的雜散電感兩端電壓方向與開關(guān)管Vce兩端電壓方向相反,導(dǎo)致集-射極電壓波形出現(xiàn)電壓降ΔVce。

以圖5(b)為例,其中,

795053ae-dc17-11ee-9118-92fbcf53809c.jpg

從而根據(jù)式(1)可以算出相應(yīng)的寄生電感數(shù)值,

79579a88-dc17-11ee-9118-92fbcf53809c.jpg

由于實(shí)際IGBT模塊是包括有輔助端子和無輔助端子兩種,測試中包含的雜散電感也不太相同,在輔助端子測試出的寄生電感包括圖6中的a+b+c部分;在主端子測試出的寄生電感包括圖6中的a+c部分,不包含IGBT模塊內(nèi)部的雜散電感。

795edafa-dc17-11ee-9118-92fbcf53809c.jpg

圖6 IGBT模塊寄生電感示意圖

本文介紹了雜散電感的定義及測量方法。寄生電感的存在會(huì)IGBT增加關(guān)斷損耗和關(guān)斷電壓尖峰,引起震蕩等諸多問題,所以實(shí)際應(yīng)用中還需要盡可能地減小回路雜散電感。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • MOSFET
    +關(guān)注

    關(guān)注

    147

    文章

    7258

    瀏覽量

    214401
  • 功率電路
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    14576
  • 雜散電感
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    6321
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    ADC10D1500采樣數(shù)據(jù)的原因?

    系列FPGA讀取ADC的量化數(shù)據(jù),使用Matlab對(duì)數(shù)據(jù)做FFT,觀察信號(hào)頻譜,在750MHZ處有明顯,該硬件電路板為個(gè)人設(shè)計(jì)電路板,現(xiàn)在找不到引起750M的原因,圖片在附件
    發(fā)表于 01-08 07:22

    ADS5407較差的原因?

    以往的項(xiàng)目中使用過(測試ADS5463,指標(biāo)沒問題,同樣的信號(hào)在ADS5463大概在60dbc以上)。所以我覺得實(shí)驗(yàn)設(shè)備這一塊問題應(yīng)該也可以排除掉。 調(diào)節(jié)內(nèi)部寄存器,開啟偏置和增益自動(dòng)校正
    發(fā)表于 01-08 06:30

    邊帶和開關(guān)的含義是什么?會(huì)對(duì)電路造成什么影響?

    我在看ADC供電部分的時(shí)候,看到邊帶和開關(guān)這兩詞不知道它的含義。請(qǐng)問下大家它們的含義以及它們將會(huì)對(duì)電路造成什么影響? 謝謝大家了?。。。?!
    發(fā)表于 12-31 06:32

    DAC3482存在怎么解決?

    當(dāng)前DTRU產(chǎn)品中使用了DAC3482,故障率達(dá)到12%,從FPGA側(cè)IQ數(shù)據(jù)到達(dá)DAC3482,從3482出口處測量到的信號(hào),發(fā)現(xiàn)近端存在。具體見下圖所示。 另外做了如下實(shí)驗(yàn): 1、將
    發(fā)表于 12-16 06:23

    使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,有什么方法降低Fs/2-Fin處的?

    我在使用ADC12DJ3200做采樣系統(tǒng)時(shí),發(fā)現(xiàn)SFDR受限于交織,在開了前景校準(zhǔn)和offset filtering后,F(xiàn)s/4和Fs/2處的明顯變小,但是Fs/2-Fin
    發(fā)表于 12-13 15:14

    DAC39J82輸出信號(hào)在140MHz頻率存在怎么解決?

    在使用DAC39J82過程我們發(fā)現(xiàn)DAC芯片在輸出是0—500M頻率信號(hào)時(shí),在120MHZ以下沒有沒有問題。在150M,200M,300M 頻率下也沒有
    發(fā)表于 11-22 06:07

    LMX2594如何降低整數(shù)邊界?

    我的參考頻率為80MHz,鑒相頻率為160MHz,現(xiàn)在為80 的整數(shù)倍,是否為整數(shù)邊界?如何降低整數(shù)邊界
    發(fā)表于 11-11 08:02

    請(qǐng)問LMX2694-EP輸出信號(hào)中有小數(shù)分頻該如何解決?

    大家好,如下圖所示,輸出的1GHz信號(hào)近端有小數(shù)分頻,后發(fā)現(xiàn)有的頻點(diǎn)沒有,有的頻點(diǎn)會(huì)更多,小數(shù)分頻的分子分母是計(jì)算出來可以正好輸出1GHz整數(shù)頻率; 相關(guān)配置:環(huán)路濾波器是用的參考設(shè)計(jì)
    發(fā)表于 11-11 06:05

    有什么影響?從哪里來?

    說到射頻的難點(diǎn)不得不提,也是射頻被稱為“玄學(xué)”的來源。也是學(xué)習(xí)射頻必經(jīng)的一個(gè)難點(diǎn)。本
    的頭像 發(fā)表于 11-05 09:59 ?2176次閱讀
    <b class='flag-5'>雜</b><b class='flag-5'>散</b>有什么影響?<b class='flag-5'>雜</b><b class='flag-5'>散</b>從哪里來?

    時(shí)鐘對(duì)高速DAC性能的影響

    電子發(fā)燒友網(wǎng)站提供《時(shí)鐘對(duì)高速DAC性能的影響.pdf》資料免費(fèi)下載
    發(fā)表于 10-17 11:10 ?0次下載
    時(shí)鐘<b class='flag-5'>雜</b><b class='flag-5'>散</b>對(duì)高速DAC性能的影響

    最大限度地提高GSPS ADC的SFDR性能:源和Mitigat方法

    電子發(fā)燒友網(wǎng)站提供《最大限度地提高GSPS ADC的SFDR性能:源和Mitigat方法.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 09:16 ?0次下載
    最大限度地提高GSPS ADC<b class='flag-5'>中</b>的SFDR性能:<b class='flag-5'>雜</b><b class='flag-5'>散</b>源和Mitigat方法

    深入解析晶振時(shí)鐘信號(hào)干擾源:寄生電容、電容與分布電容

    在現(xiàn)代電子電路設(shè)計(jì),晶振時(shí)鐘信號(hào)的高頻特性使得其容易受到各種干擾。其中,寄生電容、電容和分布電容是影響晶振時(shí)鐘信號(hào)穩(wěn)定性的主要因素。晶發(fā)電子將詳細(xì)分析這三種電容的特性、影響及相應(yīng)的解決措施
    發(fā)表于 09-26 14:49

    LMX2531整數(shù)優(yōu)化的案例分析

    電子發(fā)燒友網(wǎng)站提供《LMX2531整數(shù)優(yōu)化的案例分析.pdf》資料免費(fèi)下載
    發(fā)表于 08-27 09:21 ?0次下載
    LMX2531整數(shù)<b class='flag-5'>雜</b><b class='flag-5'>散</b>優(yōu)化的案例分析

    一文詳解電感對(duì)SiC和IGBT功率模塊開關(guān)特性的影響

    IGBT和碳化硅(SiC)模塊的開關(guān)特性受到許多外部參數(shù)的影響,例如電壓、電流、溫度、柵極配置和元件。
    的頭像 發(fā)表于 03-08 10:11 ?1978次閱讀
    一文詳解<b class='flag-5'>雜</b><b class='flag-5'>散</b><b class='flag-5'>電感</b>對(duì)SiC和IGBT<b class='flag-5'>功率</b>模塊開關(guān)特性的影響

    谷景教你如何測量大電流功率電感好壞

    谷景教你如何測量大電流功率電感好壞 編輯:谷景電子 在眾多電感產(chǎn)品,大電流功率
    的頭像 發(fā)表于 02-22 09:21 ?417次閱讀