欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

電路設計中如何減少ESD?

莊媛媛 ? 來源:jf_41481811 ? 作者:jf_41481811 ? 2024-03-23 16:49 ? 次閱讀

今天給大家分享的是:在電路設計PCB設計如何防止ESD損壞設備。

電子行業(yè)中,保護設備免受ESD損壞是必須要注意的。靜電放電(ESD)是一種非常高的電壓尖峰,很容易損壞集成電路和低功率半導體等小信號元件。

常見的ESD是由人體接觸電子設備引起的,電荷在人體內累積,然后當身體接觸到設備時,電荷就會放電,并伴隨著非常高的電壓尖峰。

下面介紹在PCB設計中如何減少ESD損害:

一、使用鉗位二極管

鉗位二極管最常用于集成電路中,以保護器件免受ESD的損壞。微控制器、數(shù)字信號控制器處理器都具有內部的ESD鉗位二極管。但是在低成本控制器內部有時候會沒有鉗位二極管,這個時候就需要靠近在外部添加一個鉗位二極管。下圖是IC固有的ESD鉗位二極管。

wKgZomX-l2uAMCG2AAAt5NKl5L483.webp


IC固有的ESD鉗位二極管

正常工作時,假設引腳1的電壓預計在0-3.3V之間,D1和D2不會干擾。假設高電平為3.3V,則D1反偏不導通,另一方面D2也是不導通的,因為陰極連接到VCC,引腳的高電平等于VCC。當引腳1中的電壓為0時,D2反向偏置,D1無偏置。

當存在由ESD引起的高壓尖峰時,二極管會導通。例如:尖峰非常高,D2將正向偏置,尖峰將轉移到VCC,從而保護IC的內部組件。當存在非常高的負尖峰時,D1將傳導并將尖峰轉移到地面。

這里必須要了解清楚你使用的IC是否具有保護。如果沒有的話,就在外部添加鉗位二極管。如下圖所示:

wKgaomX-l2uAVhXiAAAogNueVE809.webp


在外部添加鉗位二極管

如果打算在IC的所有引腳中都添加鉗位二極管的話,那是肯定不行,而且成本也會很高。通常來說,在產品制造并放入外殼后,IC將不能再用,鉗位二極管需要實現(xiàn)的特性引腳比較少。當然鉗位二極管你可以用硅二極管或者肖特基二極管。

下面是通常需要鉗位二極管保護的最常見的引腳:

1、編程引腳

通常來說,編程引腳是供工程師使用的。有些產品需要在現(xiàn)場重新編程,編程引腳上發(fā)生ESD的可能性比較高。

在編程引腳上添加鉗位二極管的另一個原因是因為合規(guī)性,如果你是要銷售自己的產品,那就必須要遵守ESD標準。在ESD測試中,裸露的引腳是特意注入電壓尖峰,產品不能夠損壞。

2、重置引腳

一般來說,不會希望產品在沒有什么理由的情況下重置或者重啟,這個時候復位引腳可從外部訪問,當ESD發(fā)生時,設備可能會重啟啟動或者永久損壞。在浪涌等其他合規(guī)性測試期間,復位引腳可能會受到干擾,設備將重新啟動,這樣的情況不希望發(fā)生的。(雖然這不是ESD情況,但是由于浪涌電壓尖峰的電平非常高,也相當于模擬了ESD)

3、用于檢測線路電壓或者更高直流電壓的IC引腳

這些引腳實際上,從外部是沒有辦法訪問的,ESD在這些引腳上的可能性很小,然后再浪涌測試或者實際浪涌期間,這些引腳可能會遇到更高的尖峰電壓,而這些尖峰本質上就像ESD。根據(jù)經驗松開尖峰,就會容易損壞ESD。

二、使用瞬態(tài)電壓抑制器

瞬態(tài)電壓抑制器是快速作用的鉗位二極管,不是普通的PN二極管,例如上面的鉗位二極管。

TVS在作用和功能方面和鉗位二極管差不多。一旦達到其擊穿電壓,器件就會鉗位,否則為開路。

下圖顯示了常見的TVS符號,圖A、B為雙向TVS,C為單向TVS。雙向TVS可以阻止ESD正向或負向尖峰。另一方面,單向的只能抑制一個定向尖峰。

wKgZomX-l2uAdxttAAAc4NDhc8052.webp


常見的TVS符號

下面3個圖是使用TVS保護特定引腳免受ESD影響的示例連接。

1、安裝在IC引腳的單向TVS

在電路正常工作時,TVS不導通。但存在正尖峰時,設備將鉗位,當存在負尖峰時,設備將正向偏置并將尖峰轉移到地面。

wKgaomX-l2yALNOXAAAc2tWXRVY04.webp


安裝在IC引腳的單向TVS

2、雙向TVS

在正常工作下,TVS不會產生干擾。在正電壓尖峰或負電壓尖峰期間,TVS將鉗位并保護IC。

wKgZomX-l2yAf0sBAAAeTAGRi5467.webp


雙向TVS

3、雙向 TVS

在正常工作下,TVS 不會產生干擾。在正電壓尖峰或負電壓尖峰期間,TVS將鉗位并保護 IC。

wKgaomX-l22AdtXEAAAdln3L0x805.webp


雙向 TVS


三、使用齊納二極管

使用齊納二極管作為ESD保護與單向TVS原理相同,齊納二極管的缺點是不如TVS快,并且考慮到TVS相同的尺寸,只能處理較小的能量,需要更大的齊納二極管來承受能量,但是會占用PCB的空間,成本也會更高。

四、使用高頻電容

汽車電路設計中,假定人體具有300PF的等效電容。該電容可以存儲高達8KV的電位,當人接觸任何東西時,體內的電荷就會放電。如果是小型電子設備,就會損壞。

下面的設置顯示了安裝在IC引腳中的電容如何受到ESD保護,當人體接觸到該引腳時,人體的電容與電容ESD形成并聯(lián)。正因為如此,人體內的8KV電位才會被抑制。

在電荷守恒中,最終電荷等于初始電荷,所以將人體視為初始電荷

wKgZomX-l22AdyYAAAAL0vtS_bs11.webp



當人體接觸帶有ESD的引腳時,發(fā)生充電。然后:

wKgaomX-l26ALCZOAAAJkPRdPm093.webp



根據(jù)電荷守恒:Qinitial=Qfinal。Cfinal是CESD和人體電容的并聯(lián)組合。Ufinal 是電容器將承受的實際電壓。然后:

wKgZomX-l26AOrbGAAA7Xv72FnQ84.webp



如上所述,VHumanBody為 8kV,CHumanBody為 330pF。假設我們將選擇 33nF CESD,那么最終電壓將為:

wKgaomX-l2-Aa7imAAAn8MBAsgk82.webp



因此,在引腳上安裝33nfESD保護電容后,引腳所承受的電壓僅為79.2V,而不是8KV,而電容的額定電壓必須高于此值,如果要進一步降低電壓水平,只需要增加ESD電容即可。但是進一步增加電容也會增加PCB的尺寸。

以上就是4種防止ESD損壞設備的方法。你可以讓任意選擇,這4種方法在應用程序中有優(yōu)點也有缺點,可以在實際測試中驗證是否真的有效。

PCB設計可以減少不必要的故障排除和返工成本,下面是在PCB設計中如何防止ESD的措施。

五、減少電路回路面積

電流被感應到閉合且具有變化的磁通量的電路回路中,電流的幅值與回路的面積成正比。也就是說,回路的面積必須減少,因為回路越大,磁通量越大。

wKgaomX-l3SATrBHAAA48JZPDpc11.webp


減少電路回路面積

電流被感應到閉合且具有變化的磁通量的電路回路中,電流的幅值應與回路的面積成正比,也就是說,回路的面積必須減少,因為回路越大,磁通量越大,在電路中感應出的電流越強。

最常見的回路上圖所示,由電源和地之間的環(huán)路面積,還降低了ESD脈沖產生的高頻EMI電磁場。如果不能使用多層電路板,則電源和地線必須如下圖所示連接到一個網格上。

wKgaomX-l3yAZUumAAAt3mK12qs07.webp


電源和地線連接到一個網格

并網連接可以起到電源和地層的作用,各層印刷線路均與過孔相連,過孔之間的連接間距在每個方向上應在6cm以內。另外在布線時,電源和接地印制線盡量靠近也可以減少環(huán)路面積,如下所示:

wKgZomX-l3yAALJJAAAjPGIS7cY40.webp


電源和接地印制線盡量靠近也可以減少環(huán)路面積

減少環(huán)路面積和感應電流的另與一種方法是減少互連設備之間的平行路徑,如下所示:

wKgaomX-l3yAVGQFAAAnwAPGC1899.webp


減少互連設備之間的平行路徑

當必須使用超過30cm的信號連接線時,可以使用保護線,如下圖所示:

wKgZomX-l32ATjM2AAAMSu_HsAA66.webp


使用保護線

更好的一個方法時,在保護線或者接地層13mm以內的信號線附近布設接地信號線,每個傳感器或者電源線的長信號線(>30cm)與接地線。

wKgaomX-l32AVQhCAAA0ZFBXtTQ34.webp


在保護線或者接地層13mm以內的信號線附近布設接地信號線

六、線的長度

長信號線也可以成為接收ESD脈沖能量的天線,使用較短的信號線會降低信號線作為天線接收ESD電磁場的效率,互連相鄰位置的設備以減少互連印刷線的長度。

七、減少電荷注入

ESD直接放電到接地層可能會破壞敏感電路。因此,在使用瞬態(tài)二極管時,最好在易損元件的電源和地之間防止一個或者多個高頻旁路電容。旁路電容減少電荷注入并保持源極和接地端口之間的電壓差。TVS分流感應電流,保持TVS鉗位間的電壓差。TVS和電容應盡可能靠近被保護的IC放置,以確保從TVS到地的路徑最短以及定然的長度,以減少寄生電容效應。

wKgZomX-l36AFWhxAAAWujgmioU61.webp


減少電荷注入

連接到必須安裝到PCB上的銅層,理想情況下,銅層必須與PCB接觸層隔離,并通過短導線連接到焊盤。

八、其他的措施

1、避免時鐘、復位信號等重要信號線在PCB邊緣;
2、將PCB不用的部分設置為地平面;
3、主機殼地線距離信號線至少4mm;
4、保持主殼地線的長寬比小于5:1,減少電感效應;
5、使用 TVS 二極管保護所有外部連接。

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • ESD
    ESD
    +關注

    關注

    49

    文章

    2078

    瀏覽量

    173438
  • 電路設計
    +關注

    關注

    6678

    文章

    2466

    瀏覽量

    205465
  • PCB設計
    +關注

    關注

    394

    文章

    4702

    瀏覽量

    86424
收藏 人收藏

    評論

    相關推薦

    模擬電路設計的注意事項

    在現(xiàn)代電子技術,模擬電路設計扮演著至關重要的角色。無論是在通信、音頻處理還是傳感器應用,模擬電路都是不可或缺的。然而,模擬電路設計也面臨
    的頭像 發(fā)表于 01-24 09:28 ?185次閱讀

    如何減少BJT電路的噪聲

    在BJT(雙極型三極管)電路,噪聲是一個重要的考慮因素。為了減少BJT電路的噪聲,可以從以下幾個方面入手: 一、理解噪聲來源 BJT
    的頭像 發(fā)表于 12-31 16:41 ?456次閱讀

    射頻電路設計的基本原則 射頻信號干擾的解決方法

    在特定頻率下工作。 阻抗匹配 :為了最大限度地減少信號反射和功率損耗,射頻電路的各個部分需要實現(xiàn)阻抗匹配。 信號完整性 :在高頻下,信號的完整性變得尤為重要。設計時需要考慮傳輸線的特性阻抗、長度和布局,以
    的頭像 發(fā)表于 12-03 09:59 ?775次閱讀

    如何有效減少工作環(huán)境ESD靜電

    為了有效減少工作環(huán)境ESD(靜電放電)靜電,可以采取以下措施: 一、控制環(huán)境濕度 保持適宜濕度 :靜電放電最容易發(fā)生在濕度較低的環(huán)境。因此,為了
    的頭像 發(fā)表于 11-20 09:44 ?885次閱讀

    ESD器件在工業(yè)自動化的應用

    器件,作為保護電子設備免受靜電損害的重要組件,在工業(yè)自動化扮演著至關重要的角色。 ESD器件的定義和作用 ESD器件是指用于保護電子電路免受靜電放電損害的電子元件。它們能夠在
    的頭像 發(fā)表于 11-14 11:26 ?952次閱讀

    ESD器件的測試方法和標準

    靜電放電(ESD)是指由于靜電積累而產生的電荷突然釋放現(xiàn)象。在電子制造和使用過程ESD可能會導致器件損壞、性能下降甚至系統(tǒng)故障。 ESD測試的重要性 保護電子設備 :通過測試,可以
    的頭像 發(fā)表于 11-14 11:18 ?1831次閱讀

    如何在電路設計優(yōu)化電阻

    電路設計優(yōu)化電阻的使用,可以從以下幾個方面進行: 一、選擇合適的電阻類型和規(guī)格 電阻類型 : 根據(jù)電路的工作頻率選擇合適的電阻類型。例如,在高頻電路
    的頭像 發(fā)表于 10-31 09:30 ?450次閱讀

    元器件在電路設計的重要性

    元器件在電路設計的重要性是不言而喻的,它們構成了電路的基本單元,并決定了電路的功能、性能以及可靠性。以下從幾個方面詳細闡述元器件在電路設計
    的頭像 發(fā)表于 10-29 16:17 ?571次閱讀

    esd保護電路為什么加正向的二極管 esd保護是防止什么對電路板的損壞

    ESD(Electrostatic Discharge,靜電放電)保護電路中加入正向二極管的原因,主要是基于二極管的電氣特性和其在電路的保護作用。以下是對
    的頭像 發(fā)表于 10-06 10:58 ?540次閱讀

    求助,關于LM386芯片內ESD保護電路設計和引腳分配情況求解

    2、3輸入引腳和1、7、8控制引腳和5輸出引腳都共用這一個ESD保護電路呢? 如能介紹LM386芯片內ESD保護電路設計和引腳分配情況,將不勝感激!
    發(fā)表于 09-30 06:22

    高頻電路設計的關鍵指標

    為了確保高頻電路的高效運行和可靠性,一系列性能指標被提出并嚴格遵循。這些性能指標涵蓋了增益、通頻帶、選擇性、噪聲系數(shù)和穩(wěn)定性等多個方面,下面將逐一探討這些關鍵指標及其在高頻電路設計的重要性。 增益
    的頭像 發(fā)表于 09-20 16:31 ?742次閱讀

    ESD保護電路POWERclamp原理

    ESD(Electrostatic Discharge,靜電放電)保護電路是電子設備中非常重要的組成部分,它能夠保護電子設備免受靜電放電的損害。POWERclamp是一種常見的ESD保護電路
    的頭像 發(fā)表于 09-14 14:41 ?2222次閱讀

    ESD的3種模型和RF PA ESD保護方案介紹

    芯樸科技所有5G n77 n77/79 PAMiF LFEM 天線口內置IEC ESD保護電路設計,無需外加額外ESD保護電路情況下,都通過 IEC
    的頭像 發(fā)表于 04-24 10:12 ?1725次閱讀
    <b class='flag-5'>ESD</b>的3種模型和RF PA <b class='flag-5'>ESD</b>保護方案介紹

    干貨 | 電路設計如何減少ESD?

    今天給大家分享的是:在電路設計和PCB設計如何防止ESD損壞設備。 今天給大家分享的是:在電路設計和PCB設計如何防止ESD損壞設備。 在電子行業(yè)
    發(fā)表于 03-26 18:47

    什么是esd?esd的危害有哪些

    之一。以下是ESD可能引起的問題: 在集成電路(IC)遭受靜電放電(ESD)的事件,由于放電路徑的電阻極低,通常無法有效抑制放電過程
    的頭像 發(fā)表于 02-16 09:50 ?6282次閱讀