5.1/O 寄存器
許多FPGA有構(gòu)造在輸入和輸出緩沖器中的觸發(fā)器來優(yōu)化芯片的時(shí)序入和出。同時(shí)這些專門的IO緩沖器是使能或禁止把這些寄存器封裝進(jìn)V0的一個優(yōu)化。圖16-8說明封裝寄存器進(jìn)VO緩沖器的概念。
把寄存器放置進(jìn)I/O有許多優(yōu)點(diǎn):
在 FPGA的 I/O上的延時(shí)是最小的。
內(nèi)部更多的邏輯是可用的。
優(yōu)良的時(shí)鐘到輸出的時(shí)序
優(yōu)良的建立時(shí)間的時(shí)序
此優(yōu)化的缺點(diǎn)是放置在VO緩沖器中的寄存器不可能成為內(nèi)部邏輯的最佳放置地,如圖16-9所示。
對于在I/O和內(nèi)部邏輯二者有緊的時(shí)序要求的高速設(shè)計(jì),如果設(shè)計(jì)協(xié)議允許在I/O添加另層流水線寄存器可能是有利的,如圖16-10所示。
如果有大量的IO寄存器,額外的流水線層次可以根據(jù)寄存器利用率和潛在的擁擠增加有效的開銷。
當(dāng)封裝寄存器進(jìn) VO 時(shí)為高速設(shè)計(jì)可能要求額外的流水線寄存器。
因此,如果沒有緊的VO時(shí)序要求和有相對大量的O寄存器,不推薦這個優(yōu)化。
6.封裝因子
封裝因子作為百分比定義,將人工地限制FPGA中邏輯資源的利用率。例如,一個100%的封裝因子告訴布局工具所有的邏輯資源對實(shí)現(xiàn)是有效的,但是50%的封裝因子告訴工具只有總的邏輯資源一半是有效的。
這個優(yōu)化的用途是有限的,但是可以被高級的用戶使用。例如,為了對沒有包含在當(dāng)前流程中的未來邏輯保持座席,封裝因子可以按照估計(jì)的尺寸減少。這個實(shí)現(xiàn)的方便類似于在集成新的核時(shí)設(shè)計(jì)者可以作什么預(yù)計(jì)。因此,資源利用率問題可能更早地識別。
此外,封裝因子可以利用來決定設(shè)計(jì)中凈空的數(shù)量,或者“真實(shí)的”利用率。如果有未用的邏輯元件,布局和布線工具復(fù)制邏輯元件將更充裕,有最優(yōu)布局圖以外擴(kuò)展的方式。一個邏輯元件當(dāng)它的任何部分利用來實(shí)現(xiàn)邏輯時(shí)均定義它被利用,并不需要它完全被利用。因此,百分比利用率通常是比真實(shí)的利用率高。
設(shè)置封裝因子可以幫助決定真實(shí)的利用率。
換言之,報(bào)告60%利用率的FPCA可能有比40%更多的邏輯資源可用(當(dāng)然不管利用率達(dá)到100%時(shí)布線能力問題)。為了估計(jì)設(shè)計(jì)中真實(shí)的利用率和凈空率,封裝因子可以減少直到設(shè)計(jì)不可以正確地布線。
審核編輯:劉清
-
FPGA
+關(guān)注
關(guān)注
1630文章
21800瀏覽量
606272 -
寄存器
+關(guān)注
關(guān)注
31文章
5368瀏覽量
121241 -
觸發(fā)器
+關(guān)注
關(guān)注
14文章
2017瀏覽量
61372 -
時(shí)鐘輸出
+關(guān)注
關(guān)注
0文章
4瀏覽量
5650
原文標(biāo)題:FPGA布局布線優(yōu)化(三)
文章出處:【微信號:Hack電子,微信公眾號:Hack電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
鎖存器、觸發(fā)器、寄存器和緩沖器的區(qū)別
寄存器與移位寄存器
線與邏輯、鎖存器、緩沖器、建立時(shí)間、緩沖時(shí)間的基本概念
緩沖器,緩沖器是什么?
液壓緩沖器的優(yōu)點(diǎn)
緩沖器的工作原理 有哪些作用
74SSTUB32868A 28位至56位寄存器緩沖器數(shù)據(jù)表
![74SSTUB32868A 28位至56位<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
74SSTUB32868 28位至56位寄存器緩沖器數(shù)據(jù)表
![74SSTUB32868 28位至56位<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
SN74SSTV16859具有SSTL 2輸入和輸出的13位至26位寄存器緩沖器數(shù)據(jù)表
![SN74SSTV16859具有SSTL 2輸入和輸出的13位至26位<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
SN74SSTVF16859具有SSTL 2輸入和輸出的13位至26位寄存器緩沖器數(shù)據(jù)表
![SN74SSTVF16859具有SSTL 2輸入和輸出的13位至26位<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
SN74SSTU32864可配置寄存器緩沖器數(shù)據(jù)表
![SN74SSTU32864可配置<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
SN74SSTVF16857 14位寄存器緩沖器數(shù)據(jù)表
![SN74SSTVF16857 14位<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
SN74SSQE32882寄存器緩沖器數(shù)據(jù)表
![SN74SSQE32882<b class='flag-5'>寄存器</b><b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
CAB4A-DDR4寄存器32位1:2命令/地址/控制緩沖器和1:4差分時(shí)鐘緩沖器數(shù)據(jù)表
![CAB4A-DDR4<b class='flag-5'>寄存器</b>32位1:2命令/地址/控制<b class='flag-5'>緩沖器</b>和1:4差分時(shí)鐘<b class='flag-5'>緩沖器</b>數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
評論