欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是LVDS和JES204B?為什么要使用LVDS或JESD204B標(biāo)準(zhǔn)?

泰克科技 ? 來源:泰克科技 ? 2024-04-30 11:22 ? 次閱讀

引言

信號(hào)鏈?zhǔn)沁B接真實(shí)世界和數(shù)字世界的橋梁。隨著ADC采樣率和采樣精度的提升,接口芯片的信號(hào)傳輸速度也越來越快,高速信號(hào)傳輸?shù)母鞣N挑戰(zhàn)慢慢浮現(xiàn)出來了。相比傳統(tǒng)的CMOS傳輸技術(shù),在信號(hào)鏈中引入LVDS或JESD204B,可以實(shí)現(xiàn)更高的信號(hào)傳輸速率,更低的功耗,具備更好的抗干擾性 (信噪比更佳),而且線束數(shù)量會(huì)大幅降低。

什么是LVDS和JES204B?

LVDS(Low-Voltage Differential Signaling ,低電壓差分信號(hào))是美國國家半導(dǎo)體(National Semiconductor, NS,現(xiàn)TI)于1994年提出的一種信號(hào)傳輸模式的電平標(biāo)準(zhǔn),它采用極低的電壓擺幅傳輸高速差分?jǐn)?shù)據(jù),可以實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)或一點(diǎn)對(duì)多點(diǎn)的連接,具有低功耗、低誤碼率、低串?dāng)_等優(yōu)點(diǎn),已經(jīng)被廣泛應(yīng)用于串行高速數(shù)據(jù)通訊的各個(gè)場合,比較廣為人知的有筆記本電腦的液晶顯示,數(shù)據(jù)轉(zhuǎn)換器(ADC/DAC)的高速數(shù)字信號(hào)傳輸,汽車電子視頻碼流傳輸?shù)取?/p>

JESD204是標(biāo)準(zhǔn)化組織JEDEC,針對(duì)數(shù)據(jù)轉(zhuǎn)換器(ADC和DAC)和邏輯器件(FGPA)之間進(jìn)行數(shù)據(jù)傳輸,而制定的高速串行接口。JESD204采用CML (Current-Mode Logic)技術(shù)來傳輸信號(hào),該標(biāo)準(zhǔn)的 B 修訂版支持高達(dá) 12.5 Gbps串行數(shù)據(jù)速率,并可確保 JESD204 鏈路具有可重復(fù)的確定性延遲。隨著轉(zhuǎn)換器的速度和分辨率不斷提升,以及FPGA芯片對(duì)JESD204B標(biāo)準(zhǔn)的廣泛支持,JESD204在高速轉(zhuǎn)換器和集成RF收發(fā)器的應(yīng)用中也變得更為常見。

0e84d1ea-01ff-11ef-a297-92fbcf53809c.png

高速信號(hào)傳輸?shù)膶?shí)際應(yīng)用

LVDS是一種電流驅(qū)動(dòng)的高速信號(hào),在發(fā)送端施加一個(gè)3.5mA的恒定電流源??刂崎_關(guān)管的通斷,就可以使得發(fā)送端流向接收端的電流,在正向和反向之間不斷變化,從而在接收端的100歐姆差分負(fù)載上實(shí)現(xiàn)+/-350mV的差分電壓變化,最高可實(shí)現(xiàn)3.125Gbps的高速數(shù)據(jù)傳輸。LVDS采用差分線的傳輸方式,會(huì)帶來幾個(gè)顯著的優(yōu)勢:

●a. 允許發(fā)送端和接收端之間存在共模電壓差異(0-2.4V范圍內(nèi))

●b. 優(yōu)秀的抗干擾能力,信噪比極佳

●c. 極低的電壓擺幅,功耗極低

0f7d960e-01ff-11ef-a297-92fbcf53809c.png

圖2. LVDS的工作方式

傳統(tǒng)的LVDS采用同步時(shí)鐘的方式,使用一對(duì)差分時(shí)鐘,為最多三對(duì)數(shù)據(jù)信號(hào)提供時(shí)鐘參考。每個(gè)時(shí)鐘周期內(nèi),每對(duì)數(shù)據(jù)傳輸7 bits信息。需要用到SerDes芯片,在發(fā)送時(shí),將并行信號(hào)通過并/串轉(zhuǎn)換,變成高速串行信號(hào);在接收到高速串行信號(hào)時(shí),使用串/并轉(zhuǎn)換,還原并行信號(hào)。

0fc30176-01ff-11ef-a297-92fbcf53809c.png

圖3. LVDS 同步時(shí)鐘為數(shù)據(jù)提供參考

現(xiàn)在使用的LVDS也支持8b/10b SerDes來實(shí)現(xiàn)更高效的信號(hào)傳輸。這種傳輸方式不再需要用到時(shí)鐘信號(hào),只需要傳輸Data信號(hào)就可以了,節(jié)省了一對(duì)差分線。通過8b/10b編碼,將8bit有效數(shù)據(jù)映射成10bit編碼數(shù)據(jù),這個(gè)過程中雖然增加了25%的開銷,但可以確保數(shù)據(jù)里有足夠頻繁的信號(hào)跳變。

在收到信號(hào)后,通過鎖相環(huán)(PLL)從數(shù)據(jù)里恢復(fù)出時(shí)鐘。這種傳輸架構(gòu)稱之為嵌入式時(shí)鐘(Embeded Clock)。8b/10b編碼還可以讓傳輸信號(hào)實(shí)現(xiàn)直流平衡(DC Balance),即1的個(gè)數(shù)和0的個(gè)數(shù)基本維持相等。直流平衡的傳輸鏈路可以串聯(lián)隔直電容,提升鏈路的噪聲和抖動(dòng)性能。嵌入式時(shí)鐘和8b/10b被廣泛用于工業(yè)高速傳輸標(biāo)準(zhǔn),比如PCIe,SATA, USB3等,也包括JESD204 (CML)。

0fee205e-01ff-11ef-a297-92fbcf53809c.png

圖4. LVDS內(nèi)嵌時(shí)鐘的工作方式(圖片來源TI)

不同于LVDS的是, CML(Current-Mode Logic)采用電壓驅(qū)動(dòng)的方式,在源端施加一個(gè)恒定的電壓Vcc。通過控制開關(guān)管的通斷,接收端就可以得到變化的差分電壓。CML使用嵌入式時(shí)鐘和8b/10b編碼,工作電壓比LVDS更高,同時(shí)在發(fā)送和接收芯片里使用均衡技術(shù),以確保高速、長距離傳輸時(shí)仍具有很優(yōu)秀的誤碼率。使用CML技術(shù)的JESD204B可支持高達(dá)12.5Gbps的data rate,其最新的C版本甚至可以支持高達(dá)32Gbps data rate。

101ac1a4-01ff-11ef-a297-92fbcf53809c.png

圖5. CML信號(hào)傳輸方式

那么我們?cè)谠O(shè)計(jì)高速接口芯片時(shí),到底應(yīng)該使用LVDS還是CML(JESD204)呢?簡單的原則是,CML速率更高,而LVDS則功耗更低。

1030a186-01ff-11ef-a297-92fbcf53809c.png

圖6. LVDS和CML的選擇

當(dāng)Data Rate低于2Gbps時(shí),LVDS的應(yīng)用更為廣泛,其功耗更低,抗干擾強(qiáng),較寬的共模電壓范圍讓互連的要求變得很低。LVDS還有支持多點(diǎn)互連的M-LVDS和B-LVDS標(biāo)準(zhǔn),可以多節(jié)點(diǎn)互連,應(yīng)用場景非常豐富。當(dāng)Data rate高于3.125Gbps就必須要使用CML了。當(dāng)Data Rate在2G到3.125Gbps之間時(shí),要綜合考慮功能性,性能,和功耗的平衡。比如說傳輸距離較長,但信號(hào)品質(zhì)要求又很高的時(shí)候,考慮用CML;傳輸距離較短,要求長續(xù)航,低功耗的時(shí)候,考慮用LVDS。



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 信噪比
    +關(guān)注

    關(guān)注

    3

    文章

    261

    瀏覽量

    28711
  • lvds
    +關(guān)注

    關(guān)注

    2

    文章

    1046

    瀏覽量

    66025
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    367

    瀏覽量

    28136
  • ADC采樣
    +關(guān)注

    關(guān)注

    0

    文章

    134

    瀏覽量

    12911
  • 差分電壓
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    9646

原文標(biāo)題:【做信號(hào)鏈,你需要了解的高速信號(hào)知識(shí)(一)】為什么要使用LVDS或JESD204B標(biāo)準(zhǔn)?

文章出處:【微信號(hào):泰克科技,微信公眾號(hào):泰克科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    JESD204B的系統(tǒng)級(jí)優(yōu)勢

    FPGA 協(xié)作。他們特別感興趣的是 JESD204B 接口將如何簡化設(shè)計(jì)流程。與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢,包括
    發(fā)表于 09-18 11:29

    串行LVDSJESD204B的對(duì)比

    的應(yīng)用中,數(shù)據(jù)轉(zhuǎn)換器接口已成為滿足所需系統(tǒng)性能的制約因素。圖3 – 使用并行CMOSLVDS帶來的系統(tǒng)設(shè)計(jì)與互連的挑戰(zhàn)JESD204B概述JESD204數(shù)據(jù)轉(zhuǎn)換器串行端口
    發(fā)表于 05-29 05:00

    JESD204B串行接口時(shí)鐘的優(yōu)勢

    的時(shí)鐘規(guī)范,以及利用TI 公司的芯片實(shí)現(xiàn)其時(shí)序要求。1. JESD204B 介紹1.1 JESD204B 規(guī)范及其優(yōu)勢 JESD204 是基于SerDes 的串行接口標(biāo)準(zhǔn),主要用于數(shù)模
    發(fā)表于 06-19 05:00

    JESD204B協(xié)議有什么特點(diǎn)?

    在使用最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。那么在解決 ADC 至 FPGA
    發(fā)表于 04-06 06:53

    寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

    使用并行CMOSLVDS帶來的系統(tǒng)設(shè)計(jì)與互連的挑戰(zhàn)?! ?b class='flag-5'>JESD204B OVERVIEW  JESD204B概述  The JESD204
    發(fā)表于 11-03 07:00

    JESD204B協(xié)議介紹

    在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該
    發(fā)表于 11-21 07:02

    JESD204B的優(yōu)勢

    的是 JESD204B 接口將如何簡化設(shè)計(jì)流程。與 LVDS 及 CMOS 接口相比,JESD204B 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)可提供一些顯著的優(yōu)勢,包括更簡單的布局以及更少的引腳數(shù)。因
    發(fā)表于 11-23 06:35

    JESD204B協(xié)議概述

    在使用我們的最新模數(shù)轉(zhuǎn)換器 (ADC) 和數(shù)模轉(zhuǎn)換器 (DAC) 設(shè)計(jì)系統(tǒng)時(shí),我已知道了很多有關(guān) JESD204B 接口標(biāo)準(zhǔn)的信息,這些器件使用該協(xié)議與 FPGA 通信。此外,我還在 E2E 上的該
    發(fā)表于 04-08 04:48 ?2396次閱讀
    <b class='flag-5'>JESD204B</b>協(xié)議概述

    JESD204B標(biāo)準(zhǔn)及演進(jìn)歷程

    在從事高速數(shù)據(jù)擷取設(shè)計(jì)時(shí)使用FPGA的人大概都聽過新JEDEC標(biāo)準(zhǔn)JESD204B」的名號(hào)。近期許多工程師均聯(lián)絡(luò)德州儀器,希望進(jìn)一步了解 JESD204B 接口,包括與FPGA如何互動(dòng)、JE
    發(fā)表于 11-18 02:57 ?1.4w次閱讀

    寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的JESD204B與串行LVDS接口考量

    本文余下篇幅將探討推動(dòng)該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應(yīng)用,以及串行低壓差分信號(hào)(LVDS)和JESD204B的對(duì)比。
    的頭像 發(fā)表于 08-01 09:34 ?1499次閱讀
    寬帶數(shù)據(jù)轉(zhuǎn)換器應(yīng)用的<b class='flag-5'>JESD204B</b>與串行<b class='flag-5'>LVDS</b>接口考量

    在串行LVDSJESD204B接口之間選擇

    本文余下篇幅將探討推動(dòng)該規(guī)范發(fā)展的某些關(guān)鍵的終端系統(tǒng)應(yīng)用,以及串行低壓差分信號(hào)(LVDS)和JESD204B的對(duì)比。
    的頭像 發(fā)表于 08-05 14:18 ?1619次閱讀
    在串行<b class='flag-5'>LVDS</b>和<b class='flag-5'>JESD204B</b>接口之間選擇

    理解JESD204B協(xié)議

    理解JESD204B協(xié)議
    發(fā)表于 11-04 09:52 ?4次下載
    理解<b class='flag-5'>JESD204B</b>協(xié)議

    JESD204B學(xué)習(xí)手冊(cè)

    JESD204B接口一般用在高速的AD和DA芯片上,用于傳輸采集到的數(shù)據(jù)。該接口相比LVDS可以減少大量的IO管腳,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pd
    的頭像 發(fā)表于 12-22 09:45 ?2686次閱讀

    JESD204B是FPGA中的新流行語嗎

    JESD204B規(guī)范是JEDEC標(biāo)準(zhǔn)發(fā)布的較新版本,適用于數(shù)據(jù)轉(zhuǎn)換器和邏輯器件。如果您正在使用FPGA進(jìn)行高速數(shù)據(jù)采集設(shè)計(jì),您會(huì)聽到新的流行詞“JESD204B”。與LVDS和CMOS
    的頭像 發(fā)表于 05-26 14:49 ?809次閱讀
    <b class='flag-5'>JESD204B</b>是FPGA中的新流行語嗎

    JESD204B使用說明

    JESD204B IP核作為接收端時(shí),單獨(dú)使用,作為發(fā)送端時(shí),可以單獨(dú)使用,也可以配合JESD204b phy使用。 JESD204B通常配合ADDA使用,替代
    的頭像 發(fā)表于 12-18 11:31 ?555次閱讀
    <b class='flag-5'>JESD204B</b>使用說明