欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

大規(guī)模 SoC 原型驗證面臨哪些技術(shù)挑戰(zhàn)?

思爾芯S2C ? 2024-06-06 08:23 ? 次閱讀

隨著電子設(shè)計自動化(EDA)驗證工具的重要性日益增加,開發(fā)者們開始尋求減少流片成本和縮短開發(fā)周期的方法。其中,使用可編程邏輯芯片FPGA)來構(gòu)建有效的驗證流程成為一種流行的解決方案,這種方法被稱為原型驗證。

原型驗證在EDA流程中起到了至關(guān)重要的作用。一方面,它可以對芯片進行功能驗證,確保設(shè)計的基本功能符合預(yù)期。在基本功能驗證通過后,通過原型驗證就可以提前開始驅(qū)動的開發(fā),不用等待芯片流片(Tape Out)后的結(jié)果。當芯片回片后,應(yīng)用程序可以直接基于原型驗證版本的驅(qū)動進行簡單的適配,從而應(yīng)用于SoC(系統(tǒng)級芯片)上,這極大地縮短了SoC芯片的上市時間(Time-to-Market)。

但隨著ASIC設(shè)計變得越來越龐大和復(fù)雜,開發(fā)周期也日益緊迫,需要左移驗證周期。相較于硬件仿真,原型驗證變得愈發(fā)重要。然而,單片F(xiàn)PGA已無法滿足大規(guī)模SoC的需求,商用原型驗證系統(tǒng)的使用已經(jīng)邁入多FPGA系統(tǒng)的時代。如今的研發(fā)團隊迫切需要一款自動化程度高、性能強、穩(wěn)定性好的國產(chǎn)商用原型驗證平臺。這樣的平臺不僅需要具備強大的RTL級分割、多片F(xiàn)PGA之間的互聯(lián)拓撲結(jié)構(gòu)、高效的自動化流程、優(yōu)化的性能和可靠的穩(wěn)定性,還需要滿足國產(chǎn)化和可擴展性的要求,才能幫助芯片公司在激烈的市場競爭中脫穎而出。這些都對當前的原型驗證提出了更高的要求,也帶來了前所未有的技術(shù)挑戰(zhàn)。

01

大規(guī)模SoC原型驗證技術(shù)的挑戰(zhàn)

高性能
軟件開發(fā)團隊的目標是在平臺上盡早進行軟件開發(fā),確保驗證的軟件能快速移植到實際芯片上,性能達到測試需求(10MHz以上)。這意味著原型驗證平臺不僅要準確模擬最終芯片的行為,還要提供與實際硬件一致的環(huán)境,確保開發(fā)階段發(fā)現(xiàn)的問題不會在最終產(chǎn)品中重現(xiàn)。這對平臺的準確性和兼容性提出了高要求,主要挑戰(zhàn)在于保持模擬環(huán)境與實際硬件的一致性,并在較低頻率下進行高效調(diào)試和驗證。
大規(guī)模設(shè)計分割
由于大規(guī)模復(fù)雜SoC設(shè)計規(guī)模龐大,將設(shè)計映射到由多個FPGA組成的網(wǎng)絡(luò),即設(shè)計分割。如何自動化、高性能并加速實現(xiàn)大規(guī)模原型驗證系統(tǒng)?要做好設(shè)計分割,關(guān)鍵就在于解決并行綜合、并行編譯、自動化編譯、增量編譯、RTL自動分割和自動化管腳復(fù)用TDM IP等技術(shù)點。
首先是設(shè)計綜合時間長。對于幾億甚至數(shù)十億門的SoC設(shè)計,如果將整個設(shè)計映射到FPGA進行綜合,時間可能長達數(shù)天或數(shù)周。這對于需要頻繁修改代碼的用戶來說是不可接受的。因此,需要采用并行綜合的方法。
再者就是編譯時間長。面對特別大的設(shè)計規(guī)模,編譯時間過長不僅會延緩開發(fā)進度,還會影響設(shè)計的迭代和優(yōu)化。具體而言,開發(fā)者需要等待編譯完成,無法快速進行下一步操作,降低了工作效率;每次修改代碼后都需要長時間等待編譯結(jié)果,限制了設(shè)計的快速迭代和優(yōu)化;長時間的編譯需要占用大量計算資源和時間,增加了項目的成本和資源消耗。這就需要采用并行編譯、全自動編譯和增量編譯等方法。
其次是RTL級分割。使用RTL分割工具對大規(guī)模SoC設(shè)計進行分析和資源估算,然后分層分割為多個以目標FPGA為頂層的RTL模塊,并行綜合這些模塊以縮短時間。雖然RTL級自動分割能顯著減少工作量,但其實現(xiàn)難點在于分割算法的效率和精度。市場上供應(yīng)商的分割算法成熟度不一,面對更復(fù)雜和大規(guī)模設(shè)計時,仍需不斷改進。
最后是時分復(fù)用(TDM)技術(shù)的挑戰(zhàn)。TDM通過在不同時間段內(nèi)共享同一物理資源,提高資源利用率。在原型驗證中,TDM可以用于復(fù)用FPGA管腳,從而減少對FPGA資源的需求。這對于高密度設(shè)計尤為重要,能有效應(yīng)對有限的FPGA資源限制,確保設(shè)計能夠正確映射并運行。
基于高速收發(fā)器(Transceiver)IO的管腳時分復(fù)用(TDM)IP有兩種分割模式:
自動化分割模式:使用專門的軟件進行大規(guī)模SoC設(shè)計的自動化分割,并利用FPGA的Transceiver IO實現(xiàn)單拍傳輸?shù)腡DM IP。這種方式省時省力,但帶來的性能開銷使分割后的系統(tǒng)最高只能工作在20MHz左右,無法滿足某些大規(guī)模芯片設(shè)計的原型驗證速度需求。
總線協(xié)議分割模式:基于FPGA之間的Transceiver IO進行總線協(xié)議分割。分割后的系統(tǒng)時鐘能工作在幾十MHz到100MHz以上,滿足高性能需求。但這種方式要求FPGA之間的分割邊界只能是總線接口,且用戶需要手動例化Transceiver接口IP設(shè)計。
這兩種分割模式各有優(yōu)缺點。自動化分割模式更省時省力,但性能有限;總線協(xié)議分割模式性能更高,但只能在限定環(huán)境下使用。如何結(jié)合先進的分割算法和TDM技術(shù),顯著提高SoC設(shè)計的驗證效率,是許多商用原型驗證供應(yīng)商的關(guān)鍵技術(shù)競爭點。
完整工具鏈支持
完善的工具鏈是縮短實現(xiàn)周期、減輕團隊負擔的關(guān)鍵,包含協(xié)同仿真軟件、遠程訪問與管理、多用戶模式等。不成熟的工具會導(dǎo)致團隊花費大量時間在調(diào)試上,并可能導(dǎo)致頻繁的錯誤和不準確的分割結(jié)果,從而延長開發(fā)時間和浪費資源。只有具備這些特性的自動化工具鏈,才能滿足現(xiàn)代芯片設(shè)計和驗證的需求,顯著提高生產(chǎn)力和工作效率。
豐富的外設(shè)子卡方案
為了更好地支持軟硬件聯(lián)合開發(fā),原型驗證平臺需要配備特殊的高速外圍接口,如DDR4、USB 3.0和PCIe Gen5等,實現(xiàn)高效的數(shù)據(jù)傳輸和交互。選擇BYO(Build Your Own)的開發(fā)團隊自行設(shè)計子卡,會增加調(diào)試的不確定性和調(diào)試周期。高速接口的調(diào)試通常消耗大量人力資源,很多問題只能依靠調(diào)試經(jīng)驗解決,費時費力且效果不佳。此外,一些Memory控制器IP由于缺乏FPGA廠商提供的PHY解決方案,無法在原型驗證系統(tǒng)中正常運行,增加了設(shè)計驗證的風(fēng)險。
因此,原型驗證平臺需要提供豐富的外設(shè)子卡方案,支持多種高速接口,并確保其性能穩(wěn)定,以減少開發(fā)團隊的工作量,提高調(diào)試效率,確保SoC設(shè)計的準確性和可靠性。
調(diào)試與觀測
大規(guī)模設(shè)計調(diào)試是原型驗證領(lǐng)域又一挑戰(zhàn),當用戶的待驗證 SoC 設(shè)計下載到原型驗證系統(tǒng)無法正常運行的時候,開發(fā)人員需要有效的調(diào)試方案來排查故障的原因。開發(fā)人員需要有效的軟件調(diào)試和觀測工具,以快速定位和解決問題。
強大的調(diào)試工具包括邏輯分析儀(ILA)、協(xié)議分析儀和實時監(jiān)控工具等。這些工具必須能夠與原型驗證平臺無縫集成,提供實時的調(diào)試信息和可視化的數(shù)據(jù)分析功能。此外,還需要支持遠程調(diào)試,以便在不同地理位置的團隊之間進行協(xié)作。主要挑戰(zhàn)在于如何在不影響系統(tǒng)性能的情況下,提供詳盡的調(diào)試信息,以及設(shè)計直觀高效的調(diào)試界面。確保這些工具能夠快速、準確地反饋系統(tǒng)狀態(tài)和數(shù)據(jù),以便開發(fā)人員及時發(fā)現(xiàn)和解決潛在問題。
雖然用戶可以用 FPGA 廠商提供的 ILA 進行多 FPGA 的級聯(lián)調(diào)試,但是也存在著諸如用戶邏輯資源占用,存儲深度,Probe 數(shù)量及多FPGA 的 Trigger 信號觸發(fā)的使用場景限制。為了滿足用戶以上的高密原型驗證系統(tǒng)調(diào)試場景需求,用戶需要有更強大的調(diào)試方案支持對大型 SoC 設(shè)計進行全系統(tǒng)的調(diào)試,利用最少的資源,完成多顆FPGA 的并行深度調(diào)試。
平臺穩(wěn)定性&產(chǎn)品方案
從項目角度來看,選擇商用原型驗證平臺需要根據(jù)設(shè)計規(guī)模確定合適的容量,滿足各種項目需求。該平臺必須實現(xiàn)全芯片設(shè)計和驗證,具備穩(wěn)定、可靠的性能,能執(zhí)行長時間、不間斷的硬件壓力測試。此外,供應(yīng)商應(yīng)有豐富的產(chǎn)品選擇,大量現(xiàn)貨供快速交付,以及有效的供應(yīng)鏈管理,能夠快速響應(yīng)客戶需求,提供全面的技術(shù)支持,包括快速響應(yīng)的FAE服務(wù)。國外廠商可能無法提供本地化服務(wù),而新興供應(yīng)商往往缺乏客戶積累和成熟的售后支持團隊。

02

Prodigy芯神瞳原型驗證解決方案

思爾芯的Prodigy芯神瞳提供穩(wěn)定可靠的產(chǎn)品,配備完整的工具鏈,以及豐富的外設(shè)接口子卡、內(nèi)存模型、降速橋方案等,提升驗證效率,縮短芯片的驗證周期。其設(shè)計分割后的性能高達20-50MHz,單機可達500MHz,滿足多種復(fù)雜SoC驗證需求,適用于架構(gòu)設(shè)計、系統(tǒng)集成、軟件開發(fā)、全系統(tǒng)驗證和回歸測試等多個應(yīng)用場景。思爾芯在軟件功能和子卡方面不斷加大投入,特別是針對RTL邏輯分割、子卡開發(fā)和復(fù)用等復(fù)雜問題,Prodigy芯神瞳采用多種調(diào)試手段,時序驅(qū)動的RTL級分割算法和內(nèi)置的增量編譯算法,為工程師提供強有力的支持。
時序驅(qū)動的RTL分割,實現(xiàn)全自動編譯
思爾芯的Prodigy芯神瞳支持時序驅(qū)動的RTL分割,提供高速且穩(wěn)定的通用Serdes TDM IP,能夠處理大型IP設(shè)計,支持高達25Gbps的分割速率和8K:1的時分復(fù)用比。它還支持并行編譯、分布式編譯、全自動編譯和增量編譯,大大減輕了團隊的負擔。
具體而言,在多片系統(tǒng)中,大規(guī)模設(shè)計分割對于確保復(fù)雜ASIC設(shè)計能夠高效、準確地進行原型驗證至關(guān)重要。思爾芯的Prodigy芯神瞳通過先進的增量編譯和TDM時分復(fù)用等技術(shù),進一步優(yōu)化了分割的效率和性能。其時序驅(qū)動的RTL級分割算法能夠自動處理分割后設(shè)計中的TDM插入問題,實現(xiàn)全自動的分割編譯流程。這一過程不僅簡化了設(shè)計分割,還通過內(nèi)置的增量編譯算法功能提供了更快的設(shè)計迭代和錯誤排查能力,使設(shè)計工程師能夠更高效地評估和驗證設(shè)計改動,從而直接提升系統(tǒng)的整體性能。
此外,思爾芯提供了Chiplink作為AXI總線的分割方案,可為Arm、RISC-V等外置支持方案提供了更高效的解決方案。思爾芯的低延遲Chiplink AXI IP方案支持高達1024位寬的AXI DATA位寬,并能在每個Bank支持最多4組AXI協(xié)議,同時提供多種可配置的Serdes線速率,顯著提升了多核處理器和AXI周邊設(shè)備的速度和性能。
09ac0d88-239b-11ef-bd4a-92fbcf53809c.png

圖為Prodigy 芯神瞳RTL級設(shè)計分割流程
通過這些先進的工具和功能,思爾芯不斷簡化驗證過程,提高設(shè)計效率,確保用戶能夠快速且準確地完成驗證任務(wù)。
多種調(diào)試手段,可遠程管理和調(diào)試
Prodigy芯神瞳提供了一系列靈活且高效的調(diào)試手段,使得遠程管理和調(diào)試變得簡單高效。它支持多配置方式、實時硬件監(jiān)控、遠程系統(tǒng)控制和硬件自檢測等功能。尤其是基于網(wǎng)絡(luò)的AXI Transactor,允許遠程通過網(wǎng)絡(luò)訪問和控制連接到AXI接口的設(shè)備。這對于遠程調(diào)試和測試非常有用,可以在不同地點對硬件進行操作和監(jiān)控。此外,思爾芯還提供了MDM Pro調(diào)試解決方案,提供最高125MHz的采樣頻率和最大64GB的波形存儲容量,能有效解決原型驗證中多FPGA的協(xié)同調(diào)試問題。
豐富的產(chǎn)品配置與容量
在硬件方面,Prodigy芯神瞳原型驗證解決方案具備豐富多樣的產(chǎn)品配置,適用于小、中、大等各種規(guī)模設(shè)計,比如:
09c59712-239b-11ef-bd4a-92fbcf53809c.jpg
邏輯模塊 Logic Module(LM)-采用輕便型的單板結(jié)構(gòu)和外設(shè)接口,單機器3M~116M ASIC gates。通過支持高速 I/O 連接器互連實現(xiàn)高可擴展性和高可重用性,為用戶在多個項目之間快速切換和重復(fù)使用提供了便利。
邏輯系統(tǒng) Logic System(LS)-桌面級原型驗證系統(tǒng),單機器14M~400M ASIC gates,。采用高度模塊化及一體化的設(shè)計,提供高靈活性和優(yōu)良性能,是中小型設(shè)計項目的理想選擇。
邏輯矩陣 Logic Matrix(LX)-適用于超大規(guī)模芯片設(shè)計與驗證的企業(yè)級高密原型驗證產(chǎn)品,單機器232M~392M ASIC gates。成熟的多板級聯(lián)方案使其具有易于超大規(guī)模邏輯擴展特性,客戶端已成功部署百億門級系統(tǒng)。
90多種子卡,實現(xiàn)快速部署
Prodigy芯神瞳還提供多種子卡和參考設(shè)計,使用戶能夠快速實現(xiàn)所需的I/O接口和外圍設(shè)備,實現(xiàn)快速部署原型環(huán)境。Prodigy芯神瞳外置應(yīng)用庫具有以下優(yōu)勢:覆蓋率高,90多種子卡和配件覆蓋主流應(yīng)用領(lǐng)域;實用性強,現(xiàn)成的解決方案加速系統(tǒng)原型驗證。多種模塊類別可供選擇:Arm處理器接口模塊、嵌入式和多媒體模塊、通用擴展模塊、通用接口模塊、高速GT接口模塊、存儲模塊等。
09d8910a-239b-11ef-bd4a-92fbcf53809c.jpg
產(chǎn)品穩(wěn)定可靠,全球客戶600+
思爾芯自2004年在上海成立以來,一直聚焦于數(shù)字前端EDA領(lǐng)域,并且是業(yè)內(nèi)最早開發(fā)原型驗證工具的企業(yè)之一。自2005年推出第一款原型驗證產(chǎn)品起,思爾芯持續(xù)推出了八代產(chǎn)品,經(jīng)過多次迭代,在材質(zhì)、架構(gòu)、系統(tǒng)以及高速PCB仿真技術(shù)等方面的不斷優(yōu)化下,思爾芯已成為加快軟件開發(fā)和芯片設(shè)計驗證的優(yōu)選解決方案。
憑借20年的技術(shù)積累,Prodigy芯神瞳已成為市場認可的成熟產(chǎn)品,滿足了不斷演進的原型驗證需求,并補充了諸多獨特的產(chǎn)品功能。如今,思爾芯的產(chǎn)品因其成熟和質(zhì)量穩(wěn)定,獲得了全球600多家客戶的認可和使用。作為國產(chǎn)EDA的代表企業(yè),思爾芯以其快速響應(yīng)能力贏得了客戶的信任和支持,多年來客戶對產(chǎn)品的認可已超過三大家,已成為該領(lǐng)域的行業(yè)標桿。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21799

    瀏覽量

    606196
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4208

    瀏覽量

    219144
  • eda
    eda
    +關(guān)注

    關(guān)注

    71

    文章

    2790

    瀏覽量

    173914
  • 電子設(shè)計
    +關(guān)注

    關(guān)注

    40

    文章

    803

    瀏覽量

    48700
  • 流片
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    9798
收藏 人收藏

    評論

    相關(guān)推薦

    驗證中的FPGA原型驗證 FPGA原型設(shè)計面臨挑戰(zhàn)是什么?

    什么是FPGA原型?? FPGA原型設(shè)計是一種成熟的技術(shù),用于通過將RTL移植到現(xiàn)場可編程門陣列(FPGA)來驗證專門應(yīng)用的集成電路(ASIC),專用標準產(chǎn)品(ASSP)和片上系統(tǒng)(
    發(fā)表于 07-19 16:27 ?2009次閱讀

    Veloce平臺在大規(guī)模SOC仿真驗證中的應(yīng)用

    隨著現(xiàn)代集成電路技術(shù)的發(fā)展,尤其是IP的大量使用,芯片的規(guī)模越來越大,系統(tǒng)功能越來越復(fù)雜,普通的EDA和FPGA仿真在速度和性能上已經(jīng)無法勝任芯片仿真驗證的要求,功能驗證已經(jīng)成為
    發(fā)表于 05-28 13:41

    大規(guī)模天線技術(shù)商用測試

    作為提升5G系統(tǒng)頻譜效率最直觀的物理層技術(shù)之一,大規(guī)模天線技術(shù)自問世以來,受到了來自學(xué)術(shù)界、工業(yè)界的廣泛關(guān)注。樣機測試為了克服信道信息獲取困難、解決導(dǎo)頻污染、以及計算復(fù)雜度大幅提升等問題,測試
    發(fā)表于 06-13 07:49

    大規(guī)模MIMO的性能

    軌跡產(chǎn)生的容量斜坡仍然比需求線平坦。面對此挑戰(zhàn),3GPP 標準實體近來提出了數(shù)據(jù)容量“到2020 年增長1000 倍”的目標,以滿足演進性或革命性創(chuàng)意的需要。這種概念要求基站部署極大規(guī)模的天線陣
    發(fā)表于 07-17 07:54

    5G毫米波終端大規(guī)模天線技術(shù)及測試方案介紹

    【摘要】本文首先介紹了全球毫米波頻譜劃分情況,然后通過對毫米波特性的分析,總結(jié)了毫米波終端將面臨技術(shù)挑戰(zhàn),著重介紹了終端側(cè)大規(guī)模天線技術(shù)
    發(fā)表于 07-18 08:04

    FPGA原型驗證技術(shù)進階之路

    Tape Out并回片后都可以進行驅(qū)動和應(yīng)用的開發(fā)。目前ASIC的設(shè)計變得越來越大,越來越復(fù)雜,單片F(xiàn)PGA已不能滿足原型驗證要求,多片F(xiàn)PGA驗證應(yīng)運而生。本文我就將與大家探討FPGA原型
    發(fā)表于 08-21 05:00

    SoC測試技術(shù)面臨挑戰(zhàn)是什么?其發(fā)展趨勢如何?

    SoC測試技術(shù)傳統(tǒng)的測試方法和流程面臨挑戰(zhàn)是什么?SoC測試技術(shù)一體化測試流程是怎樣的?基于光
    發(fā)表于 04-15 06:16

    請問一下大規(guī)模MIMO的原型怎么制作?

    大規(guī)模MIMO的原型怎么制作?
    發(fā)表于 05-24 06:25

    將音頻編解碼器整合進新一代SoC面臨哪些技術(shù)挑戰(zhàn)?

    將音頻編解碼器整合進新一代SoC面臨哪些技術(shù)挑戰(zhàn)?如何去實現(xiàn)呢?
    發(fā)表于 06-03 06:41

    Xilinx新一代UltraScale架構(gòu)成為ASIC或SOC原型驗證的極佳選擇

    近年來,ASIC設(shè)計規(guī)模的增大帶來了前所未有的芯片原型驗證問題,單顆大容量的FPGA通常已不足以容下千萬門級、甚至上億門級的邏輯設(shè)計。現(xiàn)今,將整個驗證設(shè)計分割到多個采用最新工藝大容量F
    發(fā)表于 07-02 08:20 ?1859次閱讀

    FACE-VUP:大規(guī)模FPGA原型驗證平臺

    FACE-VUP:大規(guī)模FPGA原型驗證平臺 FACE-VUP大規(guī)模FPGA原型驗證平臺是FAC
    發(fā)表于 05-19 10:50 ?2901次閱讀

    國微思爾芯發(fā)布高密原型驗證系統(tǒng)解決方案白皮書

    隨著SoC設(shè)計規(guī)模呈指數(shù)級增長,芯片設(shè)計團隊原型驗證需求也變的越來越復(fù)雜。單通過增加系統(tǒng)容量的方式,還是會遇到諸多困難和挑戰(zhàn)。設(shè)計團隊需要有
    的頭像 發(fā)表于 12-08 10:54 ?1955次閱讀

    為什么SoC驗證一定需要FPGA原型驗證呢??

    在現(xiàn)代SoC芯片驗證過程中,不可避免的都會使用FPGA原型驗證,或許原型驗證一詞對你而言非常新鮮
    的頭像 發(fā)表于 03-28 09:33 ?1374次閱讀

    SoC設(shè)計的IO PAD怎么移植到FPGA原型驗證

    FPGA原型驗證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
    的頭像 發(fā)表于 04-19 09:08 ?1373次閱讀

    SoC設(shè)計的IO PAD怎么移植到FPGA原型驗證

    FPGA原型驗證系統(tǒng)要盡可能多的復(fù)用SoC相關(guān)的模塊,這樣才是復(fù)刻SoC原型的意義所在。
    發(fā)表于 05-23 16:50 ?730次閱讀
    <b class='flag-5'>SoC</b>設(shè)計的IO PAD怎么移植到FPGA<b class='flag-5'>原型</b><b class='flag-5'>驗證</b>