在拯救摩爾定律的道路上,大家似乎都卯足了勁。不久前,IBM宣布研發(fā)成功7nm芯片,而現(xiàn)在,又有研發(fā)團(tuán)隊(duì)宣稱制備成功了有史以來最小的晶體管——只有單個(gè)分子大小。
實(shí)現(xiàn)這一驚人成就的是來自一支德國(guó)、日本和美國(guó)的聯(lián)合研究團(tuán)隊(duì),他們?cè)谏榛熅w襯底上使用12個(gè)帶正電的銦原子環(huán)繞一個(gè)酞菁分子,然后就得到了一個(gè)晶體管。
早在2012年,IBM就宣稱成功將單個(gè)比特的信息集成到了12個(gè)原子構(gòu)成的結(jié)構(gòu)上,而這一次晶體管的制備成功又是在這一基礎(chǔ)上的巨大飛躍。這個(gè)晶體管直徑僅為167皮米(10-12米),比之前最小的電路還要小42倍。
這一成就的基礎(chǔ)是研究人員意外發(fā)現(xiàn)酞菁分子的取向會(huì)受到其上電荷的影響,然后通過掃描隧道電子顯微鏡的電子流限制銦原子的運(yùn)動(dòng),將銦原子精確地限制在特定的柵格內(nèi)。
但是這一研究成果還處于早期階段,實(shí)用化還遙遙無期,但這一研究成果鋪平了實(shí)現(xiàn)大規(guī)模量子計(jì)算的道路,但具體的情況還有待進(jìn)一步驗(yàn)證。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。
舉報(bào)投訴
相關(guān)推薦
電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)摩爾定律是由英特爾創(chuàng)始人之一戈登·摩爾提出的經(jīng)驗(yàn)規(guī)律,描述了集成電路上的晶體管數(shù)量和性能隨時(shí)間的增長(zhǎng)趨勢(shì)。根據(jù)摩爾定律,集成電路上可容納的
發(fā)表于 06-04 00:06
?4157次閱讀
將兩塊或多塊芯片疊放在同一個(gè)封裝中。這使芯片制造商能夠增加處理器和內(nèi)存中的晶體管數(shù)量,雖然晶體管的縮小速度已普遍放緩,但這曾推動(dòng)摩爾定律發(fā)展。2024年5月,在美國(guó)丹佛舉行的IEEE電子器件與技術(shù)大會(huì)(ECTC)上,來自
發(fā)表于 02-09 09:21
?138次閱讀
, Gate-all-Around)全環(huán)繞柵極晶體管(GAAFET)等先進(jìn)結(jié)構(gòu),在減少漏電、降低功耗方面雖然取得了顯著成就,但進(jìn)一步微縮的挑戰(zhàn)日益顯現(xiàn)。為了延續(xù)摩爾定律的發(fā)展趨勢(shì),并滿足未來高性能計(jì)算的需求,業(yè)界正積極研發(fā)下一代晶體管
發(fā)表于 01-24 10:03
?2355次閱讀
半導(dǎo)體行業(yè)長(zhǎng)期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來越難以維持。縮小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率
發(fā)表于 01-09 11:34
?241次閱讀
摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
發(fā)表于 01-07 18:31
?355次閱讀
短溝道效應(yīng)嚴(yán)重制約了硅基晶體管尺寸的進(jìn)一步縮小,限制了其在先進(jìn)節(jié)點(diǎn)集成電路中的應(yīng)用。開發(fā)新材料和新技術(shù)對(duì)于維系摩爾定律的延續(xù)具有重要意義。
發(fā)表于 12-06 11:02
?418次閱讀
隨著摩爾定律下的晶體管縮放速度放緩,單純依靠增加晶體管密度的通用計(jì)算的邊際效益不斷遞減,促使專用計(jì)算日益多樣化,于是,針對(duì)特定計(jì)算任務(wù)的專用架構(gòu)成為計(jì)算創(chuàng)新的焦點(diǎn)。
發(fā)表于 09-19 11:45
?778次閱讀
NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
發(fā)表于 09-13 14:10
?4982次閱讀
未來的自己制定了一個(gè)遠(yuǎn)大但切實(shí)可行的目標(biāo)一樣, 摩爾定律是半導(dǎo)體行業(yè)的自我實(shí)現(xiàn) 。雖然被譽(yù)為技術(shù)創(chuàng)新的“黃金法則”,但一些事情尚未廣為人知……. 1.?戈登·摩爾完善過摩爾定律的定義 在1965年的文章中,戈登·
發(fā)表于 07-05 15:02
?336次閱讀
你可聽說過摩爾定律?在半導(dǎo)體這一領(lǐng)域,摩爾定律幾乎成了預(yù)測(cè)未來的神話。這條定律,最早是由英特爾聯(lián)合創(chuàng)始人戈登·摩爾于1965年提出,簡(jiǎn)單地說就是這樣的:集成電路上可容納的
發(fā)表于 04-19 13:55
?411次閱讀
隨著晶體管變得越來越小,以便在更小的占地面積內(nèi)容納更多的計(jì)算能力。一個(gè)由英國(guó)、加拿大和意大利研究人員組成的團(tuán)隊(duì)開發(fā)了一種利用量子效應(yīng)的單分子晶體管,利用量子干涉來控制電子流。
發(fā)表于 04-08 11:40
?698次閱讀
咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產(chǎn)品里就像是繼電賽跑的選手,開關(guān)的速度決定了電子設(shè)備的快慢。那么,如何才能提高晶體管的開關(guān)速度呢?來一探究竟。如果把晶體管比作一
發(fā)表于 04-03 11:54
?789次閱讀
在摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。
發(fā)表于 04-02 11:46
?1557次閱讀
達(dá)林頓晶體管(Darlington Transistor)也稱為達(dá)林頓對(duì)(Darlington Pair),是由兩個(gè)或更多個(gè)雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過這種結(jié)構(gòu),第一個(gè)雙極性晶體管放大的電流
發(fā)表于 02-27 15:50
?6073次閱讀
眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
發(fā)表于 02-21 09:46
?847次閱讀
評(píng)論