欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

抗干擾設(shè)計(jì),基本要素離不開(kāi)這三個(gè)

貿(mào)澤電子設(shè)計(jì)圈 ? 來(lái)源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2017-09-07 15:07 ? 次閱讀

形成干擾的基本要素有三個(gè):

(1)干擾源,指產(chǎn)生干擾的元件、設(shè)備或信號(hào),用數(shù)學(xué)語(yǔ)言描述如下:du/dt,di/dt大的地方就是干擾源。如:雷電、繼電器、可控硅、電機(jī)、高頻時(shí)鐘等都可能成為干擾源。

(2)傳播路徑,指干擾從干擾源傳播到敏感器件的通路或媒介。典型的干擾傳播路徑是通過(guò)導(dǎo)線(xiàn)的傳導(dǎo)和空間的輻射。

(3)敏感器件,指容易被干擾的對(duì)象。如:A/D、D/A變換器,單片機(jī),數(shù)字IC,弱信號(hào)等。

抗干擾設(shè)計(jì)的基本原則是:抑制干擾源,切斷干擾傳播路徑,提高敏感器件的抗干擾性能。(類(lèi)似于傳染病的預(yù)防)

1、抑制干擾源

抑制干擾源就是盡可能的減小干擾源的du/dt,di/dt。這是抗干擾設(shè)計(jì)中最優(yōu)先考慮和最重要的原則,常常會(huì)起到事半功倍的效果。減小干擾源的du/dt主要是通過(guò)在干擾源兩端并聯(lián)電容來(lái)實(shí)現(xiàn)。減小干擾源的di/dt則是在干擾源回路串聯(lián)電感或電阻以及增加續(xù)流二極管來(lái)實(shí)現(xiàn)。

抑制干擾源的常用措施如下:

(1)繼電器線(xiàn)圈增加續(xù)流二極管,消除斷開(kāi)線(xiàn)圈時(shí)產(chǎn)生的干擾。僅加續(xù)流二極管會(huì)使繼電器的斷開(kāi)時(shí)間滯后,增加穩(wěn)壓二極管后繼電器在單位時(shí)間內(nèi)可動(dòng)作更多的次數(shù)。

(2)在繼電器接點(diǎn)兩端并接火花抑制電路(一般是RC,電阻一般選幾K到幾十K,電容選0.01uF),減小電火花影響。

(3)給電機(jī)加濾波電路,注意電容、電感引線(xiàn)要盡量短。

(4)電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對(duì)電源的影響。注意高頻電容的布線(xiàn),連線(xiàn)應(yīng)靠近電源端并盡量粗短,否則,等于增大了電容的等效串聯(lián)電阻,會(huì)影響濾波效果。

(5)布線(xiàn)時(shí)避免90度折線(xiàn),減少高頻噪。

(6)可控硅兩端并接RC抑制電路,減小可控硅產(chǎn)生的噪聲(這個(gè)噪聲嚴(yán)重時(shí)可能會(huì)把可控硅擊穿的)。

按干擾的傳播路徑可分為傳導(dǎo)干擾和輻射干擾兩類(lèi)。

所謂傳導(dǎo)干擾是指通過(guò)導(dǎo)線(xiàn)傳播到敏感器件的干擾。高頻干擾噪聲和有用信號(hào)的頻帶不同,可以通過(guò)在導(dǎo)線(xiàn)上增加濾波器的方法切斷高頻干擾噪聲的傳播,有時(shí)也可加隔離光耦來(lái)解決。電源噪聲的危害最大,要特別注意處理。所謂輻射干擾是指通過(guò)空間輻射傳播到敏感器件的干擾。一般的解決方法是增加干擾源與敏感器件的距離,用地線(xiàn)把它們隔離和在敏感器件上加蔽罩。

2、切斷干擾傳播路徑的常用措施如下

(1)充分考慮電源對(duì)單片機(jī)的影響。電源做得好,整個(gè)電路的抗干擾就解決了一大半。許多單片機(jī)對(duì)電源噪聲很敏感,要給單片機(jī)電源加濾波電路或穩(wěn)壓器,以減小電源噪聲對(duì)單片機(jī)的干擾。比如,可以利用磁珠和電容組成π形濾波電路,當(dāng)然條件要求不高時(shí)也可用100Ω電阻代替磁珠。

(2)如果單片機(jī)的I/O口用來(lái)控制電機(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)??刂齐姍C(jī)等噪聲器件,在I/O口與噪聲源之間應(yīng)加隔離(增加π形濾波電路)。

(3)注意晶振布線(xiàn)。晶振與單片機(jī)引腳盡量靠近,用地線(xiàn)把時(shí)鐘區(qū)隔離起來(lái),晶振外殼接地并固定。此措施可解決許多疑難問(wèn)題。

(4)電路板合理分區(qū),如強(qiáng)、弱信號(hào),數(shù)字、模擬信號(hào)。盡可能把干擾源(如電機(jī),繼電器)與敏感元件(如單片機(jī))遠(yuǎn)離。

(5)用地線(xiàn)把數(shù)字區(qū)與模擬區(qū)隔離,與模擬地要分離,最后在一點(diǎn)接于電源地。A/D、D/A芯片布線(xiàn)也以此為原則,廠(chǎng)家分配A/D、D/A芯片引腳排列時(shí)已考慮此要求。

(6)單片機(jī)和大的地線(xiàn)要單獨(dú)接地,以減小相互干擾。大功率器件盡可能放在電路板邊緣。

(7)在單片機(jī)I/O口,電源線(xiàn),電路板連接線(xiàn)等關(guān)鍵地方使用抗干擾元件如磁珠、磁環(huán)、電源濾波器,屏蔽罩,可顯著提高電路的抗干擾性能。

3、提高敏感器件的抗干擾性能

提高敏感器件的抗干擾性能是指從敏感器件這邊考慮盡量減少對(duì)干擾噪聲的拾取,以及從不正常狀態(tài)盡快恢復(fù)的方法。

提高敏感器件抗干擾性能的常用措施如下:

(1)布線(xiàn)時(shí)盡量減少回路環(huán)的面積,以降低感應(yīng)噪聲。

(2)布線(xiàn)時(shí),電源線(xiàn)和地線(xiàn)要盡量粗。除減小壓降外,更重要的是降低耦合噪聲。

(3)對(duì)于單片機(jī)閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置端在不改變系統(tǒng)邏輯的情況下接地或接電源。

(4)對(duì)單片機(jī)使用電源監(jiān)控看門(mén)狗電路,如:IMP809,IMP706,IMP813,X25043,X25045等,可大幅度提高整個(gè)電路的抗干擾性能。

(5)在速度能滿(mǎn)足要求的前提下,盡量降低單片機(jī)的晶振和選用低速數(shù)字電路

(6)IC器件盡量直接焊在電路板上,少用IC座。

接下來(lái)再說(shuō)說(shuō)在這方面的經(jīng)驗(yàn)。

軟件方面:

1、常將不用的代碼空間全清成“0”,因?yàn)檫@等效于NOP,可在程序跑飛時(shí)歸位;

2、在跳轉(zhuǎn)指令前加幾個(gè)NOP,目的同1;

3、在無(wú)硬件WatchDog時(shí)可采用軟件模擬WatchDog,以監(jiān)測(cè)程序的運(yùn)行;

4、涉及處理外部器件參數(shù)調(diào)整或設(shè)置時(shí),為防止外部器件因受干擾而出錯(cuò)可定時(shí)將參數(shù)重新發(fā)送一遍,這樣可使外部器件盡快恢復(fù)正確;

5、通訊中的抗干擾,可加數(shù)據(jù)校驗(yàn)位,可采取3取2或5取3策略;

6、在有通訊線(xiàn)時(shí),如I^2C、三線(xiàn)制等,實(shí)際中我們發(fā)現(xiàn)將Data線(xiàn)、CLK線(xiàn)、INH線(xiàn)常態(tài)置為高,其抗干擾效果要好過(guò)置為低。

硬件方面:

1、地線(xiàn)、電源線(xiàn)的部線(xiàn)肯定重要了!

2、線(xiàn)路的去偶;

3、數(shù)、模地的分開(kāi);

4、每個(gè)數(shù)字元件在地與電源之間都要104電容;

5、在有繼電器的應(yīng)用場(chǎng)合,尤其是大電流時(shí),防繼電器觸點(diǎn)火花對(duì)電路的干擾,可在繼電器線(xiàn)圈間并一104和二極管,在觸點(diǎn)和常開(kāi)端間接472電容,效果不錯(cuò)!

6、為防I/O口的串?dāng)_,可將I/O口隔離,方法有二極管隔離、門(mén)電路隔離、光偶隔離、電磁隔離等;

7、當(dāng)然多層板的抗干擾肯定好過(guò),但成本卻高了幾倍。

8、選擇一個(gè)抗干擾能力強(qiáng)的器件比之任何方法都有效,這點(diǎn)應(yīng)該最重要。

關(guān)于貿(mào)澤電子設(shè)計(jì)圈

貿(mào)澤電子設(shè)計(jì)圈由貿(mào)澤電子(Mouser Electronics)開(kāi)發(fā)和運(yùn)營(yíng),服務(wù)全球廣大電子設(shè)計(jì)群體,貿(mào)澤電子分銷(xiāo)600多家領(lǐng)先品牌,可訂購(gòu)400多萬(wàn)種在線(xiàn)產(chǎn)品,可為設(shè)計(jì)工程師和采購(gòu)人員提供一站式采購(gòu)平臺(tái),歡迎關(guān)注我們,獲取第一手的設(shè)計(jì)與產(chǎn)業(yè)資訊信息

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電源管理
    +關(guān)注

    關(guān)注

    115

    文章

    6193

    瀏覽量

    144972
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2332

    瀏覽量

    105655
  • 智能硬件
    +關(guān)注

    關(guān)注

    205

    文章

    2352

    瀏覽量

    107968

原文標(biāo)題:我有絕招!再也不怕單片機(jī)和數(shù)字電路被干擾了.....

文章出處:【微信號(hào):Mouser-Community,微信公眾號(hào):貿(mào)澤電子設(shè)計(jì)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    PCB電路抗干擾三個(gè)基本要素

    PCB電路抗干擾在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿(mǎn)足抗干擾性 的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾基本
    發(fā)表于 07-25 07:11

    形成干擾基本要素

    形成干擾基本要素切斷干擾傳播路徑的常用措施提高敏感器件的抗干擾性能
    發(fā)表于 02-05 06:26

    形成干擾基本要素,提高敏感器件抗干擾性能的常用措施有哪些?

    形成干擾基本要素抑制干擾源的常用措施提高敏感器件抗干擾性能的常用措施
    發(fā)表于 03-17 06:15

    形成干擾基本要素有哪些?如何提高敏感器件的抗干擾性能?

    形成干擾基本要素有哪些抑制干擾源的常用措施切斷干擾傳播路徑的常用措施如何提高敏感器件的抗干擾性能
    發(fā)表于 04-06 09:12

    電子系統(tǒng)設(shè)計(jì)中形成干擾基本要素是什么?如何抑制干擾源?

    電子系統(tǒng)設(shè)計(jì)中形成干擾基本要素是什么?抗干擾設(shè)計(jì)的基本原則是有哪些?切斷干擾傳播路徑的常用措施有哪些?如何提高敏感器件的抗干擾性能?
    發(fā)表于 05-20 06:48

    嵌入式系統(tǒng)的三個(gè)基本要素

    1.嵌入式系統(tǒng)定義:以應(yīng)用為中心,計(jì)算機(jī)技術(shù)為基礎(chǔ),軟硬件可剪裁,適應(yīng)應(yīng)用系統(tǒng)對(duì)功能,成本,體積,可靠性,功耗嚴(yán)格要求的計(jì)算機(jī)系統(tǒng)。2.嵌入式系統(tǒng)的三個(gè)基本要素:嵌入性,專(zhuān)用性,計(jì)算機(jī)系統(tǒng)3.嵌入式
    發(fā)表于 10-27 08:13

    形成單片機(jī)干擾基本要素有哪些

    系統(tǒng)的干擾因素,長(zhǎng)會(huì)導(dǎo)致單片機(jī)系統(tǒng)運(yùn)行失常,輕則影響產(chǎn)品質(zhì)量,重則會(huì)導(dǎo)致事故,造成重大經(jīng)濟(jì)損失。形成干擾基本要素有3個(gè)。(1)干擾源。指產(chǎn)
    發(fā)表于 11-23 06:50

    嵌入式系統(tǒng)的三個(gè)基本要素

    統(tǒng),后者是設(shè)備4.嵌入式系統(tǒng)的三個(gè)基本要素:嵌入型、專(zhuān)用性、計(jì)算機(jī)系統(tǒng)若干個(gè)嵌入式系統(tǒng)的例子:嵌入式產(chǎn)品三個(gè)核心要素:功能和性能;處理器芯片;操作系統(tǒng)或者監(jiān)控程序...
    發(fā)表于 12-22 06:48

    單片機(jī)形成干擾基本要素與解決辦法

    在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿(mǎn)足抗干擾性的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾基本要素三個(gè)
    發(fā)表于 02-11 06:25

    數(shù)字電路抗干擾設(shè)計(jì)

    在電子系統(tǒng)設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿(mǎn)足抗干擾性的要求,避免在設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。形成干擾基本要素三個(gè)
    發(fā)表于 04-05 13:40 ?94次下載

    嵌入式系統(tǒng)三個(gè)基本要素_嵌入式系統(tǒng)應(yīng)用實(shí)例

    嵌入式系統(tǒng)的三個(gè)基本要素是嵌入性、專(zhuān)用性與計(jì)算機(jī)系統(tǒng)。
    發(fā)表于 08-25 11:01 ?1w次閱讀
    嵌入式系統(tǒng)<b class='flag-5'>三個(gè)</b><b class='flag-5'>基本要素</b>_嵌入式系統(tǒng)應(yīng)用實(shí)例

    嵌入式系統(tǒng)的三個(gè)基本要素與應(yīng)用實(shí)例

    嵌入式系統(tǒng)的三個(gè)基本要素是嵌入性、專(zhuān)用性與計(jì)算機(jī)系統(tǒng)。 (1)嵌入性是把軟件嵌入到 Flash 存儲(chǔ)器中, (2)專(zhuān)用性是指針對(duì)某個(gè)具體應(yīng)用領(lǐng)域和場(chǎng)合,量體裁衣式的定制適用該場(chǎng)合的專(zhuān)用系統(tǒng), (3
    的頭像 發(fā)表于 12-13 14:25 ?2052次閱讀

    電子系統(tǒng)形成干擾三個(gè)基本要素資料下載

    電子發(fā)燒友網(wǎng)為你提供電子系統(tǒng)形成干擾三個(gè)基本要素資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶(hù)指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發(fā)表于 04-12 08:48 ?3次下載
    電子系統(tǒng)形成<b class='flag-5'>干擾</b>的<b class='flag-5'>三個(gè)</b><b class='flag-5'>基本要素</b>資料下載

    電力通信的三個(gè)基本要素

    通信系統(tǒng)必須具備的三個(gè)基本要素是信源,通信媒體和信宿。通信系統(tǒng)是以完成信息傳輸過(guò)程的技術(shù)系統(tǒng)的總稱(chēng)。最簡(jiǎn)便的通信系統(tǒng)供兩點(diǎn)的用戶(hù)彼此發(fā)送和接收信息。在一般通信系統(tǒng)內(nèi),用戶(hù)可通過(guò)交換設(shè)備與系統(tǒng)內(nèi)的其他用戶(hù)進(jìn)行通信。
    發(fā)表于 04-19 15:16 ?852次閱讀

    機(jī)械振動(dòng)的三個(gè)基本要素

    機(jī)械振動(dòng)是物體或質(zhì)點(diǎn)在其平衡位置附近進(jìn)行的往復(fù)運(yùn)動(dòng)。在物理學(xué)中,機(jī)械振動(dòng)是一種非常普遍的現(xiàn)象,它涉及到許多不同的物理過(guò)程和應(yīng)用。機(jī)械振動(dòng)的三個(gè)基本要素是:振幅、周期和頻率。 1. 振幅
    的頭像 發(fā)表于 09-26 14:55 ?1132次閱讀