晶圓分選良率因素
制造后,晶圓被送到晶圓分選測(cè)試儀。在測(cè)試期間,每個(gè)芯片都會(huì)進(jìn)行電氣測(cè)試,以檢查設(shè)備規(guī)范和功能。每個(gè)電路可能執(zhí)行數(shù)百個(gè)單獨(dú)的電氣測(cè)試。雖然這些測(cè)試測(cè)量設(shè)備的電氣性能,但它們間接測(cè)量制造工藝的精度和清潔度。由于自然過(guò)程變化和未檢測(cè)到的缺陷,晶圓可能通過(guò)了所有的工藝內(nèi)檢查,但仍然有不工作的芯片。
由于晶圓分選是一個(gè)全面的測(cè)試,許多因素影響良率。它們是:
1. 晶圓直徑
2. 裸片尺寸(面積)
3. 加工步驟數(shù)量
4. 電路密度
5. 缺陷密度
6. 晶體缺陷密度
7. 工藝周期時(shí)間
晶圓直徑和邊緣裸片
半導(dǎo)體行業(yè)在引入硅時(shí)采用了圓形晶圓。第一批晶圓直徑不到1英寸。從那時(shí)起,晶圓直徑一直在穩(wěn)步增加,150毫米(6英寸)在1980年代末成為VLSI制造線(xiàn)的標(biāo)配,200毫米晶圓在1990年代用于生產(chǎn)。到2012年,300毫米晶圓全面生產(chǎn),450毫米直徑晶圓正在引入,預(yù)計(jì)到2018年全面生產(chǎn)。
向更大直徑晶圓的轉(zhuǎn)變是由生產(chǎn)效率、裸片尺寸的增加以及對(duì)晶圓分選良率的影響驅(qū)動(dòng)的。當(dāng)考慮到處理更大直徑晶圓的成本增加是遞增的,而晶圓上的可用完整芯片數(shù)量可以大幅增加時(shí),生產(chǎn)效率就很容易理解,如下圖所示。
增加晶圓直徑對(duì)晶圓分選良率也有積極影響。下圖顯示了兩個(gè)相同直徑但不同裸片尺寸的晶圓。請(qǐng)注意,較小直徑的晶圓有很大一部分表面被部分裸片覆蓋——這些裸片無(wú)法正常工作。更大的晶圓,如果所有其他因素都相等,由于擁有更多數(shù)量和更高比例的完整裸片,將具有更高的晶圓分選良率。
晶圓直徑和裸片尺寸
更大直徑晶圓的另一個(gè)驅(qū)動(dòng)力是裸片尺寸的增加趨勢(shì)。如圖所示,如果不增加晶圓直徑而增加裸片尺寸,也會(huì)導(dǎo)致晶圓表面有更小比例的完整裸片。為了在裸片尺寸增加的同時(shí)保持合理的晶圓分選良率,需要增加晶圓直徑。下圖列出了不同尺寸晶圓上可容納的各種尺寸芯片的數(shù)量。底線(xiàn)是,更大直徑的晶圓更具成本效益。
晶圓直徑和晶體缺陷
在之前的章節(jié)中,引入了晶圓晶體錯(cuò)位的概念。晶體錯(cuò)位是晶圓上的點(diǎn)缺陷,來(lái)自晶體結(jié)構(gòu)的局部不連續(xù)性。錯(cuò)位貫穿整個(gè)晶體結(jié)構(gòu),并且像污染和工藝缺陷密度一樣,影響晶圓分選良率。
錯(cuò)位也是在制造過(guò)程中產(chǎn)生的。它們?cè)诰A邊緣的芯片和劃痕處生成(或成核)。這些芯片和劃痕來(lái)自處理技術(shù)不當(dāng)和自動(dòng)處理設(shè)備。磨損區(qū)域會(huì)導(dǎo)致晶體錯(cuò)位。不幸的是,在隨后的熱處理過(guò)程中,如氧化和擴(kuò)散,錯(cuò)位線(xiàn)會(huì)傳播到晶圓中心(見(jiàn)下圖)。錯(cuò)位線(xiàn)進(jìn)入晶圓內(nèi)部的長(zhǎng)度是晶圓熱歷史的函數(shù)。因此,接受更多工藝步驟和/或更多加熱步驟的晶圓將有更多的錯(cuò)位線(xiàn),影響更多的芯片。解決這個(gè)問(wèn)題的一個(gè)明顯方法是更大直徑的晶圓,這在晶圓中心留下了更多未受影響的裸片。
-
芯片
+關(guān)注
關(guān)注
456文章
51243瀏覽量
427530 -
半導(dǎo)體
+關(guān)注
關(guān)注
334文章
27754瀏覽量
222889 -
晶圓
+關(guān)注
關(guān)注
52文章
4982瀏覽量
128347
原文標(biāo)題:半導(dǎo)體工藝之生產(chǎn)力和工藝良率(四)
文章出處:【微信號(hào):FindRF,微信公眾號(hào):FindRF】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
請(qǐng)問(wèn)一片晶圓到底可以切割出多少的晶片數(shù)目?
晶圓針測(cè)制程介紹
晶圓封裝有哪些優(yōu)缺點(diǎn)?
臺(tái)積電發(fā)表聲明晶圓良率出問(wèn)題是供應(yīng)商供應(yīng)的光阻原料不符規(guī)格造成
先進(jìn)的清洗技術(shù)如何助力先進(jìn)節(jié)點(diǎn)實(shí)現(xiàn)最佳晶圓良率
AI為晶圓代工產(chǎn)業(yè)將帶來(lái)什么的未來(lái)?
![AI為<b class='flag-5'>晶</b><b class='flag-5'>圓</b>代工產(chǎn)業(yè)將帶來(lái)什么的未來(lái)?](https://file1.elecfans.com/web2/M00/B4/9E/wKgaomV5GguAH_bMAAAt9IcErjc696.png)
晶圓制造和封裝之影響良率的主要工藝和材料因素(一)
![<b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造和封裝之影響<b class='flag-5'>良</b><b class='flag-5'>率</b>的主要工藝和材料<b class='flag-5'>因素</b>(一)](https://file1.elecfans.com/web2/M00/E7/20/wKgZomZKu-eAByWNAAAyTAYJdaU007.png)
半導(dǎo)體工藝之生產(chǎn)力和工藝良率
![半導(dǎo)體工藝之生產(chǎn)力和工藝<b class='flag-5'>良</b><b class='flag-5'>率</b>](https://file1.elecfans.com/web2/M00/F6/77/wKgZomaCID2AfjfxAAAud6STYe4442.png)
晶圓制造良率限制因素簡(jiǎn)述(1)
![<b class='flag-5'>晶</b><b class='flag-5'>圓</b>制造<b class='flag-5'>良</b><b class='flag-5'>率</b>限制<b class='flag-5'>因素</b>簡(jiǎn)述(<b class='flag-5'>1</b>)](https://file1.elecfans.com/web2/M00/0A/06/wKgaomcF4YuAcjTtAALs689pcz4602.png)
評(píng)論