欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

去耦電容的選擇、容值計(jì)算和pcb布局布線詳解

WSTm_UCAS2004 ? 2018-01-28 18:28 ? 次閱讀

去耦電容的應(yīng)用的非常廣泛,在電路應(yīng)用過程中對(duì)于去耦電容的容值計(jì)算和PCB電路布局布線有一些我們必須要了解的技巧。

有源器件在開關(guān)時(shí)產(chǎn)生的高頻開關(guān)噪聲將沿著電源線傳播。去耦電容的主要功能就是提供一個(gè)局部的直流電源給有源器件,以減少開關(guān)噪聲在板上的傳播,和將噪聲引導(dǎo)到地。

去耦電容的容值計(jì)算

去耦的初衷是:不論IC對(duì)電流波動(dòng)的規(guī)定和要求如何都要使電壓限值維持在規(guī)定的允許誤差范圍之內(nèi)。 使用表達(dá)式:

C⊿U=I⊿t

由此可計(jì)算出一個(gè)IC所要求的去耦電容的電容量C。

⊿U是實(shí)際電源總線電壓所允許的降低,單位為V。

I是以A(安培)為單位的最大要求電流;

⊿t是這個(gè)要求所維持的時(shí)間。

去耦電容容值計(jì)算方法: 推薦使用遠(yuǎn)大于1/m乘以等效開路電容的電容值。

此處m是在IC的電源插針上所允許的電源總線電壓變化的最大百分?jǐn)?shù),一般IC的數(shù)據(jù)手冊(cè)都會(huì)給出具體的參數(shù)值。

等效開路電容定義為:

C=P/(fU^2) 式中:

P——IC所耗散的總瓦數(shù);

U——IC的最大DC供電電壓;

f——IC的時(shí)鐘頻率。

電容的容值選擇一般取決于電容的諧振頻率。

不同封裝的電容有不同的諧振頻率,下表列出了不同容值不同封裝的電容的諧振頻率:

去耦電容的選擇、容值計(jì)算和pcb布局布線詳解

需要注意的是數(shù)字電路的去耦,低的ESR值比諧振頻率更為重要,因?yàn)榈偷腅SR值可以提供更低阻抗的到地通路,這樣當(dāng)超過諧振頻率 的電容呈現(xiàn)感性時(shí)仍能提供足夠的去耦能力。

降低去耦電容ESL的方法

去耦電容的ESL是由于內(nèi)部流動(dòng)的電流引起的,使用多個(gè)去耦電容并聯(lián)的方式可以降低電容的ESL影響,而且將兩個(gè)去耦電容以相反走向放置在一起,從 而使它們的內(nèi)部電流引起的磁通量相互抵消,能進(jìn)一步降低ESL。(此方法適用于任何數(shù)目的去耦電容,注意不要侵犯DELL公司的專利)

IC去耦電容的數(shù)目選擇

在設(shè)計(jì)原理圖的時(shí)候,經(jīng)常遇到的問題是為芯片的電源引腳設(shè)計(jì)去耦電容,上面已經(jīng)介紹了去耦電容的容值選擇,但是數(shù)目選擇怎么確定呢?理論上是每個(gè)電 源引腳最好分配一個(gè)去耦電容,但https://mp.weixin.qq.com/cgi-bin/appmsg?t=media/appmsg_edit&action=edit&type=10&isMul=1&isNew=1&lang=zh_CN&token=1045897676是在實(shí)際情況中,卻經(jīng)常看到去耦電容的數(shù)目要少于電源引腳數(shù)目的情況,如freescale提供的iMX233的PDK原 理圖中,內(nèi)存SDRAM有15個(gè)電源引腳,但是去耦電容的數(shù)目是10個(gè)。

去耦電容數(shù)目選擇依據(jù)

在布局空間允許的情況下,最好做到一個(gè)電源引腳分配一個(gè)去耦電容,但是在空間不足的時(shí)候,可以適當(dāng)削減電容的數(shù)目,具體情況應(yīng)該根據(jù)芯片上電源引腳 的具體分布決定,因?yàn)閺S家在設(shè)計(jì)IC的時(shí)候,經(jīng)常是幾個(gè)電源引腳在一起,這樣可以共用去耦電容,減少去耦電容的數(shù)目。

電容的安裝方法 電容的擺放

對(duì)于電容的安裝,首先要提到的就是安裝距離。容值最小的電容,有最高的諧振頻率,去耦半徑最小,因此放在最靠近芯片的位置。容值稍大些的可以距離稍 遠(yuǎn),最外層放置容值最大的。但是,所有對(duì)該芯片去耦的電容都盡量靠近芯片。另外的一個(gè)原因是:如果去耦電容離IC電源引腳較遠(yuǎn),則布線阻抗將減小去耦電容 的效力。

還有一點(diǎn)要注意,在放置時(shí),最好均勻分布在芯片的四周,對(duì)每一個(gè)容值等級(jí)都要這樣。通常芯片在設(shè)計(jì)的時(shí)候就考慮到了電源和地引腳的排列位置,一般都 是均勻分布在芯片的四個(gè)邊上的。因此,電壓擾動(dòng)在芯片的四周都存在,去耦也必須對(duì)整個(gè)芯片所在區(qū)域均勻去耦。

電容的安裝

在安裝電容時(shí),要從焊盤拉出一小段引出線,然后通過過孔和電源平面連接,接地端也是同樣。放置過孔的基本原則就是讓這一環(huán)路面積最小,進(jìn)而使總的寄 生電感最小。圖16顯示了幾種過孔放置方法。

去耦電容的選擇、容值計(jì)算和pcb布局布線詳解

第一種方法從焊盤引出很長的引出線然后連接過孔,這會(huì)引入很大的寄生電感,一定要避免這樣做,這時(shí)最糟糕的安裝方式。

第二種方法在焊盤的兩個(gè)端點(diǎn)緊鄰焊盤打孔,比第一種方法路面積小得多,寄生電感也較小,可以接受。

第三種在焊盤側(cè)面打孔,進(jìn)一步減小了回路面積,寄生電感比第二種更小,是比較好的方法。

第四種在焊盤兩側(cè)都打孔,和第三種方法相比,相當(dāng)于電容每一端都是通過過孔的并聯(lián)接入電源平面和地平面,比第三種寄生電感更小,只要空間允許,盡量 用這種方法。

最后一種方法在焊盤上直接打孔,寄生電感最小,但是焊接是可能會(huì)出現(xiàn)問題,是否使用要看加工能力和方式。 推薦使用第三種和第四種方法。

需要強(qiáng)調(diào)一點(diǎn):有些工程師為了節(jié)省空間,有時(shí)讓多個(gè)電容使用公共過孔。任何情況下都不要這樣做。最好想辦法優(yōu)化電容組合的設(shè)計(jì),減少電容數(shù)量。 由于印制線越寬,電感越小,從焊盤到過孔的引出線盡量加寬,如果可能,盡量和焊盤寬度相同。這樣即使是0402封裝的電容,你也可以使用20mil 寬的引出線。引出線和過孔安裝如圖17所示,注意圖中的各種尺寸。

對(duì)于大尺寸的電容,比如板級(jí)濾波所用的鉭電容,推薦用圖18中的安裝方法。注意:小尺寸電容禁止在兩個(gè)焊盤間打孔,因?yàn)槿菀滓鸲?路。

電容的去耦半徑

去耦電容的選擇、容值計(jì)算和pcb布局布線詳解

對(duì)于大尺寸的電容,比如板級(jí)濾波所用的鉭電容,推薦用圖18中的安裝方法。注意:小尺寸電容禁止在兩個(gè)焊盤間打孔,因?yàn)槿菀滓鸲搪贰?/p>

去耦電容的選擇、容值計(jì)算和pcb布局布線詳解

電容的去耦半徑

電容去耦的一個(gè)重要問題是電容的去耦半徑。大多數(shù)資料中都會(huì)提到電容擺放要盡量靠近芯片,多數(shù)資料都是從減小回路電感的角度來談這個(gè)擺放距離問題。 確實(shí),減小電感是一個(gè)重要原因,但是還有一個(gè)重要的原因大多數(shù)資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離芯片過遠(yuǎn),超出了它的去耦半徑,電 容將失去它的去耦的作用。

理解去耦半徑最好的辦法就是考察噪聲源和電容補(bǔ)償電流之間的相位關(guān)系。當(dāng)芯片對(duì)電流的需求發(fā)生變化時(shí),會(huì)在電源平面的一個(gè)很小的局部區(qū)域內(nèi)產(chǎn)生電壓 擾動(dòng),電容要補(bǔ)償這一電流(或電壓),就必須先感知到這個(gè)電壓擾動(dòng)。信號(hào)在介質(zhì)中傳播需要一定的時(shí)間,因此從發(fā)生局部電壓擾動(dòng)到電容感知到這一擾動(dòng)之間有 一個(gè)時(shí)間延遲。同樣,電容的補(bǔ)償電流到達(dá)擾動(dòng)區(qū)也需要一個(gè)延遲。因此必然造成噪聲源和電容補(bǔ)償電流之間的相位上的不一致。

特定的電容,對(duì)與它自諧振頻率相同的噪聲補(bǔ)償效果最好,我們以這個(gè)頻率來衡量這種相位關(guān)系。設(shè)自諧振頻率為f,對(duì)應(yīng)波長為λ,補(bǔ)償電流表達(dá)式可寫 為:

其中,A是電流幅度,R為需要補(bǔ)償?shù)膮^(qū)域到電容的距離,C為信號(hào)傳播速度。 當(dāng)擾動(dòng)區(qū)到電容的距離達(dá)到λ/4時(shí),補(bǔ)償電流的相位為π,和噪聲源相位剛好差180度,即完全反相。此時(shí)補(bǔ)償電流不再起作用,去耦作用失效,補(bǔ)償?shù)?能量無法及時(shí)送達(dá)。為了能有效傳遞補(bǔ)償能量,應(yīng)使噪聲源和補(bǔ)償電流的相位差盡可能的小,最好是同相位的。距離越近,相位差越小,補(bǔ)償能量傳遞越多,如果距 離為0,則補(bǔ)償能量百分之百傳遞到擾動(dòng)區(qū)。這就要求噪聲源距離電容盡可能的近,要遠(yuǎn)小于λ/4。實(shí)際應(yīng)用中,這一距離最好控制在λ/40-λ/50之間, 這是一個(gè)經(jīng)驗(yàn)數(shù)據(jù)。

例如:0.001uF陶瓷電容,如果安裝到電路板上后總的寄生電感為1.6nH,那么其安裝后的諧振頻率為125.8MHz,諧振周期為 7.95ps。假設(shè)信號(hào)在電路板上的傳播速度為166ps/inch,則波長為47.9英寸。電容去耦半徑為47.9/50=0.958英寸,大約等于 2.4厘米。 本例中的電容只能對(duì)它周圍2.4厘米范圍內(nèi)的電源噪聲進(jìn)行補(bǔ)償,即它的去耦半徑2.4厘米。不同的電容,諧振頻率不同,去耦半徑也不同。對(duì)于大電 容,因?yàn)槠渲C振頻率很低,對(duì)應(yīng)的波長非常長,因而去耦半徑很大,這也是為什么我們不太關(guān)注大電容在電路板上放置位置的原因。對(duì)于小電容,因去耦半徑很小, 應(yīng)盡可能的靠近需要去耦的芯片,這正是大多數(shù)資料上都會(huì)反復(fù)強(qiáng)調(diào)的,小電容要盡可能近的靠近芯片放置。

綜上所述,在選擇去耦電容時(shí),需要考慮的因素有電容的ESR、ESL值,諧振頻率,布局時(shí)要注意根據(jù)IC電源引腳的數(shù)目和周圍布局 空間決定去耦電容數(shù)目,根據(jù)去耦半徑?jīng)Q定具體的布局位置。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23170

    瀏覽量

    400109
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6096

    瀏覽量

    151045
  • 去耦電容
    +關(guān)注

    關(guān)注

    11

    文章

    316

    瀏覽量

    22479

原文標(biāo)題:巴鐵和中國關(guān)系到底有多鐵?

文章出處:【微信號(hào):UCAS2004,微信公眾號(hào):國科環(huán)宇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,
    的頭像 發(fā)表于 01-07 09:21 ?381次閱讀
    104條關(guān)于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    什么是?為什么要選什么是?

    通過添加電容器減少電源噪聲,陶瓷電容因其高頻響應(yīng)好、ESR和ESL低,適合作為
    的頭像 發(fā)表于 01-03 10:29 ?210次閱讀
    什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b>?為什么<b class='flag-5'>去</b><b class='flag-5'>耦</b>要選什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b>?

    三星貼片電容識(shí)別代碼方法

    三星貼片電容代碼識(shí)別方法主要基于其型號(hào)編碼中的特定部分。以下是一個(gè)詳細(xì)的識(shí)別步驟和說明: ? ?一、識(shí)別代碼的基本步驟 ? ?查看
    的頭像 發(fā)表于 12-13 16:17 ?267次閱讀
    三星貼片<b class='flag-5'>電容</b>識(shí)別<b class='flag-5'>容</b><b class='flag-5'>值</b>代碼方法

    貼片電容代理:高貼片電容的應(yīng)用

    貼片電容在多個(gè)領(lǐng)域有著廣泛的應(yīng)用。以下是一些主要的應(yīng)用場(chǎng)景: ? 1、電源電路:在電源電路中,高貼片
    的頭像 發(fā)表于 10-21 16:11 ?274次閱讀

    電容的工作原理和特性

    電容,也被稱為退電容,是電路中裝設(shè)在元件的電源端的電容。它的工作原理基于
    的頭像 發(fā)表于 10-10 15:19 ?950次閱讀

    電容怎么劃分

    電容的高與低主要根據(jù)電容大小來劃分,具體可以參考以下幾個(gè)方面: 一、
    的頭像 發(fā)表于 09-20 18:04 ?2154次閱讀

    電容的擺放位置和作用

    電容(Decoupling Capacitor)在電子電路設(shè)計(jì)中扮演著至關(guān)重要的角色,它們用于減少電源線上的噪聲,確保電路的穩(wěn)定性和性能。
    的頭像 發(fā)表于 09-19 10:54 ?790次閱讀

    貼片電容0603的耐壓是多少?不同有區(qū)別嗎?

    首先,貼片電容是由不同制造工藝和電容介質(zhì)決定的,在行業(yè)中看起來相似的貼片電容產(chǎn)品,但是他們的電容
    的頭像 發(fā)表于 09-09 16:35 ?1842次閱讀

    請(qǐng)問PVCC上的電容220uF是怎么計(jì)算的?

    我想問下PVCC上的電容220uF是怎么計(jì)算的?
    發(fā)表于 08-22 06:23

    如何設(shè)計(jì)RC的R和C的?

    如何設(shè)計(jì)RC的R和C的,最后一句話的意思是負(fù)載電流的變化決定R和C的,能舉個(gè)例子怎么計(jì)算這個(gè)
    發(fā)表于 08-14 07:47

    詳解電容電容PCB布局布線

    從電源上看,沒有電容的時(shí)候如左側(cè)的波形,加上了電容之后變成了右側(cè)的樣子,供電電壓的波形變
    的頭像 發(fā)表于 03-27 14:08 ?3804次閱讀
    <b class='flag-5'>詳解</b><b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>:<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b>的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    電容的作用

    電容的作用是將信號(hào)電源引腳的輸出干擾作為濾除對(duì)象,防止干擾信號(hào)返回電源。
    的頭像 發(fā)表于 02-20 15:55 ?1566次閱讀

    旁路電容電容的異同

    電容,也稱為耦合電容或退電容,是電路中裝設(shè)在
    的頭像 發(fā)表于 02-18 15:20 ?1065次閱讀

    什么是電容 有什么作用

    電容(decoupling)通常放置在芯片的電源引腳附近,用于濾除由于芯片自身用電過程中信號(hào)跳變產(chǎn)生的電源引腳對(duì)外的波形輸出。 在數(shù)字電路中,當(dāng)電路從一個(gè)狀態(tài)轉(zhuǎn)換為另一種狀態(tài)時(shí),會(huì)在電源線上產(chǎn)生
    的頭像 發(fā)表于 02-16 16:54 ?2138次閱讀
    什么是<b class='flag-5'>去</b><b class='flag-5'>耦</b><b class='flag-5'>電容</b> 有什么作用

    電容越大越好嗎,電容選擇

    低通濾波器;二是蓄能作用,在有源器件開關(guān)的時(shí)候電流的急劇變化可能不能及時(shí)供給,此時(shí)該電容就可以起到供給電流的作用。在數(shù)字電路中,典型的電容
    的頭像 發(fā)表于 02-10 14:57 ?2720次閱讀