欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V新CPU為端側(cè)大模型落地應(yīng)用提供新范式

RISCV國際人才培養(yǎng)認(rèn)證中心 ? 2024-11-20 01:08 ? 次閱讀

縱觀歷史,但凡能夠大幅提升生產(chǎn)力的技術(shù)必將大規(guī)模應(yīng)用并深刻改變社會(huì)發(fā)展進(jìn)程。以大模型為代表的新AI第一次使智能體具備了主動(dòng)學(xué)習(xí)和泛化能力,為生產(chǎn)力的發(fā)展帶來質(zhì)的飛躍,未來數(shù)字世界和物理世界的絕大多數(shù)事物都將接入大模型新AI,進(jìn)行智能化升級(jí),引發(fā)新一輪工業(yè)革命。

互聯(lián)網(wǎng)和移動(dòng)互聯(lián)網(wǎng)的發(fā)展歷史表明,越貼近用戶,其應(yīng)用場(chǎng)景越大,產(chǎn)業(yè)價(jià)值越高。大模型最大的應(yīng)用場(chǎng)景在終端和邊緣端。未來所有的終端和邊緣端設(shè)備都值得用大模型重新做一遍,為數(shù)十萬億規(guī)模的電子信息制造業(yè)提供增量市場(chǎng)和高質(zhì)量發(fā)展的機(jī)遇。

大模型需要在資源有限的終端設(shè)備上高效運(yùn)行,對(duì)芯片的AI部署通用性、易用性、經(jīng)濟(jì)性等提出了更高的要求。進(jìn)迭時(shí)空的實(shí)踐表明,RISC-V作為開源開放的下一代計(jì)算架構(gòu),以通用CPU核為基礎(chǔ),結(jié)合少量DSA定制和大量微架構(gòu)創(chuàng)新,不僅具備完整CPU功能,更擁有強(qiáng)大的原生AI算力,可以為端側(cè)大模型落地應(yīng)用提供全新的解決方案。

1

RISC-V新CPU提供強(qiáng)大的AI通用性

進(jìn)迭時(shí)空SpacemiT Key StoneK1憑借其開放性和可編程性,能夠輕松接入ONNXRuntime等主流開源生態(tài)。這一特性不僅降低了部署大量現(xiàn)有AI模型的門檻,還天然支持了timm、onnx modelzoo、ppl modelzoo等開源模型倉庫的模型,以及所有的公開onnx模型。這意味著,無論是傳統(tǒng)的小模型還是當(dāng)下火熱的大模型,如qwen系列、llama系列、minicpm系列、phi系列、chatglm系列、gemma系列等,都能在這款A(yù)I CPU上得到高效支持。

尤其是,進(jìn)迭時(shí)空SpacemiT Key StoneK1的原生AI算力具有極強(qiáng)的可編程性,支持主流低bit量化方式,從而極大地降低了大模型的帶寬需求。K1芯片運(yùn)行主流的5億參數(shù)大模型可以實(shí)現(xiàn)每秒20個(gè)token的優(yōu)異性能。

2

RISC-V新CPU提供強(qiáng)大的AI便捷性

借助主流開源生態(tài),進(jìn)迭時(shí)空不僅擴(kuò)充了模型倉庫,還實(shí)現(xiàn)了低成本的遷移ONNXRuntime生態(tài)中的各種案例。此外,通過云端通用AI助手,用戶只需通過自然語言描述,即可實(shí)現(xiàn)AI部署。由于AI CPU支持全集ONNX算子,用戶只需修改模型路徑和攝像頭設(shè)備號(hào),即可成功進(jìn)行部署,極大地簡(jiǎn)化了操作流程。

3

RISC-V新CPU構(gòu)建本地大模型推理應(yīng)用

進(jìn)迭時(shí)空在SpacemiT Key StoneK1芯片上構(gòu)建了以通義千問(qwen2.5-1.5B-coder)為基礎(chǔ)的本地AI助手。借助本地AI助手,用戶可以通過自然語言描述實(shí)現(xiàn)AI部署,無需依賴網(wǎng)絡(luò)連接,進(jìn)一步提升了AI應(yīng)用的便捷性和安全性。



未來,進(jìn)迭時(shí)空將繼續(xù)堅(jiān)持RISC-V+AI技術(shù)路線,通過技術(shù)創(chuàng)新帶來更具競(jìng)爭(zhēng)力的解決方案,為大模型在終端和邊緣端的普及提供強(qiáng)有力的支持。


來源:進(jìn)迭時(shí)空

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    10918

    瀏覽量

    213164
  • RISC-V
    +關(guān)注

    關(guān)注

    45

    文章

    2331

    瀏覽量

    46687
  • 大模型
    +關(guān)注

    關(guān)注

    2

    文章

    2613

    瀏覽量

    3232
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    SiFive 推出高性能 Risc-V CPU 開發(fā)板 HiFive Premier P550

    一波 RISC-V 開發(fā)浪潮。P550 Premier 采用 ESWIN EIC7700X SoC,配備四核 SiFive P550 64 位 OOO CPU 集群,開發(fā)人員提供了創(chuàng)
    的頭像 發(fā)表于 12-16 11:16 ?549次閱讀
    SiFive 推出高性能 <b class='flag-5'>Risc-V</b> <b class='flag-5'>CPU</b> 開發(fā)板 HiFive Premier P550

    RISC-V,即將進(jìn)入應(yīng)用的爆發(fā)期

    RISC-V是一種開放標(biāo)準(zhǔn)指令集架構(gòu) (ISA),最初由加州大學(xué)伯克利分校的研究人員于2010年開發(fā)。業(yè)界稱,這種開源特性芯片設(shè)計(jì)者提供了極大的靈活性,可以根據(jù)具體需求定制AI加速器。 而AI
    發(fā)表于 10-31 16:06

    加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !

    加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進(jìn)步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將
    的頭像 發(fā)表于 09-10 08:08 ?520次閱讀
    加入全球 <b class='flag-5'>RISC-V</b> Advocate 行列,共筑 <b class='flag-5'>RISC-V</b> 的未來 !

    RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    沁恒在歷屆峰會(huì)上分享RISC-V在MCU領(lǐng)域的創(chuàng)新成果,和大家共同見證了本土RISC-V產(chǎn)業(yè)的成長(zhǎng)。早在第一屆RISC-V中國峰會(huì)上,沁恒就公開了青稞RISC-V系列量產(chǎn)芯片的關(guān)鍵技術(shù)
    的頭像 發(fā)表于 08-30 18:18 ?1666次閱讀
    <b class='flag-5'>RISC-V</b> Summit China 2024  青稞<b class='flag-5'>RISC-V</b>+接口PHY,賦能<b class='flag-5'>RISC-V</b>高效<b class='flag-5'>落地</b>

    RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地

    裝,針對(duì)各式客戶量體裁衣。 07 免費(fèi)專業(yè)開發(fā)環(huán)境 MRS讓RISC-V落地更省 沁恒重視廣大工程師群體,通過配套、完善RISC-V的開發(fā)工具,客戶
    發(fā)表于 08-30 17:37

    2024 RISC-V 中國峰會(huì):華秋電子助力RISC-V生態(tài)!

    百家業(yè)界領(lǐng)先企業(yè)及頂尖研究機(jī)構(gòu)的專家學(xué)者,吸引了約3000名開發(fā)者、學(xué)者及行業(yè)精英親臨現(xiàn)場(chǎng)。在峰會(huì)前后,還策劃了超過20場(chǎng)豐富多彩的同期活動(dòng),全球開發(fā)者提供了一個(gè)深入交流、碰撞思想、共謀RISC-V
    發(fā)表于 08-26 16:46

    risc-v的發(fā)展歷史

    本的RISC-V指令集架構(gòu),即RISC-V v2.0。這個(gè)版本32位和64位的RISC-V架構(gòu)定義了基本的指令集,并概述了未來的擴(kuò)展指令集
    發(fā)表于 07-29 17:20

    建設(shè)進(jìn)展 | 全球首家 RISC-V 開源創(chuàng)新中心落地深圳

    創(chuàng)新中心】應(yīng)運(yùn)而生,即將落地!【RISC-V開源創(chuàng)新中心】是全球首家RISC-V線下載體,致力于打造全球領(lǐng)先的開源芯片產(chǎn)業(yè)高地。中心以項(xiàng)目合作、政策申報(bào)、人才培訓(xùn)、
    的頭像 發(fā)表于 07-25 08:36 ?508次閱讀
    建設(shè)進(jìn)展 | 全球首家 <b class='flag-5'>RISC-V</b> 開源創(chuàng)新中心<b class='flag-5'>落地</b>深圳

    RISC-V為何如此重要?

    本文由半導(dǎo)體產(chǎn)業(yè)縱橫(ID:ICVIEWS)編譯自xda-developersRISC-V正在緩慢而悄然地改變CPU市場(chǎng)。RISC-V在過去幾年中一直是行業(yè)流行語,它正在慢慢改變半導(dǎo)體市場(chǎng)。但是
    的頭像 發(fā)表于 04-29 08:28 ?476次閱讀
    <b class='flag-5'>RISC-V</b>為何如此重要?

    IC咖啡沙龍“芯未來”公益講座丨仇健樂:RISC-V指令架構(gòu)賦能側(cè)智能芯片產(chǎn)業(yè)化落地

    4月18日,由張江高科、IC咖啡聯(lián)合主辦的“芯未來”公益講座【2024第十場(chǎng)】“RISC-V指令架構(gòu)賦能側(cè)智能芯片產(chǎn)業(yè)化落地”如約開講。本次講座榮幸邀請(qǐng)到時(shí)擎科技研發(fā)副總裁仇健樂先生
    的頭像 發(fā)表于 04-24 08:16 ?381次閱讀
    IC咖啡沙龍“芯未來”公益講座丨仇健樂:<b class='flag-5'>RISC-V</b>指令架構(gòu)賦能<b class='flag-5'>端</b><b class='flag-5'>側(cè)</b>智能芯片產(chǎn)業(yè)化<b class='flag-5'>落地</b>

    解鎖RISC-V技術(shù)力量丨曹英杰:RISC-V與大模型探索

    助力RISC-V開發(fā)等話題,多位業(yè)內(nèi)嘉賓發(fā)表了主旨演講。會(huì)上,時(shí)擎科技高級(jí)技術(shù)總監(jiān)曹英杰以“RISC-V與大模型探索”題,將大模型作為切入
    的頭像 發(fā)表于 04-16 08:16 ?817次閱讀
    解鎖<b class='flag-5'>RISC-V</b>技術(shù)力量丨曹英杰:<b class='flag-5'>RISC-V</b>與大<b class='flag-5'>模型</b>探索

    RISC-V廠商正在AI領(lǐng)域積極布局!

    、精簡(jiǎn)、可拓展的優(yōu)勢(shì),發(fā)展高性能、低功耗的邊緣側(cè)、側(cè)AI推理芯片提供了充足空間。 ? AI 正在成為
    的頭像 發(fā)表于 04-09 00:13 ?4564次閱讀
    <b class='flag-5'>RISC-V</b>廠商正在AI領(lǐng)域積極布局!

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強(qiáng)RISC-V生態(tài)系統(tǒng)布局

    瑞薩推出采用自研CPU內(nèi)核的通用32位RISC-V MCU 加強(qiáng)RISC-V生態(tài)系統(tǒng)布局 RISC-V MCU開發(fā)人員帶來低功耗、高性能的
    發(fā)表于 03-28 19:00 ?642次閱讀

    RISC-V 基礎(chǔ)學(xué)習(xí):RISC-V 基礎(chǔ)介紹

    免費(fèi)使用這套規(guī)范,構(gòu)建CPU 芯片產(chǎn)品。 9.2 指令集命名方式 以RV 2前綴,然后是位寬,最后代表是指令集的字母集合: RV[###][abc......xyz] 符號(hào) 說明 RV RISC-V
    發(fā)表于 03-12 10:25

    Imagination:RISC-V CPU的重要力量

    根據(jù)SHD集團(tuán)最近發(fā)布的報(bào)告顯示,RISC-V正全速發(fā)展中。通過分析從2021年到2030年這十年間RISC-V核在不同應(yīng)用和功能領(lǐng)域的潛在市場(chǎng),作者RichWawrzyniak得出結(jié)論稱,到
    的頭像 發(fā)表于 03-07 08:26 ?823次閱讀
    Imagination:<b class='flag-5'>RISC-V</b> <b class='flag-5'>CPU</b>的重要力量