一 概述
該平臺(tái)是由16nm工藝的的XCUV9P+ZU9EG構(gòu)建的一款標(biāo)準(zhǔn)6U VPX高性能數(shù)據(jù)處理平臺(tái),VPX P1上定義4個(gè)x4 GTY,P2上1路PCIe x16接口、P3~P6上引出了大量GTY/GTH以及RS422/GPIO信號(hào)。板卡提供2個(gè)FMC+接口、可搭配我司各類FMC子卡使用,實(shí)現(xiàn)數(shù)據(jù)采集處理。板卡設(shè)計(jì)滿足工業(yè)級(jí)要求,可用于軟件無線電,雷達(dá)與衛(wèi)星信號(hào)處理等。
Virtex UltraScale+:VU9P-2FLGB2104I;
Zynq Ultrascale+ MPSOC:XCZU9EG-2FFVB1156I;
2個(gè)標(biāo)準(zhǔn)FMC+接口,支持x16 GTY@25Gbps/lane高速串行總線,可搭配各類FMC子卡使用;
板卡芯片全部采用工業(yè)級(jí)芯片
二、主要技術(shù)參數(shù)
主芯片
Virtex UltraScale+:VU9P-2FLGB2104I ;
Ultrascale+ MPSOC:XCZU9EG-2FFVB1156I;
原理框圖
![wKgZO2d_JpOADI4kAADoTsPF7dw539.png](https://file1.elecfans.com/web3/M00/05/5E/wKgZO2d_JpOADI4kAADoTsPF7dw539.png)
主要技術(shù)指標(biāo)
VPX-P0接口:
12V供電;
VCAUX_3.3V供電;
VPX-P1接口:
4個(gè)x4 GTY,可實(shí)現(xiàn)SRIO/AORURA等;
VPX-P2接口:
4個(gè)x4 GTY,實(shí)現(xiàn)PCIe3.0x16或者2個(gè)PCIe3.0x8;
VPX-P3接口:
4組RS422,16對(duì)LVDS差分對(duì);
VPX-P4接口:
PS x4 GTR;
VPX-P5接口:
1個(gè)x4 GTY;
VPX-P6接口:
ZYNQ PL 4個(gè)x4 GTH
2個(gè)FMC+接口指標(biāo):
標(biāo)準(zhǔn)FMC+(HPC)接口,符合VITA57.4規(guī)范;
支持x16GTY@25Gbps/lane高速串行總線;
支持57對(duì)LVDS信號(hào)(LA/HA,無HB);
+12V/+VADJ供電,供電功率≥15W;
VU9P動(dòng)態(tài)存儲(chǔ)性能:
緩存數(shù)量:2組獨(dú)立的DDR4 SDRAM;
存儲(chǔ)帶寬:每組64位,2.4GHz數(shù)據(jù)率;
存儲(chǔ)容量:每組最大支持4GByte DDR4 SDRAM;
ZYNQ接口及性能:
PS上1組64bit DDR4 SDRAM;
PS千兆網(wǎng)口RJ45;
PS EMMC/SD卡;
其它接口性能:
每個(gè)FPGA板載2個(gè)SPI Flash用于FPGA的加載;
物理與電氣特性
板卡尺寸:1233.35 x 160mm;
板卡供電:7A max@+12V;
散熱方式:風(fēng)冷或?qū)Ю渖幔?/span>
環(huán)境特性:
工作溫度:-40°~85°C;
工作濕度:5%-95%;
參考設(shè)計(jì)
PCIE接口測試程序;
DDR4接口測試程序;
FMC子卡測試程序;
背板互聯(lián)接口程序開發(fā);
可根據(jù)客戶要求提供定制服務(wù);
審核編輯 黃宇
-
數(shù)據(jù)處理
+關(guān)注
關(guān)注
0文章
614瀏覽量
28638 -
vpx
+關(guān)注
關(guān)注
0文章
18瀏覽量
10204
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
基于KU115的3U VPX高性能處理平臺(tái)
![基于KU115的3<b class='flag-5'>U</b> <b class='flag-5'>VPX</b><b class='flag-5'>高性能</b><b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>](https://file1.elecfans.com/web3/M00/05/5E/wKgZO2d_KL-AHYvsAACKWHprLtc366.png)
基于6U VPX的TMS320C6678+XCVU9P的高性能處理平臺(tái)
![基于<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>的TMS320C6678+<b class='flag-5'>XCVU9P</b>的<b class='flag-5'>高性能</b><b class='flag-5'>處理</b><b class='flag-5'>平臺(tái)</b>](https://file1.elecfans.com/web3/M00/05/5F/wKgZO2d_K8WAd5hZAADV4Go6pcE120.png)
高速數(shù)據(jù)計(jì)算卡設(shè)計(jì)原理圖:512-基于ZU19EG的4路100G 8路40G的光纖匯流計(jì)算卡
![高速數(shù)據(jù)計(jì)算卡設(shè)計(jì)原理圖:512-基于<b class='flag-5'>ZU19EG</b>的4路100G 8路40G的光纖匯流計(jì)算卡](https://file1.elecfans.com/web3/M00/00/F3/wKgZPGdPs2GAQmRAAABPCsXdSuw775.png)
刀片計(jì)算機(jī)設(shè)計(jì)原理圖:194-6U VPX(I7-6代,2路存儲(chǔ)2路萬兆)刀片計(jì)算機(jī)(M7)
![刀片計(jì)算機(jī)設(shè)計(jì)原理圖:194-<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>(I7-<b class='flag-5'>6</b>代,2路存儲(chǔ)2路萬兆)刀片計(jì)算機(jī)(M7)](https://file1.elecfans.com/web3/M00/00/76/wKgZO2dJauWAJK_DAAHd8rUpiUs170.png)
刀片計(jì)算機(jī)設(shè)計(jì)方案:192-6U VPX i7 刀片計(jì)算機(jī)
![刀片計(jì)算機(jī)設(shè)計(jì)方案:192-<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> i7 刀片計(jì)算機(jī)](https://file1.elecfans.com/web3/M00/00/74/wKgZPGdJaPWAYBsmAAgfUzBWPGc333.png)
XCVU13P板卡設(shè)計(jì)原理圖:509-基于XCVU13P的4路QSFP28光纖PCIeX16收發(fā)卡
![<b class='flag-5'>XCVU13P</b>板卡設(shè)計(jì)原理圖:509-基于<b class='flag-5'>XCVU13P</b>的4路QSFP28光纖PCIeX16收發(fā)卡](https://file1.elecfans.com/web2/M00/0C/00/wKgZomc9Qj-AI47nAABlRp1qzfA755.png)
基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號(hào)處理卡
![基于DSP TMS320C6678+FPGA XC7V690T的<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>信號(hào)<b class='flag-5'>處理</b>卡](https://file1.elecfans.com/web2/M00/0B/26/wKgZomctzReAYbzPAAlXDIR_lUM531.png)
基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡
![基于<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號(hào)<b class='flag-5'>處理</b>板卡](https://file1.elecfans.com//web2/M00/0B/07/wKgZomcsOSKAJpjyAAP4D_m7skI930.jpg)
XCVU9P 板卡設(shè)計(jì)原理圖:616-基于6U VPX XCVU9P+XCZU7EV的雙FMC信號(hào)處理板卡 高性能數(shù)字計(jì)算卡
![<b class='flag-5'>XCVU9P</b> 板卡設(shè)計(jì)原理圖:616-基于<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b> <b class='flag-5'>XCVU9P</b>+XCZU7EV的雙FMC信號(hào)<b class='flag-5'>處理</b>板卡 <b class='flag-5'>高性能</b>數(shù)字計(jì)算卡](https://file1.elecfans.com/web1/M00/F3/5C/wKgZoWcWBlaAMqZUAACA70R-qVg819.png)
圖像信號(hào)處理板設(shè)計(jì)原理圖:531-基于3U PXIe 的ZU7EV的通用主控板
![圖像信號(hào)<b class='flag-5'>處理</b>板設(shè)計(jì)原理圖:531-基于3<b class='flag-5'>U</b> PXIe 的<b class='flag-5'>ZU</b>7EV的通用主控板](https://file1.elecfans.com/web2/M00/09/A0/wKgaomb6Gj2Ae8OKAABV437WQq8371.png)
Semidrive X9P/X9U 電源設(shè)計(jì)
![Semidrive X<b class='flag-5'>9P</b>/X<b class='flag-5'>9U</b> 電源設(shè)計(jì)](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
產(chǎn)品原理圖:619-基于雙FMC接口 ZU19EG 的6U VPX采集存儲(chǔ)計(jì)算處理卡
![產(chǎn)品原理圖:619-基于雙FMC接口 <b class='flag-5'>ZU19EG</b> 的<b class='flag-5'>6U</b> <b class='flag-5'>VPX</b>采集存儲(chǔ)計(jì)算<b class='flag-5'>處理</b>卡](https://file1.elecfans.com/web2/M00/DF/35/wKgaomYvFL6ADxNVAAFcIQKfYWM816.png)
KU115+ZU19EG+DSP6678的雙FMC 6U VPX處理板
![KU115+<b class='flag-5'>ZU19EG</b>+DSP6678的雙FMC <b class='flag-5'>6U</b> <b class='flag-5'>VPX</b><b class='flag-5'>處理</b>板](https://file1.elecfans.com/web2/M00/C7/5E/wKgZomYTX6KAP5ACAAIRp9a_t2k612.png)
評(píng)論