欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

摩爾定律發(fā)展正在減緩 未來處理器因?yàn)橹瞥躺?jí)所帶來的效能提升將會(huì)有所限制

半導(dǎo)體動(dòng)態(tài) ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師吳畏 ? 2018-11-27 16:15 ? 次閱讀

日前,處理器大廠AMD的技術(shù)長(zhǎng)Mark Papermaste表示,因?yàn)槟柖桑∕oore’s law)的發(fā)展正在減緩,而且半導(dǎo)體制程也變得更加昂貴的情況下,當(dāng)前沒法得到過去那樣的頻率提升。因此,外界解讀,Mark Papermaste正在暗示,未來處理器因?yàn)橹瞥躺?jí)所帶來的效能提升,將會(huì)有所限制。

報(bào)導(dǎo)指出,不久前AMD才發(fā)表了全球首款x86架構(gòu)7納米制程CPUGPU,采用的是Zen 2架構(gòu),而且還宣布了Zen 3架構(gòu)和7納米+制程都在持續(xù)穩(wěn)定的發(fā)展當(dāng)中。對(duì)此,Mark Papermaster表示,內(nèi)含EUV技術(shù)的7納米+制程主要是針對(duì)處理器在能耗方面的提升,對(duì)于設(shè)備效能的提升則只是適度的。

據(jù)了解,之前AMD所發(fā)表的7納米制程處理器和GPU,均是采用臺(tái)積電的7納米制程技術(shù)。而根據(jù)資料顯示,未來內(nèi)含EUV技術(shù)的7納米+制程改變的只是制程的流程,使得電晶體密度再提升20%,功耗降低10%,但性能的提升不會(huì)太過明顯。所以,Mark Papermaster的說法就是在強(qiáng)調(diào)這個(gè)部分。

報(bào)導(dǎo)進(jìn)一步指出,根據(jù)AMD官方的資料指出,從14納米到7納米制程,處理器的效能提升為25%,功耗的提升則達(dá)到50%,這說明了摩爾定律當(dāng)前正面臨提升減緩的問題,或者更嚴(yán)重點(diǎn)說就是停滯的狀況。因此,未來7納米+制程之后也將再次面臨一個(gè)性能的瓶頸,在這之后的處理器性能提升將會(huì)越來越困難,只能寄希望于功耗的降低。

因此,Mark Papermaste的說法,是否是對(duì)用戶暗示未來Zen 3架構(gòu),甚至更新架構(gòu)的處理器都只會(huì)有較大幅度的能耗提升,而效能提升將不會(huì)太明顯?這部分就有待日后在持續(xù)觀察。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19440

    瀏覽量

    231324
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5503

    瀏覽量

    134697
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    637

    瀏覽量

    79250
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    擊碎摩爾定律!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    增加一倍,性能也將提升一倍。過去很長(zhǎng)一段時(shí)間,摩爾定律被認(rèn)為是全球半導(dǎo)體產(chǎn)業(yè)進(jìn)步的基石。如今,這一定律已經(jīng)逐漸失效,延續(xù)摩爾和超越摩爾路線紛
    的頭像 發(fā)表于 06-04 00:06 ?4161次閱讀
    擊碎<b class='flag-5'>摩爾定律</b>!英偉達(dá)和AMD將一年一款新品,均提及HBM和先進(jìn)封裝

    混合鍵合中的銅連接:或成摩爾定律救星

    將兩塊或多塊芯片疊放在同一個(gè)封裝中。這使芯片制造商能夠增加處理器和內(nèi)存中的晶體管數(shù)量,雖然晶體管的縮小速度已普遍放緩,但這曾推動(dòng)摩爾定律發(fā)展。2024年5月,在美國(guó)丹佛舉行的IEEE電子器件與技術(shù)大會(huì)(ECTC)上,來自世界各地
    的頭像 發(fā)表于 02-09 09:21 ?146次閱讀
    混合鍵合中的銅連接:或成<b class='flag-5'>摩爾定律</b>救星

    石墨烯互連技術(shù):延續(xù)摩爾定律的新希望

    半導(dǎo)體行業(yè)長(zhǎng)期秉持的摩爾定律(該定律規(guī)定芯片上的晶體管密度大約每?jī)赡陸?yīng)翻一番)越來越難以維持??s小晶體管及其間互連的能力正遭遇一些基本的物理限制。特別是,當(dāng)銅互連按比例縮小時(shí),其電阻率急劇上升,這會(huì)
    的頭像 發(fā)表于 01-09 11:34 ?245次閱讀

    摩爾定律是什么 影響了我們哪些方面

    摩爾定律是由英特爾公司創(chuàng)始人戈登·摩爾提出的,它揭示了集成電路上可容納的晶體管數(shù)量大約每18-24個(gè)月增加一倍的趨勢(shì)。該定律不僅推動(dòng)了計(jì)算機(jī)硬件的快速發(fā)展,也對(duì)多個(gè)領(lǐng)域產(chǎn)生了深遠(yuǎn)影響。
    的頭像 發(fā)表于 01-07 18:31 ?364次閱讀

    摩爾定律時(shí)代,提升集成芯片系統(tǒng)化能力的有效途徑有哪些?

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)當(dāng)前,終端市場(chǎng)需求呈現(xiàn)多元化、智能化的發(fā)展趨勢(shì),芯片制造則已經(jīng)進(jìn)入后摩爾定律時(shí)代,這就導(dǎo)致先進(jìn)的工藝制程雖仍然是芯片性能提升的重要手段,但效果已經(jīng)不如從前
    的頭像 發(fā)表于 12-03 00:13 ?2509次閱讀

    CMOS 2.0:摩爾定律的新篇章

    這一部分不會(huì)改變,但處理器和其他復(fù)雜CMOS芯片的制造方式將會(huì)發(fā)生變化。 CMOS技術(shù),作為微處理器制造的核心技術(shù),自20世紀(jì)60年代以來一直在推動(dòng)著電子產(chǎn)業(yè)的發(fā)展。然而,隨著技術(shù)的不
    的頭像 發(fā)表于 11-18 09:16 ?261次閱讀

    晶圓廠與封測(cè)廠攜手,共筑先進(jìn)封裝新未來

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,摩爾定律逐漸逼近物理極限,傳統(tǒng)依靠縮小晶體管尺寸來提升性能的方法面臨嚴(yán)峻挑戰(zhàn)。在此背景下,先進(jìn)封裝技術(shù)作為超越摩爾定律的重要途徑,正成為半導(dǎo)體行業(yè)新的焦點(diǎn)。晶
    的頭像 發(fā)表于 09-24 10:48 ?707次閱讀
    晶圓廠與封測(cè)廠攜手,共筑先進(jìn)封裝新<b class='flag-5'>未來</b>

    高算力AI芯片主張“超越摩爾”,Chiplet與先進(jìn)封裝技術(shù)迎百家爭(zhēng)鳴時(shí)代

    電子發(fā)燒友網(wǎng)報(bào)道(文/吳子鵬)英特爾CEO基辛格此前表示,摩爾定律并沒有失效,只是變慢了,節(jié)奏周期正在放緩至三年。當(dāng)然,摩爾定律不僅是周期從18個(gè)月變?yōu)榱?年,且開發(fā)先進(jìn)制程成本高昂,
    的頭像 發(fā)表于 09-04 01:16 ?3481次閱讀
    高算力AI芯片主張“超越<b class='flag-5'>摩爾</b>”,Chiplet與先進(jìn)封裝技術(shù)迎百家爭(zhēng)鳴時(shí)代

    “自我實(shí)現(xiàn)的預(yù)言”摩爾定律,如何繼續(xù)引領(lǐng)創(chuàng)新

    未來的自己制定了一個(gè)遠(yuǎn)大但切實(shí)可行的目標(biāo)一樣, 摩爾定律是半導(dǎo)體行業(yè)的自我實(shí)現(xiàn) 。雖然被譽(yù)為技術(shù)創(chuàng)新的“黃金法則”,但一些事情尚未廣為人知……. 1.?戈登·摩爾完善過摩爾定律的定義
    的頭像 發(fā)表于 07-05 15:02 ?340次閱讀

    封裝技術(shù)會(huì)成為摩爾定律未來嗎?

    你可聽說過摩爾定律?在半導(dǎo)體這一領(lǐng)域,摩爾定律幾乎成了預(yù)測(cè)未來的神話。這條定律,最早是由英特爾聯(lián)合創(chuàng)始人戈登·摩爾于1965年提出,簡(jiǎn)單地說
    的頭像 發(fā)表于 04-19 13:55 ?417次閱讀
    封裝技術(shù)會(huì)成為<b class='flag-5'>摩爾定律</b>的<b class='flag-5'>未來</b>嗎?

    為什么使用FPGA?FPGA為什么比GPU的延遲低這么多?

    眾所周知,通用處理器(CPU)的摩爾定律已入暮年,而機(jī)器學(xué)習(xí)和 Web 服務(wù)的規(guī)模卻在指數(shù)級(jí)增長(zhǎng)。
    的頭像 發(fā)表于 04-16 16:35 ?2345次閱讀
    為什么使用FPGA?FPGA為什么比GPU的延遲低這么多?

    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的發(fā)展及其給高端FPGA帶來的優(yōu)勢(shì)

    摩爾定律的推動(dòng)下,集成電路工藝取得了高速發(fā)展,單位面積上的晶體管數(shù)量不斷增加。
    的頭像 發(fā)表于 04-02 11:46 ?1566次閱讀
    ?淺析片上網(wǎng)絡(luò)(NoC)技術(shù)的<b class='flag-5'>發(fā)展</b>及其給高端FPGA<b class='flag-5'>帶來</b>的優(yōu)勢(shì)

    FinFET是什么?22nm以下制程為什么要引入FinFET呢?

    隨著芯片特征尺寸的不斷減小,傳統(tǒng)的平面MOSFET由于短溝道效應(yīng)的限制,難以繼續(xù)按摩爾定律縮小尺寸。
    的頭像 發(fā)表于 03-26 10:19 ?4075次閱讀
    FinFET是什么?22nm以下<b class='flag-5'>制程</b>為什么要引入FinFET呢?

    功能密度定律是否能替代摩爾定律?摩爾定律和功能密度定律比較

    眾所周知,隨著IC工藝的特征尺寸向5nm、3nm邁進(jìn),摩爾定律已經(jīng)要走到盡頭了,那么,有什么定律能接替摩爾定律呢?
    的頭像 發(fā)表于 02-21 09:46 ?849次閱讀
    功能密度<b class='flag-5'>定律</b>是否能替代<b class='flag-5'>摩爾定律</b>?<b class='flag-5'>摩爾定律</b>和功能密度<b class='flag-5'>定律</b>比較