欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在電子設(shè)計領(lǐng)域,高性能設(shè)計有其獨特挑戰(zhàn)

工程師兵營 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-04-09 06:28 ? 次閱讀

近些年,日益增多的高頻信號設(shè)計與穩(wěn)步增加的電子系統(tǒng)性能緊密相連。隨著系統(tǒng)性能的提高,PCB設(shè)計師的挑戰(zhàn)與日俱增:更微小的晶粒,更密集的電路板布局,更低功耗的芯片要求。隨著所有技術(shù)的迅猛發(fā)展,我們已成為高速設(shè)計的核心,需要考慮其復雜性和所有因素。

回顧

在過去30年,PCB設(shè)計發(fā)生了很大變化。 1987年,我們認為0.5微米是技術(shù)的終結(jié)者,但今天,22納米工藝已變成了常態(tài)。如下圖所示,1985年的邊緣速率推進了設(shè)計復雜性的提升(通常為30納秒),而如今邊緣速率已變成1納秒。

graph.png

過去30年邊緣速率的變化

技術(shù)進步中伴隨各種問題

技術(shù)的進步總是伴隨著一系列問題。隨著系統(tǒng)性能的提升和高速設(shè)計的采納,一些問題必須在設(shè)計環(huán)境中進行處理。下面,我們來總結(jié)一下面臨的挑戰(zhàn):

信號質(zhì)量

IC制造商傾向于更低的核心電壓和更高的工作頻率,這就導致了急劇上升的邊緣速率。無端接設(shè)計中的邊緣速率將會引發(fā)反射和信號質(zhì)量問題。

串擾

在高速信號設(shè)計中,密集路徑往往會導致串擾——在PCB上,走線間的電磁耦合關(guān)聯(lián)現(xiàn)象。

串擾可以是同一層上走線的邊緣耦合,也可以是相鄰層上的寬邊耦合。耦合是三維的。與并排走線路徑相比,平行路徑和寬邊走線會造成更多串擾。

寬邊耦合(頂部)相比于邊緣耦合(底部)

輻射

在傳統(tǒng)設(shè)計中的快速邊緣速率,即使使用與先前相同的頻率和走線長度,也會在無端接傳輸線上產(chǎn)生振鈴。這從根本上導致了更高的輻射,遠遠超過了無終端傳輸線路的FCC/CISPR B類限制。

10納秒(左)和1納秒(右)的邊緣速率輻射

設(shè)計解決方案

信號和電源完整性問題會間歇出現(xiàn),很難進行判別。所以最好的方法,就是在設(shè)計過程中找到問題根源,將之清除,而不是在后期階段試圖解決,延誤生產(chǎn)。通過疊層規(guī)劃工具,能更容易地在您的設(shè)計中,實現(xiàn)信號完整性問題的解決方案。

電路板疊層規(guī)劃

高速設(shè)計的頭等大事一定是電路板疊層?;迨茄b配中最重要的組成部分,其規(guī)格必須精心策劃,避免不連續(xù)的阻抗、信號耦合和過量的電磁輻射。在查看您下次設(shè)計的電路板疊層時,請牢記以下提示和建議:

  • 所有信號層需相鄰并緊密耦合至不間斷的參考平面,該平面可以創(chuàng)建一個明確的回路,消除寬邊串擾。

每個信號層的基板都鄰接至參考平面

  • 有良好的平面電容來減少高頻中的交流阻抗。緊密耦合的內(nèi)電層平面來減小頂層的交流阻抗,極大程度減少電磁輻射。

  • 降低電介質(zhì)高度會大大減少串擾現(xiàn)象,而不會對電路板的可用空間產(chǎn)生影響。

  • 基板應(yīng)能適用一系列不同的技術(shù)。例如:50/100歐姆數(shù)位,40/80歐姆DDR4,90歐姆USB。

布線和工作流程

精心策劃疊層后,下一步便需關(guān)注電路板布線?;谠O(shè)計規(guī)則和工作區(qū)域的精心配置,您能夠最高效成功地對電路板進行布線。以下這些提示,能幫助您的布線更加容易,避免不必要的串擾、輻射和信號質(zhì)量問題:

  • 簡化視圖,以便清楚查看分割平面和電流回路。為此,首先確定哪個銅箔平面(地或電源)作為每個信號層的參考平面,然后打開信號層和內(nèi)電層平面同時查看。這能幫助您更容易地看到分割平面的走線。

Adjacent Plane Combined.png

多重信號層(左)、頂層和相鄰平面視圖(右)

  • 如果數(shù)字信號必須穿越電源參考平面,您可以靠近信號放置一或兩個去耦電容(100nF)。這樣,就在兩個電源之間提供了一個電流回路。

  • 避免平行布線和寬邊布線,這會比并排布線導致更多串擾。

  • 除非使用的是同步總線,否則,平行區(qū)間越短越好,以減少串擾。為信號組留出空間,使其地址和數(shù)據(jù)間隔是走線寬度的三倍。

  • 在電路板的頂層和底層使用組合微帶層時要小心。這可能導致相鄰板層間走線的串擾,危及信號完整性。

  • 按信號組的最長延遲為時鐘(或選通)信號走線,這保證了在時鐘讀取前,數(shù)據(jù)已經(jīng)建立。

  • 在平面之間對嵌入式信號進行走線,有助于輻射最小化,還能提供ESD保護。

信號清晰度

在未來,電子設(shè)計的復雜性毫無疑問會持續(xù)增加,這會給PCB設(shè)計師帶來一系列亟待解決的挑戰(zhàn)。確保電路板疊層、阻抗、電流回路的正確配置,是設(shè)計穩(wěn)定性的基礎(chǔ)。Altium Designer高速設(shè)計的最新功能,例如xSignals,通過2D場解算器驗證,可以實現(xiàn)關(guān)鍵信號更加精確的匹配。

您是否使用了疊層規(guī)劃助手,來管理日益復雜的高信號速度設(shè)計?如果沒有,請查看ICD Stackup Planner,這是Altium Designer的一個應(yīng)用擴展。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4327

    文章

    23179

    瀏覽量

    400296
  • 高性能
    +關(guān)注

    關(guān)注

    0

    文章

    157

    瀏覽量

    20467
  • Altium Designer
    +關(guān)注

    關(guān)注

    48

    文章

    398

    瀏覽量

    44795
收藏 人收藏

    評論

    相關(guān)推薦

    關(guān)于RISC-V芯片的應(yīng)用學習總結(jié)

    的核心優(yōu)勢在于開源性、模塊化、低功耗、高性能以及可擴展性。這些特性使得RISC-V芯片在物聯(lián)網(wǎng)(IoT)、嵌入式系統(tǒng)、邊緣計算以及高性能計算等領(lǐng)域具有
    發(fā)表于 01-29 08:38

    risc-v芯片在電機領(lǐng)域的應(yīng)用展望

    RISC-V作為一種開源的指令集架構(gòu),近年來芯片設(shè)計領(lǐng)域嶄露頭角,并逐漸電機控制領(lǐng)域展現(xiàn)出獨特
    發(fā)表于 12-28 17:20

    圣誕特輯 |開源芯片系列講座第25期:RISC-V架構(gòu)高性能領(lǐng)域的進展與挑戰(zhàn)

    鷺島論壇開源芯片系列講座第25期「RISC-V架構(gòu)高性能領(lǐng)域的進展與挑戰(zhàn)」圣誕夜(周三)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目RISC-V架構(gòu)
    的頭像 發(fā)表于 12-24 08:03 ?329次閱讀
    圣誕特輯 |開源芯片系列講座第25期:RISC-V架構(gòu)<b class='flag-5'>在</b><b class='flag-5'>高性能</b><b class='flag-5'>領(lǐng)域</b>的進展與<b class='flag-5'>挑戰(zhàn)</b>

    直播預(yù)約 |開源芯片系列講座第25期:RISC-V架構(gòu)高性能領(lǐng)域的進展與挑戰(zhàn)

    鷺島論壇開源芯片系列講座第25期「RISC-V架構(gòu)高性能領(lǐng)域的進展與挑戰(zhàn)」12月25日(周三)20:00精彩開播期待與您云相聚,共襄學術(shù)盛宴!|直播信息報告題目RISC-V架構(gòu)
    的頭像 發(fā)表于 12-13 17:01 ?208次閱讀
    直播預(yù)約 |開源芯片系列講座第25期:RISC-V架構(gòu)<b class='flag-5'>在</b><b class='flag-5'>高性能</b><b class='flag-5'>領(lǐng)域</b>的進展與<b class='flag-5'>挑戰(zhàn)</b>

    如何采購高性能的MOS管?

    現(xiàn)代電子設(shè)計中,MOS管(金屬氧化物半導體場效應(yīng)晶體管)作為關(guān)鍵元件,性能直接影響到整個電路的穩(wěn)定性和效率。因此,采購
    的頭像 發(fā)表于 11-19 14:22 ?286次閱讀
    如何采購<b class='flag-5'>高性能</b>的MOS管?

    電子設(shè)計競賽準備經(jīng)歷分享

    我大學生涯中,參加電子設(shè)計競賽無疑是一段難忘且充滿挑戰(zhàn)的經(jīng)歷。從最初的迷茫與不安,到最終的收獲與成長,這段旅程讓我深刻體會到了團隊合作的力量,以及不斷學習與探索的重要性。以下是我個人參加電子
    的頭像 發(fā)表于 11-06 10:49 ?320次閱讀
    <b class='flag-5'>電子設(shè)計</b>競賽準備經(jīng)歷分享

    膨體聚四氟乙烯(ePTFE)電子智能穿戴領(lǐng)域的應(yīng)用

    膨體聚四氟乙烯(ePTFE)電子薄膜作為一種新型高分子材料,智能穿戴領(lǐng)域的應(yīng)用日益廣泛,獨特性能
    的頭像 發(fā)表于 09-27 08:03 ?664次閱讀
    膨體聚四氟乙烯(ePTFE)<b class='flag-5'>電子</b>膜<b class='flag-5'>在</b>智能穿戴<b class='flag-5'>領(lǐng)域</b>的應(yīng)用

    探秘PCB羅杰斯板材:電子領(lǐng)域的高端之選

    PCB板材作為電子設(shè)備的關(guān)鍵組成部分,性能和質(zhì)量至關(guān)重要。羅杰斯板材是一種高性能的高頻電路板,采用了獨特的材料和先進的制造工藝 ,
    的頭像 發(fā)表于 09-04 17:44 ?3076次閱讀

    探尋玻璃基板半導體封裝中的獨特魅力

    隨著科技的不斷進步,半導體技術(shù)已經(jīng)成為現(xiàn)代電子設(shè)備不可或缺的組成部分。而在半導體的封裝過程中,封裝材料的選擇至關(guān)重要。近年來,玻璃基板作為一種新興的半導體封裝材料,憑借獨特的優(yōu)勢,正逐漸受到業(yè)界的關(guān)注和認可。本文將從玻璃基板的
    的頭像 發(fā)表于 08-21 09:54 ?920次閱讀
    探尋玻璃基板<b class='flag-5'>在</b>半導體封裝中的<b class='flag-5'>獨特</b>魅力

    NFC技術(shù)醫(yī)療領(lǐng)域展現(xiàn)獨特的魅力與潛力

    NFC技術(shù),作為一種前沿的近距離無線通信技術(shù),正逐步醫(yī)療領(lǐng)域展現(xiàn)獨特的魅力與潛力,極大地提升了醫(yī)療服務(wù)的效率與安全性。這項技術(shù)不僅簡化了設(shè)備間的數(shù)據(jù)交換過程,還深刻影響了患者身份識
    的頭像 發(fā)表于 07-10 14:29 ?2641次閱讀

    超級電容器高性能電源應(yīng)用中的優(yōu)勢

    超級電容器高性能電源應(yīng)用中的優(yōu)勢超級電容器(法拉電容)作為一種新型儲能技術(shù),高性能電源應(yīng)用中具有獨特的優(yōu)勢,憑借
    的頭像 發(fā)表于 06-04 09:31 ?614次閱讀
    超級電容器<b class='flag-5'>在</b><b class='flag-5'>高性能</b>電源應(yīng)用中的優(yōu)勢

    多核架構(gòu)高性能電機控制芯片

    基于傳統(tǒng)單核架構(gòu)的電機控制芯片已無法應(yīng)對新出現(xiàn)的嚴峻挑戰(zhàn),多核架構(gòu)的控制芯片應(yīng)運而生。雙核架構(gòu)芯片已在許多領(lǐng)域成功應(yīng)用,并顯示出獨特的優(yōu)勢,可以利用無傳感器技術(shù)實現(xiàn)
    的頭像 發(fā)表于 04-19 14:46 ?8509次閱讀
    多核架構(gòu)<b class='flag-5'>高性能</b>電機控制芯片

    半導體放電管TSS:原理及電子領(lǐng)域的應(yīng)用?|深圳比創(chuàng)達電子EMC a

    的放大和捕獲。五、半導體放電管TSS的優(yōu)勢和發(fā)展趨勢TSS具有響應(yīng)速度快、噪聲低、功耗小等優(yōu)勢,不僅可以提高系統(tǒng)的性能和效率,而且可以減少系統(tǒng)成本和維護成本。未來,隨著電子技術(shù)的不斷發(fā)展,TSS更多
    發(fā)表于 03-06 10:07

    半導體放電管TSS:原理及電子領(lǐng)域的應(yīng)用?|深圳比創(chuàng)達電子EMC

    快、噪聲低、功耗小等優(yōu)勢,不僅可以提高系統(tǒng)的性能和效率,而且可以減少系統(tǒng)成本和維護成本。未來,隨著電子技術(shù)的不斷發(fā)展,TSS更多領(lǐng)域的應(yīng)用將會得到拓展和提高,同時也將迎來更大的機遇和
    發(fā)表于 03-06 10:03

    要畫好PCB,先學好信號完整性!

    要畫好PCB,先學好信號完整性! 電子設(shè)計領(lǐng)域,高性能設(shè)計有
    發(fā)表于 02-19 08:57