欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì):提高敏感器件的抗干擾能力和及時(shí)把干擾消除

PE5Z_PCBTech ? 來源:未知 ? 作者:李倩 ? 2018-04-30 16:58 ? 次閱讀

PCB設(shè)計(jì)原則千千萬,抑制干擾源占一半。所謂抑制干擾源,就是通過切斷干擾傳播路徑,提高敏感器件的抗干擾能力和及時(shí)把干擾消除。

(1)抑制干擾源的方法

1.繼電器線圈增加續(xù)流二極管 ,消除斷開線圈時(shí)產(chǎn)生的反電動(dòng)勢(shì)干擾。僅加 續(xù)流二極管會(huì)使繼電器的斷開時(shí)間滯后,增加穩(wěn)壓二極管后繼電器在單位時(shí)間內(nèi)可 動(dòng)作更多的次數(shù)。

2. 在繼電器接點(diǎn)兩端并接火花抑制電路(一般是RC串聯(lián)電路,電阻一般選幾K 到幾十K,電容選0.01uF),減小電火花影響。

3. 給電機(jī)加濾波電路,注意電容、電感引線要盡量短。

4. 電路板上每個(gè)IC要并接一個(gè)0.01μF~0.1μF高頻電容,以減小IC對(duì)電源的 影響。注意高頻電容的布線,連線應(yīng)靠近電源端并盡量粗短,否則,等于增大了電 容的等效串聯(lián)電阻,會(huì)影響濾波效果。

5. 布線時(shí)避免90度折線,減少高頻噪聲發(fā)射。

6. 可控硅兩端并接RC抑制電路,減小可控硅產(chǎn)生的噪聲(這個(gè)噪聲嚴(yán)重時(shí)可能 會(huì)把可控硅擊穿的)。

(2)切斷干擾傳播路徑措施

1. 充分考慮電源對(duì)單片機(jī)的影響。電源做得好,整個(gè)電路的抗干擾就 解決了一大半。許多單片機(jī)對(duì)電源噪聲很敏感,要給單片機(jī)電源加濾波電路或穩(wěn)壓器,以減小電源噪聲對(duì)單片機(jī)的干擾。比如,可以利用磁珠和電容 組成π形濾波電路,當(dāng)然條件要求不高時(shí)也可用100Ω電阻代替磁珠。

2. 如果單片機(jī)的I/O口用來控制電機(jī)等噪聲器件,在I/O口與噪聲源之 間應(yīng)加隔離(增加π形濾波電路)。 控制電機(jī)等噪聲器件,在I/O口與噪聲源之 間應(yīng)加隔離(增加π形濾波電路)。

3. 注意晶振布線。晶振與單片機(jī)引腳盡量靠近,用地線把時(shí)鐘區(qū)隔離 起來,晶振外殼接地并固定。此措施可解決許多疑難問題。

4. 電路板合理分區(qū),如強(qiáng)、弱信號(hào),數(shù)字、模擬信號(hào)。盡可能把干擾源(如電機(jī),繼電器)與敏感元件(如單片機(jī))遠(yuǎn)離。

5. 用地線把數(shù)字區(qū)與模擬區(qū)隔離,數(shù)字地與模擬地要分離,最后在一 點(diǎn)接于電源地。A/D、D/A芯片布線也以此為原則,廠家分配A/D、D/A芯片 引腳排列時(shí)已考慮此要求。

6. 單片機(jī)和大功率器件的地線要單獨(dú)接地,以減小相互干擾。

7.大功率元器件盡可能放在電路板邊緣。

(3)提高敏感器件抗干擾性能措施

1. 布線時(shí)盡量減少回路環(huán)的面積,以降低感應(yīng)噪聲。

2. 布線時(shí),電源線和地線要盡量粗。除減小壓降外,更重要的是降低耦 合噪聲。

3. 對(duì)于單片機(jī)閑置的I/O口,不要懸空,要接地或接電源。其它IC的閑置 端在不改變系統(tǒng)邏輯的情況下接地或接電源。

4. 對(duì)單片機(jī)使用電源監(jiān)控看門狗電路,如:IMP809,IMP706,IMP813, X25043,X25045等,可大幅度提高整個(gè)電路的抗干擾性能。5. 在速度能滿足要求的前提下,盡量降低單片機(jī)的晶振和選用低速數(shù)字 電路。

(4)PCB走線的干擾消除的方法

又來到我們老生常談的走線環(huán)節(jié)了,一塊PCB設(shè)計(jì)的功底,主要體現(xiàn)在走線上嘛。首先要有良好的地線層,良好的地線層處處等電位,不會(huì)產(chǎn)生共模電阻耦合,也不會(huì)經(jīng)底線形成天線效應(yīng)。良好的地線層能使EMI以最短的路徑進(jìn)入地線而消失。建立良好的地線層的方法是采用多層板,一層專門有做地線成,如果只能有雙面板,盡量從正面走線,反面有做地線成,不得已才從反面過線。

1.保持足夠的距離。對(duì)于可能出現(xiàn)有害耦合或輻射的兩個(gè)線或兩組要保持足夠的距離,如濾波器的輸入與輸出,光耦的輸入與輸出,交流電源線與弱信號(hào)線等

2.長線架低通濾波器。走線盡量短捷 ,不得已走的長線應(yīng)當(dāng)在合理的位置插入C,RC,或LC低通濾波器

3.除了地線能用細(xì)線的不要用粗線,因?yàn)镻CB上的每一根走線及時(shí)有用信號(hào)的載體,又是接受輻射干擾的干線,走線越長,越粗,天線效應(yīng)越強(qiáng)。

(5)利用軟件抗干擾技術(shù)

除了硬件上要采取一系列的抗干擾措施外,在軟件上也要采取例如數(shù)字濾波、設(shè)置軟件陷阱、利用看門狗程序冗余設(shè)計(jì)等措施使系統(tǒng)穩(wěn)定可靠地運(yùn)行。PCB處于某一工作狀態(tài)的時(shí)間較長時(shí),在主循環(huán)中應(yīng)不斷地檢測(cè)狀態(tài),我們?cè)诓杉骋婚_關(guān)量信號(hào)時(shí),利用干擾信號(hào)多為毛刺型,作用時(shí)間短的特點(diǎn)。在多次運(yùn)行中把干擾排除,也是增強(qiáng)可靠性的一個(gè)方法。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 繼電器
    +關(guān)注

    關(guān)注

    132

    文章

    5363

    瀏覽量

    149616
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4326

    文章

    23170

    瀏覽量

    400147
  • 敏感器件
    +關(guān)注

    關(guān)注

    0

    文章

    18

    瀏覽量

    8558

原文標(biāo)題:混合型抗干擾設(shè)計(jì),必看!

文章出處:【微信號(hào):PCBTech,微信公眾號(hào):EDA設(shè)計(jì)智匯館】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    [分享]論字電路抗干擾能力

    ,切斷干擾傳播路徑,提高敏感器件抗干擾性能。(類似于傳染病的預(yù)防) 1.抑制干擾源   抑制
    發(fā)表于 12-26 10:34

    提高敏感器件抗干擾性能 的常用措施

    抗干擾3(部分) 3 提高敏感器件抗干擾性能提高敏感
    發(fā)表于 05-07 14:26

    如何提高敏感器件抗干擾性能

    器件的合理布局提高敏感器件抗干擾性能
    發(fā)表于 02-19 07:05

    形成干擾的基本要素,提高敏感器件抗干擾性能的常用措施有哪些?

    形成干擾的基本要素抑制干擾源的常用措施提高敏感器件抗干擾性能的常用措施
    發(fā)表于 03-17 06:15

    形成干擾的基本要素有哪些?如何提高敏感器件抗干擾性能?

    形成干擾的基本要素有哪些抑制干擾源的常用措施切斷干擾傳播路徑的常用措施如何提高敏感器件
    發(fā)表于 04-06 09:12

    提高系統(tǒng)的抗干擾能力

    抗干擾設(shè)計(jì)的基本任務(wù)是系統(tǒng)或裝置既不因外界電磁干擾影響而誤動(dòng)作或喪失功能,也不向外界發(fā)送過大的噪聲干擾,以免影響其他系統(tǒng)或裝置正常工作。因此提高系統(tǒng)的
    發(fā)表于 11-11 06:57

    如何提高串口的抗干擾能力?

    如何提高串口的抗干擾能力
    發(fā)表于 10-31 08:03

    PCB設(shè)計(jì)原則和抗干擾措施

    PCB設(shè)計(jì)原則和抗干擾措施   印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件.它提供電路元件和器件之間的電氣連接。隨著
    發(fā)表于 11-16 16:52 ?730次閱讀

    提高抗干擾能力PCB布局

    提高抗干擾能力PCB布局,感興趣的小伙伴們可以看看。
    發(fā)表于 07-18 15:06 ?0次下載

    提高敏感器件抗干擾性能的六點(diǎn)常用措施詳細(xì)概述

    提高敏感器件抗干擾性能的常用措施有哪些?看完你都懂了!
    的頭像 發(fā)表于 06-18 19:05 ?3614次閱讀

    PCB設(shè)計(jì)有哪些干擾因素以及如何抗干擾

    在電子系統(tǒng)PCB設(shè)計(jì)中,為了少走彎路和節(jié)省時(shí)間,應(yīng)充分考慮并滿足抗干擾性的要求,避免在PCB設(shè)計(jì)完成后再去進(jìn)行抗干擾的補(bǔ)救措施。
    的頭像 發(fā)表于 12-25 17:37 ?3856次閱讀

    PCB抗干擾能力怎樣做可以加強(qiáng)

    電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB
    的頭像 發(fā)表于 12-10 17:56 ?1975次閱讀

    如何提高pcb抗干擾能力

    電子設(shè)備的靈敏度越來越高,這要求設(shè)備的抗干擾能力也越來越強(qiáng),因此PCB設(shè)計(jì)也變得更加困難,如何提高PCB
    的頭像 發(fā)表于 09-18 14:25 ?3810次閱讀

    怎么樣才能提高敏感器件抗干擾性能

    提高敏感器件抗干擾性能是指從敏感器件這邊考慮盡量減少對(duì)干擾
    的頭像 發(fā)表于 05-05 15:32 ?2946次閱讀

    線路板PCB設(shè)計(jì)過程抗干擾設(shè)計(jì)規(guī)則原理

    印制電路板(PCB)是電子產(chǎn)品中電路元件和器件的支撐件。它提供電路元件和器件之間的電氣連接。隨著電于技術(shù)的飛速發(fā)展,PGB的密度越來越高。PCB設(shè)計(jì)的好壞對(duì)
    發(fā)表于 08-02 14:33 ?768次閱讀