聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
dsp
+關(guān)注
關(guān)注
554文章
8059瀏覽量
350712 -
FPGA
+關(guān)注
關(guān)注
1630文章
21803瀏覽量
606489 -
Xilinx
+關(guān)注
關(guān)注
71文章
2172瀏覽量
122271
發(fā)布評論請先 登錄
相關(guān)推薦
請問3通道同時數(shù)據(jù)采集,每通道200MHZ,計(jì)劃使用ADS4129,能不采用FPGA方案?直接通過DSP接收數(shù)據(jù)嗎?
如題。請問需要3通道同時數(shù)據(jù)采集,每通道200MHZ,計(jì)劃使用3片ADS4129或者ADS4128。可以不采用FPGA方案,直接通過DSP接收數(shù)據(jù)嗎?
研究了C665X系列DSP,UPP的最高速只有75MHZ。能有其他
發(fā)表于 01-23 08:35
EE-191:利用SHARC DSP SPORTs實(shí)現(xiàn)無縫UART
電子發(fā)燒友網(wǎng)站提供《EE-191:利用SHARC DSP SPORTs實(shí)現(xiàn)無縫UART.pdf》資料免費(fèi)下載
發(fā)表于 01-06 14:40
?0次下載
![EE-191:<b class='flag-5'>利用</b>SHARC <b class='flag-5'>DSP</b> SPORTs實(shí)現(xiàn)無縫UART](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
利用FPGA實(shí)現(xiàn)USB 2.0通信接口
USB?2.0接口的實(shí)現(xiàn)方式 利用FPGA來實(shí)現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實(shí)現(xiàn)USB協(xié)議控制器,外部通過USB的PHY芯片來實(shí)現(xiàn)接口。 對于
![<b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>實(shí)現(xiàn)USB 2.0通信接口](https://file1.elecfans.com/web3/M00/04/41/wKgZPGdyN0qASQa0AAAlMku5g24934.png)
當(dāng)DSP與FPGA通訊的時候,XZCS0、XZCS6、XZCS7會影響ADS8556的工作嗎?
您好,我想用3個ads8556和1個FPGA都通過TMS320F28335的XINTF接口與DSP相連,3個ads8556占用了XZCS0、XZCS6、XZCS7三個片選信號,DSP只對AD讀數(shù)
發(fā)表于 12-20 07:30
FIFO Generator的Xilinx官方手冊
FIFO作為FPGA崗位求職過程中最常被問到的基礎(chǔ)知識點(diǎn),也是項(xiàng)目中最常被使用到的IP,其意義是非常重要的。本文基于對FIFO Generator的Xilinx官方手冊的閱讀與總結(jié),匯總主要知識點(diǎn)
![FIFO <b class='flag-5'>Generator</b>的Xilinx官方手冊](https://file1.elecfans.com/web1/M00/F4/CF/wKgaoWcyw0uAFsglAAAmkjNjX48160.png)
雙核dsp和單核dsp的區(qū)別
雙核DSP(Digital Signal Processor,數(shù)字信號處理器)與單核DSP在多個方面存在顯著差異,這些差異主要體現(xiàn)在處理能力、任務(wù)分配、資源利用以及適用場景等方面。 一、處理能力 雙
為什么FPGA屬于硬件,還需要搞算法?
,就
需要設(shè)計(jì)相應(yīng)的算法來指導(dǎo)硬件資源的配置和利用,以達(dá)到期望的性能和功能。
關(guān)于學(xué)習(xí) FPGA 時先接觸語法,這是因?yàn)樾枰莆杖绾斡锰囟ǖ木幊陶Z言來描述電路的邏輯和功能。這類似
于用軟件語言
發(fā)表于 09-09 16:54
FPGA開發(fā)如何降低成本,比如利用免費(fèi)的IP內(nèi)核
FPGA開發(fā)過程中,利用免費(fèi)的IP內(nèi)核可以顯著提高開發(fā)效率,減少設(shè)計(jì)成本。以下是一些關(guān)于如何利用免費(fèi)IP內(nèi)核進(jìn)行FPGA開發(fā)的建議:
選擇適合的IP內(nèi)核:首先,需要明確項(xiàng)目的需求和目標(biāo)
發(fā)表于 04-28 09:41
FPGA與SRIO調(diào)試步驟
FPGA(現(xiàn)場可編程門陣列)和DSP(數(shù)字信號處理器)之間通過SRIO接口進(jìn)行調(diào)試通常需要以下步驟。
FPGA學(xué)習(xí)筆記-入門
大概10年前,大學(xué)同學(xué)建議我學(xué)習(xí)DSP。當(dāng)因?yàn)楣ぷ髅?,也只是簡單學(xué)習(xí)了DSP的一些基礎(chǔ)知識,沒有進(jìn)一步深入學(xué)習(xí)和時間。結(jié)果現(xiàn)在,好像DSP已經(jīng)不再是主流了,現(xiàn)在有了FPGA。 現(xiàn)在想想
發(fā)表于 04-09 10:55
品讀《基于FPGA與RISC-V的嵌入式系統(tǒng)設(shè)計(jì)》
2.4 FPGA 開發(fā)中硬件設(shè)計(jì)語言的選擇
2.4.1 VHDL與 System Verilog/Verilog
2.4.2 HLS
2.4.3 System C
2.4.4 Chisel
發(fā)表于 03-29 00:06
fpga開發(fā)一般用什么軟件
此外,還有一些其他的輔助工具,如用于數(shù)字信號處理開發(fā)的System Generator,以及用于HDL語言仿真的ModelSim等。這些工具可以配合上述的主要FPGA開發(fā)軟件使用,提高開發(fā)效率和設(shè)計(jì)質(zhì)量。
用于為FPGA和DSP供電的三電源電源管理ICTPS75003數(shù)據(jù)表
電子發(fā)燒友網(wǎng)站提供《用于為FPGA和DSP供電的三電源電源管理ICTPS75003數(shù)據(jù)表.pdf》資料免費(fèi)下載
發(fā)表于 03-04 14:05
?0次下載
![用于為<b class='flag-5'>FPGA</b>和<b class='flag-5'>DSP</b>供電的三電源電源管理ICTPS75003數(shù)據(jù)表](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
ARM、DSP、FPGA三者有什么區(qū)別?
ARM、DSP、FPGA三種是最常用的工業(yè)控制芯片甚至是物聯(lián)網(wǎng)應(yīng)用芯片,那么這三種芯片在原理上有什么異同?哪款芯片的功能最強(qiáng)?在功能上有哪些不同,主要是指引腳的功能和支持的擴(kuò)展能力?
發(fā)表于 02-25 20:19
評論