聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
振蕩器
+關注
關注
28文章
3855瀏覽量
139416 -
Altera
+關注
關注
37文章
788瀏覽量
154246 -
NIOS
+關注
關注
2文章
104瀏覽量
52877
發(fā)布評論請先 登錄
相關推薦
Cyclone II FPGA和Nios II嵌入式處理器的優(yōu)勢
在其業(yè)內領先的低成本Cyclone TM FPGA系列和Nios軟核嵌入式處理器成功的基礎上,Altera現(xiàn)在推出了第二代產品系列。Cyclone II器件為用戶提供更高的邏輯密度和新增硬件性能,比
發(fā)表于 07-18 07:43
基于Nios II處理器的USB接口設計
本文以Nios II 嵌入式軟處理器為核心,利用USB 控制芯片CH372,設計了基于Nios II 嵌
發(fā)表于 08-28 11:34
?33次下載
Nios II入門起步-創(chuàng)建一個嵌入式處理器系統(tǒng)
Nios簡單介紹: Nios II是一個用戶可配置的通用RISC嵌入式處理器。在這兒,我引用了Altera公司關于NiosII的官方介紹: Altera推出的
發(fā)表于 05-26 09:11
?87次下載
![<b class='flag-5'>Nios</b> II入門起步-創(chuàng)建一個<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>系統(tǒng)](https://file.elecfans.com/web2/M00/48/F3/pYYBAGKhtC-AERk5AAAM0xGV3T4815.jpg)
基于Chirp函數(shù)的Nios Ⅱ嵌入式實現(xiàn)
分析Chirp函數(shù)在頻域上的一般特性,提出利用FPGA的嵌入式軟核NiosⅡ處理器在嵌入式操作系統(tǒng)μC/OS-Ⅱ上實現(xiàn)Chirp的方法
發(fā)表于 06-15 11:02
?1213次閱讀
![基于Chirp函數(shù)的<b class='flag-5'>Nios</b> Ⅱ<b class='flag-5'>嵌入式</b>實現(xiàn)](https://file1.elecfans.com//web2/M00/A5/E8/wKgZomUMOriAWynXAAAND19_neY819.jpg)
液晶顯示屏設計方案:基于Nios嵌入式軟核處理器
Altera公司的Nios嵌入式軟核處理器以其成本低廉,設計靈活等特點,在嵌入式應用領域得到了廣泛的應用,同時LCD也越來越多地在各種儀器儀表和測控系統(tǒng)中作為人機界面和顯示模塊。本文
發(fā)表于 06-04 09:44
?1209次閱讀
![液晶顯示屏設計方案:基于<b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b>軟核<b class='flag-5'>處理器</b>](https://file1.elecfans.com//web2/M00/A7/36/wKgZomUMQwyAVn36AAAPTQQnCXI933.jpg)
介紹如何用Nios II 軟核處理器來開發(fā)FPGA嵌入式系統(tǒng)軟件
版Nios II 嵌入式評估套件實際工作
了解Nios II處理器軟件開發(fā)流程
了解怎樣迅速簡單地構建您自己的
Altera第二代Nios II嵌入式評估套件,主要應用在最新的MAX 10 FPGA套件
Altera公司宣布提供第二代Nios II嵌入式評估套件(NEEK),它安裝了Altera的非易失MAX 10 FPGA以及Nios I
發(fā)表于 08-24 16:41
?1261次閱讀
采用NIOSⅡ嵌入式處理器的液晶顯示屏滾屏設計方案
Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過200DMIPS, Altera的Stratix、Stratix GX、Stratix II和Cycl
![采用<b class='flag-5'>NIOS</b>Ⅱ<b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的液晶顯示屏滾屏設計方案](https://file.elecfans.com/web1/M00/69/C6/o4YBAFvZDAyABNguAAAOPZx55fo616.jpg)
FPGA Nios嵌入式處理器的硬件開發(fā)
本章將介紹Nios 處理器的硬件開發(fā)環(huán)境和硬件開發(fā)的整個流程。一個簡單Nios 開發(fā)系統(tǒng)包括Nios 嵌入式
發(fā)表于 01-15 15:57
?5次下載
![FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的硬件開發(fā)](https://file.elecfans.com/web1/M00/DA/FA/pIYBAGABT3yAV7RbAAMEqyCJiNw343.png)
FPGA Nios嵌入式處理器的軟件開發(fā)
Nios 嵌入式處理器是一個優(yōu)化了的CPU 軟核,用于可編程邏輯器件上的SOPC 設計。Nios 處理器使用了Altera 的SOPC Bu
發(fā)表于 01-15 15:58
?0次下載
![FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的軟件開發(fā)](https://file.elecfans.com/web1/M00/DA/85/o4YBAGABUgiAf9ldAADOA9Z1R5w641.png)
FPGA Nios嵌入式處理器的軟件開發(fā)
Nios 嵌入式處理器是一個優(yōu)化了的CPU 軟核,用于可編程邏輯器件上的SOPC 設計。Nios 處理器使用了Altera 的SOPC Bu
發(fā)表于 01-15 15:58
?17次下載
![FPGA <b class='flag-5'>Nios</b><b class='flag-5'>嵌入式</b><b class='flag-5'>處理器</b>的軟件開發(fā)](https://file.elecfans.com/web1/M00/DA/85/o4YBAGABUgiAf9ldAADOA9Z1R5w641.png)
評論