聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
Altera
+關(guān)注
關(guān)注
37文章
788瀏覽量
154257 -
cdr
+關(guān)注
關(guān)注
1文章
50瀏覽量
18165
發(fā)布評論請先 登錄
相關(guān)推薦
什么是環(huán)回測試?
我下載了網(wǎng)卡的intel驅(qū)動程序并運行硬件診斷程序。除“環(huán)回測試”外,所有結(jié)果都很好。這是什么意思?以上來自于谷歌翻譯以下為原文I download the intel driver for my
發(fā)表于 11-06 11:18
關(guān)于串口環(huán)回測試失敗問題
關(guān)于串口環(huán)回測試問題我目前對283的板子進(jìn)行串口環(huán)回測試,失敗。測試如下:1. 5V供電,板子加載正常,測試TCP通信也一切正常。2. 根據(jù)網(wǎng)盤中的imx283 V3.2的原理圖,選擇
發(fā)表于 03-25 16:14
什么使集成CDR的誤碼率有益?
What Makes Bit Error Ratio With Integrated CDR Beneficial? by Michael Fleischer, Agilent Technologies
發(fā)表于 10-28 16:46
如何在V5的GTP收發(fā)器中進(jìn)行串行環(huán)回模式?
嗨,有沒有辦法在V5的GTP收發(fā)器中進(jìn)行串行環(huán)回模式?手冊提供了4種環(huán)回模式,但它們都涉及解串器之后的路徑,我需要通過接收器循環(huán)
發(fā)表于 05-27 17:17
2.7GBPS、有環(huán)回功能的雙路復(fù)用器/緩沖器
2.7GBPS、有環(huán)回功能的雙路復(fù)用器/緩沖器
MAX3783是一款具有可選線路側(cè)環(huán)回功能的雙路串行復(fù)用器及緩沖器,用于速率真高達(dá)2.7G
發(fā)表于 04-09 15:03
?14次下載
基于磁集成的CDR電路
基于磁集成的CDR電路
今天我們來一起研究一下磁集成的CDR電路:
典型的次級倍流整流電路如圖1 所示。采用磁集成技術(shù)的CDR 與
發(fā)表于 06-21 11:22
?2147次閱讀
![基于磁集成的<b class='flag-5'>CDR</b>電路](https://file1.elecfans.com//web2/M00/A5/0B/wKgZomUMNrKABhAfAAB685cP5bg878.jpg)
利用Maxim的TDMoP芯片支持FDL網(wǎng)絡(luò)環(huán)回
本應(yīng)用筆記介紹如何利用Maxim的TDM-over-Packet (TDMoP)芯片為FDL (數(shù)據(jù)連接設(shè)備)提供網(wǎng)絡(luò)環(huán)回支持。
發(fā)表于 11-22 16:17
?940次閱讀
如何使用High Speed SelectIO向?qū)墒纠齀O環(huán)回演示
本視頻介紹了如何使用UltraScale / UltraScale +本機(jī)模式High Speed SelectIO向?qū)墒纠齀O環(huán)回設(shè)計。
針對TX和RX類型的接口解釋了向?qū)У墓δ堋?/div>
PuTTY串行接口連接軟件和Tftpd64服務(wù)器包及華為使能工具合集免費下載
本文檔的主要內(nèi)容詳細(xì)介紹的是PuTTY串行接口連接軟件和Tftpd64服務(wù)器包及華為使能工具合集免費下載。
發(fā)表于 05-14 08:00
?15次下載
![PuTTY<b class='flag-5'>串行</b>接口連接軟件和Tftpd64服務(wù)器包及華為<b class='flag-5'>使</b><b class='flag-5'>能</b>工具合集免費下載](https://file.elecfans.com/web1/M00/92/1E/pIYBAFzaZquARHYgAABG3yUojAQ377.png)
反向滯回比較器Multisim仿真實例電路圖免費下載
本文檔的主要內(nèi)容詳細(xì)介紹的是反向滯回比較器Multisim仿真實例電路圖免費下載。
發(fā)表于 03-05 17:59
?145次下載
M8020A BERT介紹及自環(huán)回測試
M8020ABERT介紹及自環(huán)回測試1.關(guān)鍵詞M8020A、自檢、自環(huán)測試2.摘要KeysightJ-BERTM8020A高性能比特誤碼率測試儀能夠快速、準(zhǔn)確地表征傳輸速率高達(dá)16或32Gb/s
![M8020A BERT介紹及自<b class='flag-5'>環(huán)</b><b class='flag-5'>回</b>測試](https://file.elecfans.com/web2/M00/6D/35/poYBAGM1MoCAWOOXAAAqWi8Xt8w214.png)
RS232環(huán)回連接器:調(diào)試串行通信的強大工具
RS232 環(huán)回連接器非常容易組裝。它們可以很容易地用于 DB9 或 DB25 路連接器。
發(fā)表于 01-15 15:14
?1021次閱讀
![RS232<b class='flag-5'>環(huán)</b><b class='flag-5'>回</b>連接器:調(diào)試<b class='flag-5'>串行</b>通信的強大工具](https://file1.elecfans.com/web2/M00/BD/88/wKgaomWk23-AdrzZAAB4iTKLyww350.png)
環(huán)回IP地址:原理、應(yīng)用
?在計算機(jī)網(wǎng)絡(luò)中,環(huán)回(Loopback)IP地址是一種特殊的IP地址,通常被用于測試網(wǎng)絡(luò)軟件、網(wǎng)絡(luò)設(shè)備和網(wǎng)絡(luò)協(xié)議,而無需實際的數(shù)據(jù)包通過物理網(wǎng)絡(luò)。IPv4中最常見的環(huán)回地址是 127
CDR電路設(shè)計與抖動管理
在高速串行通信系統(tǒng)中,CDR(時鐘數(shù)據(jù)恢復(fù))技術(shù)是實現(xiàn)數(shù)據(jù)傳輸?shù)年P(guān)鍵技術(shù)之一。然而,CDR電路的設(shè)計面臨著一個重要的挑戰(zhàn)——抖動。抖動現(xiàn)象指的是數(shù)據(jù)信號在實際傳輸過程中的位置相對于理想位置的偏離
如何在同一塊開發(fā)板上測試GT遠(yuǎn)端環(huán)回
環(huán)回(loopback)是 GT 的一種特殊配置模式。可以把發(fā)送端的數(shù)據(jù)直通過自身 PMA 層或?qū)Ψ狡骷ú患舆M(jìn)一步處理)后再轉(zhuǎn)回給發(fā)送器件的接收端,并校驗是否有誤碼。這種工作方式可以檢驗 GT
![如何在同一塊開發(fā)板上測試GT遠(yuǎn)端<b class='flag-5'>環(huán)</b><b class='flag-5'>回</b>](https://file1.elecfans.com/web3/M00/05/42/wKgZPGd-MY6AAV40AAAkhnx7V6E798.png)
評論