欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技Fusion技術(shù)助力三星7LPP EUV工藝降低功耗、縮小面積并提高性能

章鷹觀察 ? 來源:電子發(fā)燒友 ? 作者:廠商供稿 ? 2018-07-05 14:15 ? 次閱讀

全球第一大芯片自動化設計解決方案提供商及全球第一大芯片接口IP供應商、信息安全和軟件質(zhì)量的全球領導者新思科技(Synopsys, Inc.,納斯達克股票市場代碼: SNPS )近日宣布,新思科技Design Platform Fusion 技術(shù)已通過三星認證,可應用于其7納米(nm)低功耗+(LPP-Low Power Plus)工藝的極紫外(EUV)光刻技術(shù)。新思科技Design Platform為基于EUV單次曝光布線和連排打孔提供完備的全流程7LPP支持,以確保最大程度地實現(xiàn)設計的可布線性和利用率,同時最大限度地降低電壓降(IR-drop)。新思科技的SiliconSmart? 庫表征工具對于研發(fā)在該認證工藝上建立參考流程所使用的基礎IP非常關鍵。三星已經(jīng)認證了新思科技 Design Platform工具和參考流程,該流程與Lynx Design System兼容,配備用于自動化和設計最佳實踐的腳本。該參考流程可通過三星Advanced Foundry Ecosystem (SAFE?) 計劃獲得。

三星電子代工市場營銷團隊副總裁Ryan Sanghyun Lee表示:“通過與新思科技的深入合作,我們7LPP工藝上的認證和參考流程將為我們共同的客戶在設計上實現(xiàn)最低功耗、最佳性能和最優(yōu)面積。使用經(jīng)過驗證并集成了Fusion技術(shù)的新思科技 Design Platform,我們的代工客戶可以放心地使用新思科技最先進的EUV工藝量產(chǎn)他們的設計?!?/p>

新思科技設計事業(yè)部營銷與商務開發(fā)副總裁Michael Jackson表示:“我們與三星的工具和參考流程合作重點在于使設計人員能夠使用三星最新的EUV 7LPP工藝在最高可信度下獲得最佳結(jié)果質(zhì)量。采用集成了Fusion技術(shù)的新思科技Design Platform,可擴展7LPP參考流程將使設計人員能夠輕松實現(xiàn)他們期望的設計和時間目標?!?/p>

基于ARMv8架構(gòu)的64位Arm Cortex-A53處理器被用于結(jié)果質(zhì)量(QoR)優(yōu)化和流程認證。新思科技Design Platform 7LPP參考流程的關鍵工具和功能包括:

IC Compiler II布局和布線:基于EUV單次曝光的布線具備優(yōu)化的7LPP設計規(guī)則支持,以及連排打孔以確保最大的設計可布線性和利用率,同時最大限度地減少電壓降。

Design Compiler Graphical RTL綜合:與布局布線結(jié)果的相關性,擁塞減少,優(yōu)化的7LPP設計規(guī)則支持以及向IC Compiler II提供物理指導 。

IC Validator物理signoff:高性能DRC signoff,LVS感知型短路查找器、signoff填充、模式匹配和獨特的采用Explorer技術(shù)的Dirty Data分析,以及帶有DRC自動修復的設計內(nèi)驗證和在IC Compiler II中的準確感知時序的金屬填充。

PrimeTime時序signoff:近閾值超低電壓變化建模,過孔變化建模和感知布局規(guī)則的工程變更指令(ECO)指導。

StarRC?寄生參數(shù)提取:EUV基于單次曝光模式的布線支持,以及新的提取技術(shù),如基于覆蓋率的過孔電阻

RedHawk?Analysis Fusion:ANSYS? RedHawk?驅(qū)動的在IC Compiler II中的EM/IR分析和優(yōu)化,包括過孔插入和電網(wǎng)增幅。

DFTMAX?和TetraMAX? II測試:基于FinFET、單元感知和基于時序裕量的轉(zhuǎn)換測試以獲得更高的測試質(zhì)量。

Formality?形式驗證:基于UPF、帶狀態(tài)轉(zhuǎn)換驗證的等價性檢查。

目前可通過SAFE?計劃獲得與新思科技Lynx Design System兼容并經(jīng)認證的可擴展參考流程。Lynx Design System是一個全芯片設計環(huán)境,包含創(chuàng)新的自動化和報告功能,可幫助設計人員實施和監(jiān)控其設計。它包括一個生產(chǎn)化RTL-to-GDSII流程,可簡化和自動化許多關鍵的設計實現(xiàn)和驗證任務,使工程師能夠?qū)W⒂趯崿F(xiàn)性能和設計目標。SAFE?計劃提供由三星認證支持并經(jīng)廣泛測試的工藝設計套件(PDK)和參考流程(與設計方法)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 三星電子
    +關注

    關注

    34

    文章

    15878

    瀏覽量

    181375
  • 新思科技
    +關注

    關注

    5

    文章

    811

    瀏覽量

    50433
  • 光刻技術(shù)

    關注

    1

    文章

    147

    瀏覽量

    15903
收藏 人收藏

    評論

    相關推薦

    PHY6236藍牙5.4超低功耗高性能無線通信SOC 智能物流管理應用

    倉儲物流場景,能夠?qū)崿F(xiàn)貨物的實時動態(tài)有序管理,提高物資流轉(zhuǎn)速度和準確性? PHY6236超低功耗高性能藍牙無線通信系統(tǒng)級芯片,集成高性能32位 MCU,具有8KB保留SRAM、80KB
    發(fā)表于 01-23 16:44

    鴻蒙原生頁面高性能解決方案上線OpenHarmony社區(qū) 助力打造高性能原生應用

    隨著HarmonyOS NEXT的正式推出,鴻蒙原生應用開發(fā)熱度高漲,數(shù)量激增。但在方應用鴻蒙化進程中,性能問題頻出。為此,HarmonyOS NEXT推出了一整套原生頁面高性能解決方案,包括
    發(fā)表于 01-02 18:00

    二極管實現(xiàn)高電壓和大電流轉(zhuǎn)換的同時降低功耗并提高可靠性

    IGBT和1200V D3 EliteSiC二極管,實現(xiàn)高電壓和大電流轉(zhuǎn)換的同時降低功耗并提高可靠性。FS7 IGBT關斷損耗低,可將開關損耗降低達8%,而EliteSiC二極管則提供
    的頭像 發(fā)表于 08-29 15:09 ?363次閱讀
    二極管實現(xiàn)高電壓和大電流轉(zhuǎn)換的同時<b class='flag-5'>降低功耗</b><b class='flag-5'>并提高</b>可靠性

    三星電機向AMD供應高性能FCBGA基板

    在全球數(shù)字化轉(zhuǎn)型的浪潮中,超大規(guī)模數(shù)據(jù)中心作為支撐云計算、大數(shù)據(jù)及人工智能等關鍵技術(shù)的基石,正以前所未有的速度發(fā)展。為了滿足這一領域?qū)Ω?b class='flag-5'>高性能、更低延遲及更高可靠性的需求,三星電子旗下的三星
    的頭像 發(fā)表于 07-22 15:47 ?614次閱讀

    概倫電子NanoSpice通過三星代工廠3/4nm工藝技術(shù)認證

    概倫電子(股票代碼:688206.SH)近日宣布其新一代大容量、高性能并行SPICE仿真器NanoSpice通過三星代工廠3/4nm工藝技術(shù)認證,滿足雙方共同客戶對高精度、大容量和高性能
    的頭像 發(fā)表于 06-26 09:49 ?730次閱讀

    三星展望2027年:1.4nm工藝與先進供電技術(shù)登場

    在半導體技術(shù)的競技場上,三星正全力沖刺,準備在2027年推出一系列令人矚目的創(chuàng)新。近日,三星晶圓代工部門在三星代工論壇上公布了其未來幾年的技術(shù)
    的頭像 發(fā)表于 06-21 09:30 ?469次閱讀

    三星與新思科技攜手,備戰(zhàn)2nm工藝量產(chǎn)

    在全球半導體行業(yè)邁向更高精度和更小尺寸的征途上,三星與新思科技近日宣布了一項重要的合作。這一合作旨在確保三星的2nm制造工藝能夠順利實現(xiàn)量產(chǎn),并在市場中占據(jù)領先地位。
    的頭像 發(fā)表于 06-20 09:22 ?542次閱讀

    三星公布最新工藝路線圖

    : 1. **新節(jié)點和技術(shù)進展**:三星宣布了兩個新的尖端節(jié)點——SF2Z 和 SF4U。SF2Z 是一種2nm工藝,采用背面電源輸送網(wǎng)絡(BSPDN)技術(shù),這種
    的頭像 發(fā)表于 06-17 15:33 ?452次閱讀
    <b class='flag-5'>三星</b>公布最新<b class='flag-5'>工藝</b>路線圖

    三星加強半導體封裝技術(shù)聯(lián)盟,以縮小與臺積電差距

    據(jù)最新報道,三星電子正積極加強其在半導體封裝技術(shù)領域的聯(lián)盟建設,旨在縮小與全球半導體制造巨頭臺積電之間的技術(shù)差距。為實現(xiàn)這一目標,三星預計將
    的頭像 發(fā)表于 06-11 09:32 ?621次閱讀

    三星電子采納新思科技Synopsys.ai EDA套件,完成GAA制程驗證

    據(jù)新思科技介紹,他們的 Synopsys.ai EDA 套件專為 CPU 高效運行而設計,為三星的 GAA 節(jié)點帶來了卓越的 PPA(性能、功耗
    的頭像 發(fā)表于 05-06 11:23 ?450次閱讀

    低功耗 高性能M0芯片亮點(1~3): 低功耗 寬電壓 PWM (無須擔心耗電問題!)

    低功耗、高性能M0芯片亮點(1~3): 低功耗, 寬電壓, PWM [url=https://www.bilibili.com/video/BV18K421v7Bw/][/url]
    發(fā)表于 03-15 16:53

    三星顯示CEO:中韓OLED顯示器企業(yè)技術(shù)差距僅1年

    三星Display社長崔周善表示:“與中國顯示器企業(yè)的技術(shù)差距縮小到1年或1年半。為了維持技術(shù)超差距,有必要聚集人才,提高研發(fā)的效率?!?/div>
    的頭像 發(fā)表于 03-08 14:54 ?1196次閱讀

    思科技攜手英特爾加速Intel 18A工藝高性能芯片設計

    思科技數(shù)字和模擬 EDA 流程經(jīng)過認證和優(yōu)化,針對Intel 18A工藝實現(xiàn)功耗、性能面積目標
    的頭像 發(fā)表于 03-05 17:23 ?592次閱讀

    思科技VC LP Advanced靜態(tài)低功耗驗證解決方案

    對于當今的移動高性能系統(tǒng)而言,低功耗設計至關重要。低功耗設計能夠延長電池續(xù)航時間、降低能源成本,為消費者打造更出色的無縫體驗,具有更好的可持續(xù)性。
    的頭像 發(fā)表于 02-22 09:56 ?924次閱讀
    新<b class='flag-5'>思科</b>技VC LP Advanced靜態(tài)<b class='flag-5'>低功耗</b>驗證解決方案

    三星與Arm攜手,運用GAA工藝技術(shù)提升下一代Cortex-X CPU性能

    三星繼續(xù)推進工藝技術(shù)的進步,近年來首次量產(chǎn)了基于2022年GAA技術(shù)的3nm MBCFET ? 。GAA技術(shù)不僅能夠大幅減小設備尺寸,降低
    的頭像 發(fā)表于 02-22 09:36 ?741次閱讀