欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-06-05 08:09 ? 次閱讀

1 引 言

DAC5687是美國TI公司出品的一款雙通道、16bit高速數(shù)模轉(zhuǎn)換芯片。片內(nèi)資源豐富, 具有內(nèi)插、調(diào)制等多種功能。FPGA 因其屬于大規(guī)模在系統(tǒng)可編程專用集成電路而且具有高密度、高速度、高可靠性等特點(diǎn), 因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。

本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)設(shè)備檢修提供參考信號(hào), 分離設(shè)備故障問題, 簡化設(shè)備檢修過程。另外, 此高速多通道信號(hào)模擬器系統(tǒng)基于CPC I總線, 具用很好的工程穩(wěn)定性和通用性。

2 系統(tǒng)概述

2. 1 系統(tǒng)組成

高速多通道信號(hào)模擬器采用通用CPC I底板與功能背板相結(jié)合的設(shè)計(jì)思路, 其組成如圖1所示。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

圖1 高速多通道信號(hào)模擬器

采用上圖所示設(shè)計(jì)方法, 系統(tǒng)可擴(kuò)展性強(qiáng), 不同應(yīng)用場合只需更換不同的功能背板即可。

2. 2 系統(tǒng)功能

對(duì)本文所設(shè)計(jì)的高速多通道雷達(dá)信號(hào)模擬器,由FPGA 控制時(shí)鐘管理模塊, 為四路DAC5687背板提供相參工作時(shí)鐘。同時(shí), 利用X ilinx FPGA 提供的DDS核( IP core)產(chǎn)生信號(hào)的樣點(diǎn)數(shù)據(jù), 通過高速接插件將信號(hào)樣點(diǎn)數(shù)據(jù)傳輸?shù)紻AC5687背板, 在背板上實(shí)現(xiàn)數(shù)模轉(zhuǎn)換和信號(hào)輸出功能。

3 DAC5687功能背板電路設(shè)計(jì)

根據(jù)DAC5687的工作手冊(cè), 結(jié)合圖1中的功能設(shè)計(jì), 由FPGA 產(chǎn)生的A、B 兩路信號(hào)數(shù)據(jù)分別通過兩路16bit數(shù)據(jù)總線傳輸?shù)紻AC5687, LVPECL時(shí)鐘信號(hào)可以選擇與CLK1 /CLK1C 或者CLK2 /CLK2C相連接, 具體由DAC5687的時(shí)鐘工作模式?jīng)Q定。當(dāng)DAC5687工作在內(nèi)部時(shí)鐘模式下, 與CLK1 /CLK1C連接; 工作在外部時(shí)鐘模式下, 與CLK2 /CLK2C 連接。另外, NB4N855S是一款電平轉(zhuǎn)換芯片 , 能將任何電平的信號(hào)轉(zhuǎn)換成為LVDS信號(hào), 本設(shè)計(jì)中利用這款芯片將DAC5687內(nèi)部鎖相環(huán)PLL 產(chǎn)生的時(shí)鐘單端信號(hào)轉(zhuǎn)換成為LVDS 信號(hào), 通過高速接插件傳回通用底板, 作為外部時(shí)鐘工作模式下的數(shù)據(jù)產(chǎn)生同步時(shí)鐘。

4 單端高速數(shù)據(jù)傳輸線的布線及匹配問題

4. 1 單端高速數(shù)據(jù)線的阻抗計(jì)算模型

因?yàn)镈AC5687芯片的兩路16bit數(shù)據(jù)總線接口都是單端的, 即每bit都只對(duì)應(yīng)一根單端傳輸信號(hào)線, 并非是通常高速數(shù)據(jù)傳輸所使用的LVDS、LVPECL等差分傳輸信號(hào)線, 所以在印制電路板( PCB )設(shè)計(jì)時(shí), 就必須考慮高速數(shù)據(jù)傳輸情況下的單端數(shù)據(jù)線布線及終端匹配問題。本設(shè)計(jì)采用微帶線阻抗計(jì)算模型和表層走線規(guī)則, 以FR4印制板為例進(jìn)行分析。表層走線應(yīng)采用微帶線模型, 如圖2所示。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

圖2 微帶線阻抗計(jì)算模型。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

例如, 當(dāng)設(shè)計(jì)單根傳輸線阻抗為50Ω, 印制板為FR4, 其介電常數(shù)εr = 4. 3, 假設(shè)對(duì)地高度h =0. 0046in, 走線厚度t= 0. 00137 in (相當(dāng)于銅層總量1oz )。由( 1)可以計(jì)算得到印制電路板走線寬度為0. 008in, 即8m il。

4. 2 DAC5687高速數(shù)據(jù)線的終端匹配

因?yàn)镈AC5687的最高轉(zhuǎn)換速率是500MSPS, 采用奇偶工作模式, 其最高數(shù)據(jù)輸入的速率為250MSPS, 所以在印制電路板設(shè)計(jì)上應(yīng)將單端高速數(shù)據(jù)線末端上升時(shí)間控制在< 2ns的范圍內(nèi)。計(jì)算模型 如圖3所示。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

左邊部分, 即驅(qū)動(dòng)部分, 由驅(qū)動(dòng)門電路、傳輸線和端接電阻組成。對(duì)于印制板走線, 當(dāng)連線長度小于上升沿有效長度的1 /6時(shí), 該電路表現(xiàn)為集總系統(tǒng)特征。以FR4板材為例, 由( 2)可計(jì)算得到表層走線的上升沿有效長度約為14. 286in。所以, 只要表層走線長度小于2. 38 in 即可采用集總系統(tǒng)模型進(jìn)行電路布線。但當(dāng)印制電路板走線的長度大于上升沿的長度的1 /6時(shí), 集總系統(tǒng)模型失效, 應(yīng)采用分布系統(tǒng)模型討論。根據(jù)傳輸線理論, 傳輸線模型的完全響應(yīng)為:

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

其中ZL (w ) = R1 jwC 根據(jù)電路實(shí)際參數(shù), 使用Ma thCAD進(jìn)行脈沖上升時(shí)間的仿真, 其中源端阻抗(即驅(qū)動(dòng)門電路的內(nèi)阻) Zs = 30Ω , Z0 = 50Ω??, C =5pF, 印制板傳輸線長度X = 4in, 傳輸線并聯(lián)電容約為CT = X·C = 12pF, 傳輸線串聯(lián)電感約為LT =X·L = 32nH, RT =X·R≈0. 02Ω結(jié)果如圖4所示。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

圖4中實(shí)線表示驅(qū)動(dòng)門電路的輸出脈沖上升沿波形, 虛線表示DAC5687末端接收波形。由于末端電容負(fù)載C 的影響, 振鈴明顯減少, 上升時(shí)間增加,末端上升時(shí)間仿真結(jié)果約為1. 3ns, 實(shí)測結(jié)果約為1. 5ns, 兩者基本相符。

由以上分析可得到結(jié)論, 單端高速數(shù)據(jù)總線的走線應(yīng)盡可能的短, 并在終端端接匹配負(fù)載電阻, 以達(dá)到傳輸線匹配、提高數(shù)據(jù)傳輸速率的目的。

5 FPGA 設(shè)計(jì)

依托通用底板, 針對(duì)DAC5687 功能背板進(jìn)行FPGA 設(shè)計(jì)。其主要功能一是使FPGA 通過DAC5687 的串行編程接口( SPI) 對(duì)DAC5687 的內(nèi)部寄存器進(jìn)行設(shè)置; 二是實(shí)現(xiàn)內(nèi)部DDS 數(shù)據(jù)源與DAC5687的嚴(yán)格同步。采用VHDL或V erilog 語言編寫程序, 可以簡便實(shí)現(xiàn)上述功能。DDS 與DAC5687的接口原理如圖5所示。

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速多通道信號(hào)模擬器的設(shè)計(jì)

圖5 FPGA與DAC5687的數(shù)據(jù)及時(shí)鐘接口框圖。

如圖所示, 時(shí)鐘管理模塊將分別給FPGA 和DAC5687提供差分工作時(shí)鐘。DAC5687利用內(nèi)部鎖相環(huán)PLL產(chǎn)生數(shù)據(jù)同步時(shí)鐘, 經(jīng)由NB4N855S變換成LVDS差分時(shí)鐘信號(hào)傳入FPGA 內(nèi)部DDS數(shù)據(jù)源, 作為數(shù)據(jù)源工作時(shí)鐘, 以保證信號(hào)樣點(diǎn)數(shù)據(jù)和DAC轉(zhuǎn)換工作時(shí)鐘同步。DDS數(shù)據(jù)源將產(chǎn)生的A、B兩路信號(hào)樣點(diǎn)數(shù)據(jù)通過印制板上的單端高速數(shù)據(jù)總線傳輸?shù)紻AC5687, 最終完成數(shù)模轉(zhuǎn)換。

6 結(jié)束語

討論了在CPC I通用底板上設(shè)計(jì)DAC5687數(shù)模轉(zhuǎn)換背板的設(shè)計(jì)方法, 解決了單端高速數(shù)據(jù)傳輸線的布線和終端匹配問題, 為高速多通道信號(hào)模擬器提供了一種解決方案。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21802

    瀏覽量

    606415
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51283

    瀏覽量

    427827
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2905

    瀏覽量

    88450
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    高速ADDA模塊開箱,F(xiàn)PGA專用,高速信號(hào)輸出,數(shù)模信號(hào)轉(zhuǎn)換

    高速ADDA模塊開箱,F(xiàn)PGA專用,高速信號(hào)輸出,數(shù)模信號(hào)轉(zhuǎn)換,8Bit
    發(fā)表于 03-13 18:25

    4個(gè)高速串行通道的AHCC2001PCI/CPCI

    AHCC2001PCI/CPCI 是能提供 4 路高速串行數(shù)據(jù)通信的模板, 完成系統(tǒng)內(nèi)部計(jì)算機(jī)網(wǎng)絡(luò)與外部多路串行接口的互連功能。它內(nèi)含一片高性能的串行通信控制,可以用于各種高速數(shù)據(jù)通
    發(fā)表于 04-25 09:40

    基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

    提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實(shí)時(shí)合成雷達(dá)回波
    發(fā)表于 06-03 05:00

    基于DAC5687的高速通道信號(hào)模擬器系統(tǒng)設(shè)計(jì)

    設(shè)備檢修提供參考信號(hào), 分離設(shè)備故障問題, 簡化設(shè)備檢修過程。另外,此高速通道信號(hào)模擬器系統(tǒng)基
    發(fā)表于 07-10 08:16

    怎么設(shè)計(jì)通道實(shí)時(shí)CAN總線模擬器?

    及實(shí)時(shí)響應(yīng)的場合,單通道CAN總線不能滿足實(shí)際通信的要求。那么,我們究竟該如何設(shè)計(jì)通道實(shí)時(shí)CAN總線
    發(fā)表于 08-13 07:44

    使用高速DA芯片實(shí)現(xiàn)數(shù)模轉(zhuǎn)換的方法

    和數(shù)字電路必不可少的橋梁。在很多場合下, DAC的轉(zhuǎn)換速度甚至直接決定了整個(gè)系統(tǒng)的運(yùn)行速度。本章我們將使用高速DA芯片實(shí)現(xiàn)數(shù)模
    發(fā)表于 01-18 07:35

    高速數(shù)模轉(zhuǎn)換器的功能特性和作用

    當(dāng)今的高速數(shù)模轉(zhuǎn)換器 (DAC) 通常都包含有許多數(shù)字信號(hào)處理模塊,讓其更加易于使用。應(yīng)論述需要,我們使用了 TI 的 DAC34H84(詳見《參考文獻(xiàn) 1》),它是一款 4 通道、1
    發(fā)表于 11-23 07:20

    一種雷達(dá)回波信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

    本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片F(xiàn)PGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)雷達(dá)回波信號(hào)
    發(fā)表于 05-08 17:17 ?36次下載

    PXI高速信號(hào)發(fā)生的設(shè)計(jì)和實(shí)現(xiàn)

    本文介紹了一種基于PXI 總線高速信號(hào)發(fā)生的設(shè)計(jì)理論和實(shí)現(xiàn)方法,從硬件和軟件兩個(gè)方面詳細(xì)介紹了系統(tǒng)的設(shè)計(jì)方法。該平臺(tái)基于
    發(fā)表于 08-14 08:51 ?18次下載

    CPCI高速采集回放卡

    EDAQ-6026是一款基于CPCI接口的高速采集與回放卡,用于同步通道信號(hào)采集,存儲(chǔ),處理,傳輸,回放。64-Bit 66MHzCPCI
    發(fā)表于 05-13 10:14 ?35次下載
    <b class='flag-5'>CPCI</b><b class='flag-5'>高速</b>采集回放卡

    CPCI數(shù)據(jù)總線接口的設(shè)計(jì)與實(shí)現(xiàn)

    本文設(shè)計(jì)的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號(hào),完成對(duì)數(shù)據(jù)的快速讀寫,從而
    發(fā)表于 07-17 10:47 ?1.3w次閱讀
    <b class='flag-5'>CPCI</b>數(shù)據(jù)<b class='flag-5'>總線</b>接口的設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>

    CPCI數(shù)據(jù)總線接口的設(shè)計(jì)與實(shí)現(xiàn)

    通過在FPGA中編寫Verilog HDL語言控制CPCI協(xié)議轉(zhuǎn)換芯片,從而實(shí)現(xiàn)CPCI總線
    發(fā)表于 12-07 14:22 ?52次下載
    <b class='flag-5'>CPCI</b>數(shù)據(jù)<b class='flag-5'>總線</b>接口的設(shè)計(jì)與<b class='flag-5'>實(shí)現(xiàn)</b>

    基于FPGA的協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)

    基于FPGA的協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)
    發(fā)表于 01-07 19:08 ?0次下載

    模擬設(shè)備高速轉(zhuǎn)換器

    模擬設(shè)備高速轉(zhuǎn)換器(HSC)接口板設(shè)計(jì)用于Eval控制為模擬器件的高速CMOS a/D轉(zhuǎn)換器提供
    發(fā)表于 07-18 16:51 ?13次下載

    一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器實(shí)現(xiàn)

    提出了一種基于FPGA的雷達(dá)回波實(shí)時(shí)模擬器實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有
    發(fā)表于 11-18 13:00 ?2759次閱讀
    一種基于FPGA嵌入式系統(tǒng)的雷達(dá)<b class='flag-5'>信號(hào)</b><b class='flag-5'>模擬器</b>的<b class='flag-5'>實(shí)現(xiàn)</b>