欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-05-03 09:06 ? 次閱讀

線性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號(hào)作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號(hào),已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)領(lǐng)域。直接數(shù)字頻率合成(Digital DirectFrequency Synthesis,DDS)技術(shù)是解決這一問題的最好辦法。在雷達(dá)系統(tǒng)中采用DDS技術(shù)可以靈活地產(chǎn)生不同載波頻率、不同脈沖寬度以及不同脈沖重復(fù)頻率等參數(shù)構(gòu)成的信號(hào),為雷達(dá)系統(tǒng)的設(shè)計(jì)者提供了全新的思路。

1設(shè)計(jì)思路

利用專用DDS芯片是目前比較流行的信號(hào)產(chǎn)生方法。專用DDS芯片把所有功能集中在一塊芯片上,需要設(shè)計(jì)者以此為平臺(tái)進(jìn)行開發(fā)。而基于FPGA的DDS軟件編程則根據(jù)DDS技術(shù)的基本原理,充分利用了FPGA作為大規(guī)模芯片的資源優(yōu)勢(shì)和高速運(yùn)算能力,除了能產(chǎn)生專用DDS芯片所具備的單頻連續(xù)波、非連續(xù)波、各種形式的線性調(diào)頻信號(hào)以外,還可以借助FPGA的龐大的資源優(yōu)勢(shì)和內(nèi)部存儲(chǔ)器,使非線性調(diào)頻等更復(fù)雜的信號(hào)更容易實(shí)現(xiàn)。

2硬件系統(tǒng)的構(gòu)成

在具體實(shí)現(xiàn)過程中主要采用一塊基于FPGA的雷達(dá)信號(hào)處理卡,既可以采集來自雷達(dá)接收機(jī)的中頻、視頻信號(hào)并對(duì)其進(jìn)行數(shù)字信號(hào)處理,又可以自身模擬產(chǎn)生雷達(dá)中頻、視頻信號(hào)進(jìn)行數(shù)字信號(hào)處理或不處理直接送往雷達(dá)信號(hào)處理機(jī)。雷達(dá)信號(hào)處理卡的硬件電路結(jié)構(gòu)框圖如圖1所示。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

FPGA采用的是Xilinx公司的10萬門FPGA芯片XC2S100E,其配置芯片為Xilinx公司的1 Mb容量PROM芯片XC18V01,以主動(dòng)串行方式對(duì)FPGA進(jìn)行上電配置。A/D,D/A分別為ADI公司12位高速模數(shù)轉(zhuǎn)換芯片AD9224與14位高速數(shù)模轉(zhuǎn)換芯片AD9764。SRAM采用Cypress公司的256k×16 bSRAM芯片CY7C1041。

結(jié)合本處理卡的結(jié)構(gòu)特點(diǎn),硬件上采用FPGA與高速D/A方案產(chǎn)生線性調(diào)頻信號(hào)。在FPGA內(nèi)部實(shí)現(xiàn)DDS電路,F(xiàn)PGA輸出全數(shù)字的線性調(diào)頻信號(hào)送往高速D/A得到最終的模擬線性調(diào)頻信號(hào)。由于本處理卡采用PCI總線結(jié)構(gòu),因此可通過計(jì)算機(jī)實(shí)時(shí)修改線性調(diào)頻信號(hào)的參數(shù)設(shè)置,改善了人機(jī)接口,提高了系統(tǒng)的靈活性。

3 FPGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)

DDS芯片電路產(chǎn)生的是固定頻率的正弦波信號(hào),信號(hào)頻率受相位增量△Phase控制,若要產(chǎn)生線性調(diào)頻信號(hào),則必須實(shí)時(shí)改變△Phase,使△Phase根據(jù)頻率步進(jìn)量fstep而線性變化。因此基于FPGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)時(shí),需要在FPGA內(nèi)部實(shí)現(xiàn)頻率累加器、相位累加器、正弦波形ROM存儲(chǔ)器等電路,F(xiàn)PGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號(hào)的原理圖如圖2所示。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

在產(chǎn)生線性調(diào)頻信號(hào)時(shí),每來一個(gè)時(shí)鐘脈沖,軟件編程控制頻率累加器產(chǎn)生線性增加的瞬時(shí)頻率,然后經(jīng)過相位累加器運(yùn)算輸出線性調(diào)頻信號(hào)的瞬時(shí)相位,以此相位值尋址正弦值存儲(chǔ)表,通過查表得到與相位值對(duì)應(yīng)的幅度量化值;在下一個(gè)周期來臨時(shí),頻率累加寄存器一方面將在上一時(shí)鐘周期作用后所產(chǎn)生的新的頻率數(shù)據(jù)反饋到頻率加法器的輸入端,以使頻率加法器繼續(xù)累加,頻率累加的瞬時(shí)值與上個(gè)周期相位累加器反饋到相位加法器輸入端的數(shù)據(jù)累加,然后再依此周期累加的相位值重新尋址正弦值存儲(chǔ)表,得到對(duì)應(yīng)的幅度量化值,依此循環(huán),幅度量化值經(jīng)過累加,并經(jīng)D/A轉(zhuǎn)換器得到連續(xù)的階梯波,經(jīng)低通濾波器濾除其中的高頻分量,最后即可得到所需線性調(diào)頻信號(hào)。

已知系統(tǒng)工作時(shí)鐘fclk、頻率累加器與相位累加器位數(shù)N,要產(chǎn)生中頻為F0、帶寬為B、時(shí)寬為T的線性調(diào)頻信號(hào),其頻率步進(jìn)變化如圖3所示,在FPGA軟件編程時(shí)只需計(jì)算出起始頻率fstart和頻率步進(jìn)量fstep卸即可。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

起始頻率fstart和頻率步進(jìn)量fstep的計(jì)算公式如式(1),式(2)所示,因?yàn)樵赩HDL語言中,數(shù)值的表示方法都是二進(jìn)制的,所以通過式(1),式(2)計(jì)算的結(jié)果都是二進(jìn)制的,是無量綱的。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

經(jīng)過頻率累加器輸出的是嚴(yán)格線性增長的瞬時(shí)頻率。在實(shí)際過程中相位累加器的輸出是經(jīng)過相位截?cái)嘣龠M(jìn)行尋址,從而引入了一定的相位誤差,雖然這一誤差會(huì)影響到線性調(diào)頻信號(hào)的線性度,但是調(diào)頻斜率為相位的二次導(dǎo)數(shù),相位截?cái)嗾`差本身已很小,所以對(duì)調(diào)頻線性度的影響就更小了。

4 實(shí)驗(yàn)結(jié)果

基于上述原理,首先對(duì)VHDL代碼進(jìn)行了時(shí)序仿真,然后將編譯綜合后的BIT文件下載到FPGA芯片中進(jìn)行系統(tǒng)聯(lián)調(diào)。實(shí)驗(yàn)表明,采用FPGA軟件編程技術(shù)較好地實(shí)現(xiàn)了線性調(diào)頻信號(hào)的產(chǎn)生,而且信號(hào)波形比較穩(wěn)定。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

圖4為利用Modelsim軟件對(duì)本設(shè)計(jì)所產(chǎn)生的信號(hào)進(jìn)行仿真得到的時(shí)序仿真圖,從中可以看出在每個(gè)觸發(fā)周期內(nèi),所產(chǎn)生信號(hào)的變化頻率在不斷線性增加,可以較明顯地看出產(chǎn)生的是線性調(diào)頻信號(hào)。若要產(chǎn)生更低頻率及更精確的波形,可以提高分辨率并相應(yīng)減小基準(zhǔn)時(shí)鐘,這在FPGA中實(shí)現(xiàn)起來相對(duì)比較容易。

基于FPGA的DDS芯片實(shí)現(xiàn)雷達(dá)線性調(diào)頻信號(hào)系統(tǒng)的設(shè)計(jì)

圖5為在實(shí)際調(diào)試過程中模擬產(chǎn)生一個(gè)脈寬7 μs、周期為700 μs、帶寬為5 Mb/s,中頻為7.5 MHz的線性調(diào)頻脈沖信號(hào)在示波器上的截圖。從圖中可以看出,本系統(tǒng)所產(chǎn)生的線性調(diào)頻信號(hào)基本達(dá)到了預(yù)定的指標(biāo),能夠滿足實(shí)際工程中的應(yīng)用,在雷達(dá)系統(tǒng)中有著較好的應(yīng)用前景。本文原理以及本系統(tǒng)亦可用于構(gòu)成產(chǎn)生相位編碼脈沖信號(hào)等其他形式的復(fù)雜雷達(dá)信號(hào)形式,具有較大的可擴(kuò)展性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1630

    文章

    21802

    瀏覽量

    606388
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51283

    瀏覽量

    427802
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    21

    文章

    636

    瀏覽量

    152973
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于FPGADDS 調(diào)頻信號(hào)的研究與實(shí)現(xiàn)

    基于FPGADDS 調(diào)頻信號(hào)的研究與實(shí)現(xiàn)
    發(fā)表于 08-17 11:41

    求助C8051單片機(jī)控制DDS芯片AD9854產(chǎn)生一個(gè)線性調(diào)頻信號(hào)的程序

    本帖最后由 elecfans 于 2015-5-17 16:04 編輯 求大神幫忙 我要用C8051單片機(jī)控制DDS芯片AD9854產(chǎn)生一個(gè)線性調(diào)頻信號(hào),求程序。。。。
    發(fā)表于 05-17 12:16

    請(qǐng)問基于DDS技術(shù)能輸出線性調(diào)頻信號(hào)的單通道芯片嗎?

    請(qǐng)問基于DDS技術(shù)的可以輸出線性調(diào)頻信號(hào)的單通道芯片?頻率不是很高。最好是好焊接的,外圍電路簡(jiǎn)單。謝謝!
    發(fā)表于 03-01 10:39

    基于FPGA雷達(dá)線性調(diào)頻信號(hào)實(shí)現(xiàn)

    王玲,邱軍海,王世橋(煙臺(tái)工程職業(yè)技術(shù)學(xué)院山東煙臺(tái)264006)線性調(diào)頻信號(hào)可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號(hào)作為
    發(fā)表于 07-08 07:38

    如何實(shí)現(xiàn)基于DDS芯片AD9858的線性調(diào)頻信號(hào)的設(shè)計(jì)?

    本文介紹了一種采用DDS方式直接產(chǎn)生線性調(diào)頻信號(hào)的全數(shù)字設(shè)計(jì)方法?
    發(fā)表于 04-12 06:14

    基于FPGADDS調(diào)頻信號(hào)的研究與實(shí)現(xiàn)

    本文從DDS 基本原理出發(fā),利用FPGA實(shí)現(xiàn)DDS 調(diào)頻信號(hào)的產(chǎn)生,重點(diǎn)介紹了其原理和電路設(shè)計(jì),并給出了
    發(fā)表于 06-26 17:29 ?72次下載

    基于STM32和FPGA的可控線性調(diào)頻信號(hào)源的設(shè)計(jì)

    設(shè)計(jì)了一種有別于應(yīng)用直接數(shù)字頻率合成(DDS)產(chǎn)生線性調(diào)頻信號(hào),并且可對(duì)信號(hào)的起止和幅度進(jìn)行控制的新型線性
    發(fā)表于 07-08 14:44 ?35次下載

    線性調(diào)頻信號(hào)干擾仿真分析

    本文對(duì)線性調(diào)頻信號(hào)進(jìn)行分析,介紹了不同因素對(duì)線性調(diào)頻信號(hào)的壓縮效果產(chǎn)生的影響。并在此基礎(chǔ)上分析了幾種對(duì)線性
    發(fā)表于 09-21 15:23 ?29次下載
    <b class='flag-5'>線性</b><b class='flag-5'>調(diào)頻信號(hào)</b>干擾仿真分析

    線性調(diào)頻信號(hào)特征分析及其在現(xiàn)代雷達(dá)中的應(yīng)用

    線性調(diào)頻信號(hào)特征分析及其在現(xiàn)代雷達(dá)中的應(yīng)用。
    發(fā)表于 01-15 15:17 ?7次下載

    調(diào)頻線性度對(duì)線性調(diào)頻信號(hào)影響

    調(diào)頻線性度對(duì)線性調(diào)頻信號(hào)性能影響分析,參考下。
    發(fā)表于 01-15 15:57 ?12次下載

    線性調(diào)頻信號(hào)特征分析及其在現(xiàn)代雷達(dá)中的應(yīng)用

    線性調(diào)頻信號(hào)特征分析及其在現(xiàn)代雷達(dá)中的應(yīng)用
    發(fā)表于 01-10 21:13 ?18次下載

    基于FPGA線性調(diào)頻雷達(dá)各體制信號(hào)源的設(shè)計(jì)與實(shí)現(xiàn)

    介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設(shè)計(jì)出產(chǎn)生連續(xù)波、重頻參差抖動(dòng)、頻率捷變、線性調(diào)頻以及二相編碼等雷達(dá)
    發(fā)表于 11-18 12:50 ?7235次閱讀

    通過Matlab軟件實(shí)現(xiàn)對(duì)DSP/FPGA線性調(diào)頻信號(hào)仿真

    的大型軟件。本文用Matlab軟件建立DDS系統(tǒng)線性調(diào)頻信號(hào)的仿真模型,對(duì)于理解線性調(diào)頻信號(hào)
    的頭像 發(fā)表于 08-30 10:09 ?7293次閱讀
    通過Matlab軟件<b class='flag-5'>實(shí)現(xiàn)</b>對(duì)DSP/<b class='flag-5'>FPGA</b><b class='flag-5'>線性</b><b class='flag-5'>調(diào)頻信號(hào)</b>仿真

    如何基于DDS IP實(shí)現(xiàn)線性調(diào)頻信號(hào)

    利用DDS IP實(shí)現(xiàn)線性調(diào)頻信號(hào) 1 DDS技術(shù)簡(jiǎn)介隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對(duì)于頻率轉(zhuǎn)換速度、頻率分辨率等
    的頭像 發(fā)表于 07-02 10:27 ?4048次閱讀
    如何基于<b class='flag-5'>DDS</b> IP<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>線性</b><b class='flag-5'>調(diào)頻信號(hào)</b>

    基于FPGADDS IP實(shí)現(xiàn)線性調(diào)頻信號(hào)的設(shè)計(jì)方案

    利用DDS IP實(shí)現(xiàn)線性調(diào)頻信號(hào)1 DDS技術(shù)簡(jiǎn)介隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對(duì)于頻率轉(zhuǎn)換速度、頻率分辨率等方
    的頭像 發(fā)表于 07-02 10:27 ?7544次閱讀
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>DDS</b> IP<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>線性</b><b class='flag-5'>調(diào)頻信號(hào)</b>的設(shè)計(jì)方案