欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

成本過高致大量芯片廠暫緩先進(jìn)工藝轉(zhuǎn)型!

中國(guó)半導(dǎo)體論壇 ? 來源:未知 ? 作者:工程師曾暄茗 ? 2018-09-09 09:35 ? 次閱讀

據(jù)國(guó)外媒體援引業(yè)內(nèi)人士的觀點(diǎn)指出,由于10納米以下芯片的生產(chǎn)工作需要大量資本投入,大量芯片制造商紛紛基于成本考慮選擇將業(yè)務(wù)重點(diǎn)繼續(xù)放在現(xiàn)有14/12納米工藝上,同時(shí)減緩了自己對(duì)更先進(jìn)納米工藝的投資腳步。

眾所周知,10納米以下芯片制造工藝的研發(fā)成本非常高昂。許多芯片廠商也意識(shí)到了這一問題,并開始考慮如此高的研發(fā)投入是否能夠給自己帶來長(zhǎng)遠(yuǎn)收益。

海思(HiSilicon)集團(tuán)不久前曾表示,公司將斥資3億美元研發(fā)基于7納米工藝的下一代SoC芯片產(chǎn)品。然而,包括高通聯(lián)發(fā)科(MediaTek)都已經(jīng)通過推出新的14/12納米芯片解決方案加強(qiáng)自己在中高端市場(chǎng)的競(jìng)爭(zhēng)力。

消息人士指出,在目前的市場(chǎng)環(huán)境下,許多企業(yè)都對(duì)向7納米芯片技術(shù)轉(zhuǎn)型是否必要心存疑慮。

除了臺(tái)積電和三星之外,其他廠商暫緩跟進(jìn)7納米的主要原因是市場(chǎng)需求尚未達(dá)到。目前7納米的良品率低、流片成本高,且現(xiàn)有產(chǎn)品足以支持主流應(yīng)用,并不需要更高的性能。如果采用7納米工藝制造,芯片制造商大約需要每年1.2-1.5億套的產(chǎn)量才能夠盈虧平衡,彌補(bǔ)研發(fā)成本。目前看來,只有蘋果、三星、高通和聯(lián)發(fā)科能夠達(dá)到這樣的生產(chǎn)規(guī)模。

報(bào)道稱,高通和聯(lián)發(fā)科已將自己的7納米芯片解決方案推出時(shí)間從2018年推遲到了2019年,預(yù)計(jì)將同自己的智能手機(jī)5G解決方案一同推出市場(chǎng)。分析人士認(rèn)為,在5G設(shè)備正式投入商用前,高通和聯(lián)發(fā)科繼續(xù)專注于中高端市場(chǎng)是一個(gè)合適的舉措,也同公司致力于滿足消費(fèi)者當(dāng)下實(shí)際需求的理念相一致。

目前,臺(tái)積電和三星都已經(jīng)公布了自己7納米技術(shù)的演進(jìn)路線圖。中國(guó)***芯片代工廠商聯(lián)電(UMC)則已經(jīng)將自己的投資重點(diǎn)轉(zhuǎn)移到已經(jīng)成熟和擁有技術(shù)優(yōu)勢(shì)的產(chǎn)品線上,同時(shí)進(jìn)一步弱化了同競(jìng)爭(zhēng)對(duì)手有關(guān)更先進(jìn)芯片技術(shù)的競(jìng)爭(zhēng)。該公司希望,通過這一戰(zhàn)略轉(zhuǎn)型加強(qiáng)現(xiàn)有產(chǎn)品線競(jìng)爭(zhēng)力,同時(shí)提高公司運(yùn)營(yíng)利潤(rùn)。

需要指出的是,全球第二大晶圓代工廠芯片制造商GlobalFoundries上月宣布,公司放棄了開發(fā)下一代半導(dǎo)體技術(shù)的宏偉計(jì)劃,轉(zhuǎn)而將資源聚焦到現(xiàn)有技術(shù)上。這意味著GlobalFoundries將會(huì)裁掉5%的員工,也意味著下一代半導(dǎo)體領(lǐng)域剩下的廠家就只有蘋果的現(xiàn)任芯片代工商臺(tái)積電和前任代工商三星。

對(duì)此,GlobalFoundries CTO嘉里-派頓(Gary Patton)堅(jiān)稱,公司做出這一決定不是因?yàn)榧夹g(shù)問題,而是在謹(jǐn)慎考慮了7納米工藝的商業(yè)機(jī)會(huì)和財(cái)務(wù)問題后做出的選擇。

“現(xiàn)有14/12納米還有很大的改進(jìn)空間,改進(jìn)現(xiàn)有技術(shù)所需的資源比研發(fā)7納米甚至5納米工藝要少得多。而且即使到2022年,四分之三的芯片市場(chǎng)仍然只需要12納米工藝。”派頓當(dāng)時(shí)解釋道。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51243

    瀏覽量

    427621
  • 高通
    +關(guān)注

    關(guān)注

    77

    文章

    7511

    瀏覽量

    191208
  • 聯(lián)發(fā)科
    +關(guān)注

    關(guān)注

    56

    文章

    2693

    瀏覽量

    255190
  • 7納米工藝
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    2867

原文標(biāo)題:成本過高致大量芯片廠暫緩先進(jìn)工藝轉(zhuǎn)型!

文章出處:【微信號(hào):CSF211ic,微信公眾號(hào):中國(guó)半導(dǎo)體論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦

    其利天下技術(shù)開發(fā)|目前先進(jìn)芯片封裝工藝有哪些

    先進(jìn)封裝是“超越摩爾”(MorethanMoore)時(shí)代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個(gè)工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個(gè)芯片放入
    的頭像 發(fā)表于 01-07 17:40 ?1056次閱讀
    其利天下技術(shù)開發(fā)|目前<b class='flag-5'>先進(jìn)</b>的<b class='flag-5'>芯片</b>封裝<b class='flag-5'>工藝</b>有哪些

    聯(lián)發(fā)科調(diào)整天璣9500芯片制造工藝

    近日,據(jù)外媒最新報(bào)道,聯(lián)發(fā)科正在積極籌備下一代旗艦級(jí)芯片——天璣9500,并計(jì)劃在今年末至明年初正式推出這款備受期待的芯片。 原本,聯(lián)發(fā)科有意采用臺(tái)積電最先進(jìn)的2nm工藝來制造天璣95
    的頭像 發(fā)表于 01-06 13:48 ?178次閱讀

    先進(jìn)封裝中RDL工藝介紹

    Hello,大家好,今天我們來聊聊,先進(jìn)封裝中RDL工藝。 RDL:Re-Distribution Layer,稱之為重布線層。是先進(jìn)封裝的關(guān)鍵互連工藝之一,目的是將多個(gè)
    的頭像 發(fā)表于 01-03 10:27 ?530次閱讀
    <b class='flag-5'>先進(jìn)</b>封裝中RDL<b class='flag-5'>工藝</b>介紹

    【「大話芯片制造」閱讀體驗(yàn)】+ 芯片制造過程和生產(chǎn)工藝

    今天閱讀了最感興趣的部分——芯片制造過程章節(jié),可以用下圖概括: 芯片的制造工序可分為前道工序和后道工序。前道工序占整個(gè)芯片制造80%的工作量,由數(shù)百道工藝組成,可見
    發(fā)表于 12-30 18:15

    先進(jìn)封裝中互連工藝凸塊、RDL、TSV、混合鍵合的新進(jìn)展

    談一談先進(jìn)封裝中的互連工藝,包括凸塊、RDL、TSV、混合鍵合,有哪些新進(jìn)展?可以說,互連工藝先進(jìn)封裝的關(guān)鍵技術(shù)之一。在市場(chǎng)需求的推動(dòng)下,傳統(tǒng)封裝不斷創(chuàng)新、演變,出現(xiàn)了各種新型的封裝
    的頭像 發(fā)表于 11-21 10:14 ?1336次閱讀
    <b class='flag-5'>先進(jìn)</b>封裝中互連<b class='flag-5'>工藝</b>凸塊、RDL、TSV、混合鍵合的新進(jìn)展

    晶圓廠與封測(cè)攜手,共筑先進(jìn)封裝新未來

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,摩爾定律逐漸逼近物理極限,傳統(tǒng)依靠縮小晶體管尺寸來提升性能的方法面臨嚴(yán)峻挑戰(zhàn)。在此背景下,先進(jìn)封裝技術(shù)作為超越摩爾定律的重要途徑,正成為半導(dǎo)體行業(yè)新的焦點(diǎn)。晶圓廠和封測(cè)
    的頭像 發(fā)表于 09-24 10:48 ?703次閱讀
    晶圓廠與封測(cè)<b class='flag-5'>廠</b>攜手,共筑<b class='flag-5'>先進(jìn)</b>封裝新未來

    電子封裝 | Die Bonding 芯片鍵合的主要方法和工藝

    DieBound芯片鍵合,是在封裝基板上安裝芯片工藝方法。本文詳細(xì)介紹一下幾種主要的芯片鍵合的方法和工藝。什么是
    的頭像 發(fā)表于 09-20 08:04 ?1053次閱讀
    電子封裝 | Die Bonding <b class='flag-5'>芯片</b>鍵合的主要方法和<b class='flag-5'>工藝</b>

    芯片設(shè)計(jì)流片、驗(yàn)證、成本的那些事

    前言我們聊聊芯片設(shè)計(jì)、流片、驗(yàn)證、制造、成本的那些事;流片對(duì)于芯片設(shè)計(jì)來說就是參加一次大考。流片的重要性就在于能夠檢驗(yàn)芯片設(shè)計(jì)是否成功,是芯片
    的頭像 發(fā)表于 08-09 08:11 ?2170次閱讀
    <b class='flag-5'>芯片</b>設(shè)計(jì)流片、驗(yàn)證、<b class='flag-5'>成本</b>的那些事

    大廠群創(chuàng)華麗轉(zhuǎn)型全球最大尺寸FOPLP!先進(jìn)封裝如此火熱,友達(dá)為何不跟進(jìn)?

    FOPLP ,沿用70%以上已折舊完畢的TFT設(shè)備, 成為最具成本競(jìng)爭(zhēng)力的先進(jìn)封裝。 群創(chuàng)證實(shí),F(xiàn)OPLP產(chǎn)品線一期產(chǎn)能已被訂光,規(guī)劃本季量產(chǎn)出貨。市場(chǎng)傳出, 群創(chuàng)的
    的頭像 發(fā)表于 07-04 10:17 ?809次閱讀
    大廠群創(chuàng)華麗<b class='flag-5'>轉(zhuǎn)型</b>全球最大尺寸FOPLP<b class='flag-5'>廠</b>!<b class='flag-5'>先進(jìn)</b>封裝如此火熱,友達(dá)為何不跟進(jìn)?

    AI芯片制造新趨勢(shì):先進(jìn)封裝崛起

    隨著人工智能(AI)技術(shù)的迅猛發(fā)展,對(duì)高性能芯片的需求日益迫切。然而,制造這些滿足AI需求的芯片不僅需要更先進(jìn)的技術(shù),還伴隨著高昂的成本。在追求更高性能與更低
    的頭像 發(fā)表于 06-18 16:44 ?766次閱讀

    聚辰基于第二代NORD工藝平臺(tái)推出業(yè)界最小尺寸高可靠NOR Flash系列芯片

    近日,聚辰半導(dǎo)體宣布,基于第二代NORD先進(jìn)工藝平臺(tái)成功推出業(yè)界最小尺寸的NOR Flash低容量系列芯片,可在應(yīng)用過程中實(shí)現(xiàn)高可靠性的同時(shí)顯著節(jié)省芯片尺寸,降低材料
    的頭像 發(fā)表于 05-28 11:29 ?1479次閱讀

    芯片鍵合:芯片與基板結(jié)合的精密工藝過程

    在半導(dǎo)體工藝中,“鍵合”是指將晶圓芯片連接到襯底上。粘接可分為兩種類型,即傳統(tǒng)方法和先進(jìn)方法。傳統(tǒng)的方法包括晶片連接(或晶片連接)和電線連接,而先進(jìn)的方法包括IBM在60年代末開發(fā)的倒
    發(fā)表于 04-24 11:14 ?2528次閱讀
    <b class='flag-5'>芯片</b>鍵合:<b class='flag-5'>芯片</b>與基板結(jié)合的精密<b class='flag-5'>工藝</b>過程

    臺(tái)積電加大投資先進(jìn)封裝,將在嘉科新建六座封裝

    臺(tái)積電計(jì)劃在嘉義科學(xué)園區(qū)投資超過5000億元新臺(tái)幣,建設(shè)六座先進(jìn)封裝,這一舉措無(wú)疑將對(duì)半導(dǎo)體產(chǎn)業(yè)產(chǎn)生深遠(yuǎn)影響。
    的頭像 發(fā)表于 03-20 11:28 ?813次閱讀

    英特爾已擱置在意大利建立先進(jìn)封裝和芯片組裝廠的計(jì)劃

    據(jù)外媒報(bào)道,英特爾已經(jīng)擱置了在意大利建立先進(jìn)封裝和芯片組裝廠的計(jì)劃,意大利工業(yè)部長(zhǎng)本周在該國(guó)北部維羅納的一次新聞發(fā)布會(huì)上宣布了這一消息。
    的頭像 發(fā)表于 03-18 10:13 ?598次閱讀

    SiC功率器件先進(jìn)互連工藝研究

    技術(shù)的高可靠性先進(jìn)互連工藝。通過系列質(zhì)量評(píng)估與測(cè)試方法對(duì)比分析了不同燒結(jié)工藝對(duì)芯片雙面銀燒結(jié)層和芯片剪切強(qiáng)度的影響,分析了襯板表面材料對(duì)銅線
    的頭像 發(fā)表于 03-05 08:41 ?623次閱讀
    SiC功率器件<b class='flag-5'>先進(jìn)</b>互連<b class='flag-5'>工藝</b>研究