欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

有源時(shí)鐘振蕩器可有效降低通信應(yīng)用開發(fā)風(fēng)險(xiǎn)的應(yīng)用

電子設(shè)計(jì) ? 作者:工程師飛燕 ? 2018-10-11 08:18 ? 次閱讀

隨著通信和數(shù)據(jù)中心應(yīng)用升級(jí)至更高的數(shù)據(jù)傳輸率以支持迅速增長(zhǎng)的互聯(lián)網(wǎng)流量需求,SerDes 參考時(shí)鐘的性能正變得日益重要。如果參考時(shí)鐘抖動(dòng)太高,會(huì)導(dǎo)致比特誤碼率 (BER) 過高、流量丟失或系統(tǒng)通信丟失。此外,56G PAM4 PHY、100G/200G/400G 以太網(wǎng)和 100G/400G OTN 需要多種頻率組合,進(jìn)一步增加了時(shí)序的復(fù)雜性。

為此,Silicon Labs提供了全新有源時(shí)鐘振蕩器,其采用第四代 DSPLL 技術(shù)驅(qū)動(dòng),有效解決了 25/40/50/100/400Gbps 時(shí)序問題。本篇技術(shù)文章-“使用高性能有源時(shí)鐘振蕩器降低通信應(yīng)用開發(fā)風(fēng)險(xiǎn)”將詳細(xì)分析高速通信和數(shù)據(jù)中心的時(shí)序要求,并介紹Silicon Labs經(jīng)市場(chǎng)驗(yàn)證的時(shí)鐘振蕩器解決方案,幫助工程人員克服日益艱鉅的高速網(wǎng)絡(luò)定時(shí)設(shè)計(jì)挑戰(zhàn)。

高速通信和數(shù)據(jù)中心的時(shí)序要求

Silicon Labs 的最新 Si54x Ultra Series 有源時(shí)鐘振蕩器產(chǎn)品專為這些要求高的高速通信和數(shù)據(jù)中心應(yīng)用而打造。這些高性能有源時(shí)鐘振蕩器具有任意頻率合成和 80 fs RMS 超低抖動(dòng)的特點(diǎn),有標(biāo)準(zhǔn)尺寸和小封裝尺寸有源時(shí)鐘振蕩器供選擇。Ultra Series 具有領(lǐng)先的抖動(dòng)容限和頻率靈活性,可為硬件設(shè)計(jì)者帶來設(shè)計(jì)自信,同時(shí)降低產(chǎn)品開發(fā)風(fēng)險(xiǎn)。

圖 1. 高速通信和數(shù)據(jù)中心的時(shí)序要求

*注意:直接根據(jù)參考時(shí)鐘或傳輸器眼閉規(guī)格計(jì)算,符合原始(未經(jīng) FEC)的 BER 要求,眼閉預(yù)算為 50/50 的確定性抖動(dòng)/rms 抖動(dòng)和 33%/67% 的時(shí)鐘/傳輸器。

圖 2 Ultra Series DSPLL 體系結(jié)構(gòu)

圖 2 為 Silicon Labs 全新 Ultra Series 第四代 DSPLL 的體系結(jié)構(gòu)。不同于需要復(fù)雜批次制造過程、不同頻率使用不同晶體的傳統(tǒng)有源時(shí)鐘振蕩器技術(shù),Si54x 體系結(jié)構(gòu)結(jié)合了簡(jiǎn)單的高質(zhì)量固定頻率晶體和 Silicon Labs 最新一代的 DSPLL,可產(chǎn)生任意頻率。輸出測(cè)試期間,設(shè)備可設(shè)為自定義的目標(biāo)頻率。采用這種創(chuàng)新方法,可輕松對(duì) Si54x 進(jìn)行批量自定義,以滿足不同客戶的不同需求。Si54x Ultra Series 支持 200 kHz 至 1.5 GHz 之間的任意頻率,僅通過一個(gè)產(chǎn)品系列便可輕松同時(shí)支持標(biāo)準(zhǔn)頻率和自定義頻率應(yīng)用。

采用行業(yè)領(lǐng)先的 55 nm CMOS 技術(shù)設(shè)計(jì),第四代 DSPLL 利用高度數(shù)字化的體系結(jié)構(gòu)來實(shí)現(xiàn)最優(yōu)的頻率靈活性和抖動(dòng)性能。DSPLL 相位探測(cè)器的輸入會(huì)從模擬輸入轉(zhuǎn)換為數(shù)字輸入,使 DSPLL 完全在數(shù)字域內(nèi)運(yùn)行。這種全面數(shù)字化方法有諸多優(yōu)點(diǎn)。首先,可用低于 1 ppb 的步長(zhǎng)來精確控制數(shù)字控制有源時(shí)鐘振蕩器 (DCO),以追蹤參考時(shí)鐘與反饋時(shí)鐘之間的相位延遲。DCO 增益較小,因此電路出現(xiàn)噪聲的可能性較傳統(tǒng)模擬 PLL 更低。其次,DSPLL 支持創(chuàng)新型相位誤差消除電路,利用高級(jí)數(shù)字信號(hào)處理器來消除延遲、非線性和溫度影響導(dǎo)致的 PLL 噪聲。這些體系結(jié)構(gòu)特點(diǎn)確保設(shè)備在不同過程、電壓和溫度下有一致的性能。因此,Silicon Labs 的第四代 DSPLL 體系結(jié)構(gòu)在整個(gè)運(yùn)行范圍都可實(shí)現(xiàn)超低抖動(dòng)。

兼具頻率靈活性和超低抖動(dòng)

下圖為 Ultra Series 抖動(dòng)性能與運(yùn)行頻率和溫度對(duì)比圖。有兩個(gè)可用性能等級(jí)。Si545/6/7 設(shè)備的典型相位抖動(dòng)性能為 80 fs RMS(12kHz - 20MHz),而 Si540/1/2 設(shè)備的典型相位抖動(dòng)性能為 125 fs RMS (12kHz - 20MHz)。由于其抖動(dòng)性能,Si54x 可將抖動(dòng)容限最大化,為硬件客戶帶來設(shè)計(jì)自信。

圖 3 Si54x Ultra Series XO 抖動(dòng)性能與頻率

為了進(jìn)一步簡(jiǎn)化設(shè)備評(píng)估,Silicon Labs 提供了 XO 相位噪聲查找實(shí)用工具,可用于檢索超過 1000 個(gè)常見頻率范圍下的 Silicon Labs 有源時(shí)鐘振蕩器相位噪聲圖。若想使用此免費(fèi)實(shí)用工具,請(qǐng)?jiān)L問:
。

集成電源噪聲控制

第四代 DSPLL 有廣泛的集成低壓差穩(wěn)壓器網(wǎng)絡(luò),具備電源噪聲抑制特性功能,確保即使在有噪聲的系統(tǒng)環(huán)境下也始終可實(shí)現(xiàn)低抖動(dòng)運(yùn)行。集成電源噪聲抑制的另一個(gè)優(yōu)點(diǎn)是可簡(jiǎn)化電源濾波、PCB設(shè)計(jì)和布局。

圖 4 最小化附加抖動(dòng)的集成 PSNR

多頻支持

除標(biāo)準(zhǔn)單頻有源時(shí)鐘振蕩器外,也有使用 Silicon Labs 第四代 DSPLL 體系結(jié)構(gòu)的雙頻或四頻有源時(shí)鐘振蕩器。這些設(shè)備可用一個(gè) IC 替代兩個(gè)或更多離散有源時(shí)鐘振蕩器,將 BOM 成本和復(fù)雜性降至最低。多頻有源時(shí)鐘振蕩器有多個(gè)優(yōu)點(diǎn):

  • 采用單個(gè)設(shè)備即可支持多協(xié)議SerDes

  • 簡(jiǎn)化設(shè)置/保持時(shí)間測(cè)試

  • 頻率容限(例如:156.25 MHz + 50 ppm,156.25 MHz,156.25 MHz -50ppm)

  • 簡(jiǎn)化原型設(shè)計(jì)。使用一個(gè)多頻有源時(shí)鐘振蕩器用多種參考時(shí)鐘測(cè)試新的SerDes和ASIC。選定最終頻率后,轉(zhuǎn)換為固定單一頻率有源時(shí)鐘振蕩器

單一電源

Silicon Labs 的 Ultra Series 有源時(shí)鐘振蕩器有一個(gè)高度靈活的輸出驅(qū)動(dòng)器,可以在工廠自定義,以支持任何常用信號(hào)格式:LVDS、LVPECL、HCSL、CML、CMOS 和雙 CMOS。此外,輸出驅(qū)動(dòng)器支持的電源電壓范圍較寬。一個(gè) Si54x 設(shè)備即可支持 1.8V-3.3V 的運(yùn)行電壓范圍,僅使用單一部件編號(hào)的有源時(shí)鐘振蕩器即可替代 1.8V、2.5V 和 3.3V 等固定電壓的多個(gè)有源時(shí)鐘振蕩器。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    3855

    瀏覽量

    139425
  • Silicon
    +關(guān)注

    關(guān)注

    0

    文章

    134

    瀏覽量

    38676
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    什么是時(shí)鐘振蕩器?它有哪些類型?

    時(shí)鐘振蕩器,作為一種關(guān)鍵的電子設(shè)備,其在多個(gè)領(lǐng)域都發(fā)揮著不可替代的作用。下面將從時(shí)鐘振蕩器的基本概念、工作原理、類型、應(yīng)用領(lǐng)域以及技術(shù)發(fā)展趨勢(shì)等方面進(jìn)行詳細(xì)闡述。
    的頭像 發(fā)表于 10-05 11:37 ?1032次閱讀

    水晶振蕩器的優(yōu)缺點(diǎn)有哪些

    水晶振蕩器,也稱為石英晶體振蕩器,是一種利用石英晶體的壓電效應(yīng)來產(chǎn)生穩(wěn)定頻率的電子設(shè)備。它們廣泛應(yīng)用于各種電子設(shè)備中,如時(shí)鐘、通信設(shè)備、計(jì)算機(jī)和其他需要精確
    的頭像 發(fā)表于 09-29 10:22 ?424次閱讀

    壓控振蕩器仿真原理是什么

    壓控振蕩器(Voltage-Controlled Oscillator,簡(jiǎn)稱VCO)是一種電子振蕩器,其輸出頻率可以由輸入電壓控制。這種振蕩器在無線通信、信號(hào)處理和電子音樂等領(lǐng)域有著廣
    的頭像 發(fā)表于 09-25 11:25 ?428次閱讀

    壓控振蕩器vco工作原理是什么

    壓控振蕩器(Voltage Controlled Oscillator,簡(jiǎn)稱VCO)是一種電子振蕩器,其振蕩頻率可以通過外部電壓信號(hào)來控制。VCO在無線通信、信號(hào)處理、頻率合成等領(lǐng)域有
    的頭像 發(fā)表于 09-25 11:23 ?2242次閱讀

    壓控振蕩器的指標(biāo)有哪些

    壓控振蕩器(Voltage-Controlled Oscillator,VCO)是一種電子振蕩器,其振蕩頻率可以通過改變控制電壓來調(diào)節(jié)。這種振蕩器在無線
    的頭像 發(fā)表于 09-25 11:20 ?611次閱讀

    壓控振蕩器芯片有哪些

    晶體壓控振蕩器(VCXO) 特點(diǎn) :頻率穩(wěn)定度高,但調(diào)頻范圍相對(duì)較窄。晶體壓控振蕩器通常使用AT切割的晶體,其頻率調(diào)整范圍一般在±50~±200ppm之間。 應(yīng)用 :適用于對(duì)頻率穩(wěn)定度要求較高的場(chǎng)合,如通信設(shè)備中的頻率合成器、
    的頭像 發(fā)表于 09-25 10:49 ?1070次閱讀

    壓控振蕩器的作用是完成電壓與頻率的變換嗎對(duì)嗎

    :壓控振蕩器能夠通過改變輸入電壓的大小來調(diào)整輸出信號(hào)的頻率。這一特性使得它在需要?jiǎng)討B(tài)調(diào)整信號(hào)頻率的應(yīng)用場(chǎng)景中非常有用。 廣泛應(yīng)用于多個(gè)領(lǐng)域 : 通信系統(tǒng) :在無線通信系統(tǒng)中,壓控振蕩器
    的頭像 發(fā)表于 09-25 10:47 ?406次閱讀

    數(shù)字振蕩器的相位噪聲是多少

    振蕩器在短時(shí)間內(nèi)頻率穩(wěn)定度的度量參數(shù),它來源于振蕩器輸出信號(hào)由噪聲引起的相位、頻率的變化。在數(shù)字振蕩器中,相位噪聲的存在會(huì)影響到輸出信號(hào)的純度和穩(wěn)定性,進(jìn)而影響到整個(gè)通信系統(tǒng)的性能。
    的頭像 發(fā)表于 09-25 10:37 ?309次閱讀

    從晶體振蕩器產(chǎn)生時(shí)鐘信號(hào)

    電子發(fā)燒友網(wǎng)站提供《從晶體振蕩器產(chǎn)生時(shí)鐘信號(hào).pdf》資料免費(fèi)下載
    發(fā)表于 09-18 14:32 ?0次下載
    從晶體<b class='flag-5'>振蕩器</b>產(chǎn)生<b class='flag-5'>時(shí)鐘</b>信號(hào)

    多諧振蕩器電路圖 多諧振蕩器的工作原理和應(yīng)用

    多諧振蕩器,也稱為多頻振蕩器或多頻發(fā)生,是一種能夠產(chǎn)生多個(gè)頻率的振蕩器。它通過使用不同頻率的諧振電路或振蕩器回路,使得輸出信號(hào)具有多個(gè)諧振
    的頭像 發(fā)表于 07-30 17:46 ?3985次閱讀
    多諧<b class='flag-5'>振蕩器</b>電路圖 多諧<b class='flag-5'>振蕩器</b>的工作原理和應(yīng)用

    石英晶體和MEMS振蕩器的性能

    當(dāng)關(guān)于振蕩器的討論出現(xiàn)時(shí),同樣的問題也會(huì)出現(xiàn)。在您對(duì)性能的選擇是什么呢關(guān)鍵應(yīng)用,MEMS(微機(jī)電系統(tǒng))或石英基振蕩器?基于mems的振蕩器自2005年開始在市場(chǎng)上上市。在過去的15年里,一些公司
    的頭像 發(fā)表于 06-25 16:43 ?553次閱讀
    石英晶體和MEMS<b class='flag-5'>振蕩器</b>的性能

    AG32 時(shí)鐘(外部時(shí)鐘和片上內(nèi)部振蕩器)

    外部晶振 與 內(nèi)部振蕩器: mcu 和 cpld 聯(lián)合編程時(shí), 整顆芯片需要一顆外部晶振。 (芯片有內(nèi)部振蕩器, 但誤差較大, 校準(zhǔn)后 5%以內(nèi)誤差, 參后續(xù)介紹) 單獨(dú)使用CPLD可以使用有源晶振
    發(fā)表于 05-29 13:41

    寬電壓時(shí)鐘振蕩器系列產(chǎn)品選型指南

    寬電壓時(shí)鐘振蕩器系列產(chǎn)品選型指南
    的頭像 發(fā)表于 04-22 14:53 ?634次閱讀
    寬電壓<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>振蕩器</b>系列產(chǎn)品選型指南

    什么是皮爾斯振蕩器?皮爾斯振蕩器電路如何工作?

    皮爾斯振蕩器是石英晶體振蕩器最常見的設(shè)計(jì)之一,皮爾斯振蕩器在設(shè)計(jì)上與之前的 Colpitts 振蕩器非常相似,非常適合使用晶體作為其反饋電路的一部分來實(shí)現(xiàn)晶體
    的頭像 發(fā)表于 04-01 14:24 ?2084次閱讀
    什么是皮爾斯<b class='flag-5'>振蕩器</b>?皮爾斯<b class='flag-5'>振蕩器</b>電路如何工作?

    時(shí)鐘振蕩器的電氣參數(shù)都有哪些呢?

    時(shí)鐘振蕩器,一個(gè)在電子領(lǐng)域中不可或缺的專業(yè)術(shù)語。它利用晶體的諧振特性來產(chǎn)生穩(wěn)定的電信號(hào)。
    的頭像 發(fā)表于 03-13 11:37 ?735次閱讀