AMD不久前剛剛發(fā)布了代號Rome(羅馬)第二代EPYC霄龍處理器,擁有7nm工藝和Zen 2架構(gòu),而且采用了chiplet小芯片設(shè)計(jì),集成最多八個CPU Die和一個IO Die設(shè)計(jì)非常獨(dú)特。
根據(jù)規(guī)劃,接下來將有第三代Milan(米蘭),7nm+工藝、Zen 3架構(gòu),再往后是第四代Genoa(熱那亞),Zen 4架構(gòu)。
據(jù)最新曝料,AMD Milan內(nèi)部將集成最多15個Die,比現(xiàn)在多出來6個。
其中一個肯定還是IO Die,但剩下的14個不可能全是CPU,因?yàn)榘送ǖ?a target="_blank">DDR4內(nèi)存的帶寬只能支持最多10個CPU Die(最多80個核心),這就意味著最多8個或者10個CPU Die?!?dāng)然內(nèi)存通道超過八個的可能性微乎其微。
剩下的6個或4個Die會是什么呢?目測極有可能是HBM高帶寬顯存,通過中介層(Interposer)與CPU Die直接互連,提供遠(yuǎn)勝于DDR4內(nèi)存的高帶寬、低延遲,徹底消除瓶頸。
這樣的話,Milan的配置可能會是10+4+1或者8+6+1。
不過之前有說法稱Milan仍然是8+1配置,那可能是不同的版本。
-
處理器
+關(guān)注
關(guān)注
68文章
19432瀏覽量
231258 -
芯片
+關(guān)注
關(guān)注
456文章
51243瀏覽量
427509
發(fā)布評論請先 登錄
相關(guān)推薦
EE-230:第三代SHARC系列處理器上的代碼疊加
![EE-230:<b class='flag-5'>第三代</b>SHARC系列<b class='flag-5'>處理器</b>上的代碼疊加](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
EE-220:將外部存儲器與第三代SHARC處理器和并行端口配合使用
![EE-220:將外部存儲<b class='flag-5'>器</b>與<b class='flag-5'>第三代</b>SHARC<b class='flag-5'>處理器</b>和并行端口配合使用](https://file.elecfans.com/web1/M00/D9/4E/pIYBAF_1ac2Ac0EEAABDkS1IP1s689.png)
第三代半導(dǎo)體產(chǎn)業(yè)高速發(fā)展
高通第三代驍龍8移動平臺解鎖沉浸式游戲體驗(yàn)
第三代半導(dǎo)體的優(yōu)勢和應(yīng)用
AMD推出EPYC Embedded霄龍嵌入式8004系列處理器
AMD全新處理器擴(kuò)大數(shù)據(jù)中心CPU的領(lǐng)先地位
第五代AMD EPYC處理器預(yù)計(jì)下半年發(fā)布
榮耀Magic V3發(fā)布,搭載第三代驍龍8移動平臺
AMD推出全新AMD銳龍和EPYC處理器,擴(kuò)大數(shù)據(jù)中心和PC領(lǐng)域領(lǐng)先地位
![<b class='flag-5'>AMD</b>推出全新<b class='flag-5'>AMD</b>銳<b class='flag-5'>龍</b>和<b class='flag-5'>EPYC</b><b class='flag-5'>處理器</b>,擴(kuò)大數(shù)據(jù)中心和PC領(lǐng)域領(lǐng)先地位](https://file1.elecfans.com//web2/M00/EB/A6/wKgZomZe-L6AZofmAACYeJAI1A8949.jpg)
AMD APU新命名規(guī)則:Strix Point將構(gòu)成第三代NPU處理器
第三代“香山”RISC-V 開源高性能處理器核性能進(jìn)入全球第一梯隊(duì)
高通推出迄今為止最強(qiáng)大的驍龍7系移動平臺—第三代驍龍?7+移動平臺
為什么說第三代驍龍8s恰逢其時(shí)?
![為什么說<b class='flag-5'>第三代</b>驍<b class='flag-5'>龍</b>8s恰逢其時(shí)?](https://file1.elecfans.com//web2/M00/C6/3F/wKgaomX8MEeAKNJ_AATOMQyQuFU854.png)
評論