欧美性猛交xxxx免费看_牛牛在线视频国产免费_天堂草原电视剧在线观看免费_国产粉嫩高清在线观看_国产欧美日本亚洲精品一5区

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設計EMI的高速信號走線規(guī)則

h1654155282.3538 ? 來源:陳翠 ? 2019-05-06 18:08 ? 次閱讀

PCB設計EMI的高速信號走線規(guī)則

1、高速信號走線屏蔽規(guī)則

在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

PCB設計EMI的高速信號走線規(guī)則

=

2、高速信號的走線閉環(huán)規(guī)則

由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)一種失誤,即時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候產(chǎn)生了閉環(huán)的結果,這樣的閉環(huán)結果將產(chǎn)生環(huán)形天線,增加EMI的輻射強度。

PCB設計EMI的高速信號走線規(guī)則

3、高速信號的走線開環(huán)規(guī)則

規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,然而開環(huán)同樣會造成EMI輻射。

時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候一旦產(chǎn)生了開環(huán)的結果,將產(chǎn)生線形天線,增加EMI的輻射強度。

PCB設計EMI的高速信號走線規(guī)則

4、高速信號的特性阻抗連續(xù)規(guī)則

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射。也就是說,同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

PCB設計EMI的高速信號走線規(guī)則

5、高速PCB設計的布線方向規(guī)則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射。

簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

PCB設計EMI的高速信號走線規(guī)則

6、高速PCB設計中的拓撲結構規(guī)則

在高速PCB設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產(chǎn)品的成功還是失敗。

圖示為菊花鏈式拓撲結構,一般用于幾Mhz的情況下為益。高速PCB設計中建議使用后端的星形對稱結構。

PCB設計EMI的高速信號走線規(guī)則

7、走線長度的諧振規(guī)則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。

PCB設計EMI的高速信號走線規(guī)則

8、回流路徑規(guī)則

所有的高速信號必須有良好的回流路徑。盡可能地保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

9、器件的退耦電容擺放規(guī)則

退耦電容的擺放的位置非常的重要。擺放不合理根本起不到退耦的效果。其原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • emi
    emi
    +關注

    關注

    53

    文章

    3606

    瀏覽量

    128312
  • PCB設計
    +關注

    關注

    394

    文章

    4702

    瀏覽量

    86463
收藏 人收藏

    評論

    相關推薦

    硬件工程師談高速PCB信號線規(guī)則TOP9

    高速PCB設計中,時鐘等關鍵的高速信號線,線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成
    發(fā)表于 04-26 14:00 ?5387次閱讀
    硬件工程師談<b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線規(guī)則</b>TOP9

    高速PCB設計EMI干擾的九大規(guī)則,你都知道嗎?

    信號線屏蔽規(guī)則高速PCB設計中,時鐘等關鍵的高速信號
    發(fā)表于 04-13 08:20 ?1899次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>抗<b class='flag-5'>EMI</b>干擾的九大<b class='flag-5'>規(guī)則</b>,你都知道嗎?

    PCB設計高速模擬輸入信號線方法及規(guī)則

    本文主要詳解PCB設計高速模擬輸入信號線,首先介紹了PCB設計高速模擬輸入
    發(fā)表于 05-25 09:06 ?9250次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>高速</b>模擬輸入<b class='flag-5'>信號</b><b class='flag-5'>走</b>線方法及<b class='flag-5'>規(guī)則</b>

    高速PCB設計解決EMI問題的九大規(guī)則

      規(guī)則一:高速信號線屏蔽規(guī)則高速PCB設計
    發(fā)表于 01-19 22:50

    解決高速PCB設計EMI(電磁干擾)的九大規(guī)則

    PCB設計中,時鐘等關鍵的高速信號線,線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil
    發(fā)表于 11-02 12:11

    9大硬件工程師談高速PCB信號線規(guī)則

    規(guī)則一:高速信號線屏蔽規(guī)則高速PCB設計中,時
    發(fā)表于 11-28 11:14

    高速PCB信號線規(guī)則概述

    高速PCB信號線的九條規(guī)則.pdf(220.78 KB)
    發(fā)表于 09-16 07:26

    高速PCB設計中的線規(guī)則是什么

    圖解在高速PCB設計中的線規(guī)則
    發(fā)表于 03-17 07:53

    高速信號線規(guī)則教程

    高速信號線規(guī)則教程 隨著信號上升沿時間的減小,信號頻率的提高,電子產(chǎn)品的
    發(fā)表于 04-15 08:49 ?2912次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線規(guī)則</b>教程

    高速pcb信號線的經(jīng)典規(guī)則pcb設計不再難

    規(guī)則一:高速信號線屏蔽規(guī)則  在高速PCB設計
    的頭像 發(fā)表于 11-25 07:43 ?8062次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>pcb</b><b class='flag-5'>信號</b><b class='flag-5'>走</b>線的經(jīng)典<b class='flag-5'>規(guī)則</b>讓<b class='flag-5'>pcb設計</b>不再難

    高速信號線規(guī)則匯總

    規(guī)則 由于PCB的密度越來越高,很多PCBlayout工程師在線的過程中,很容易出現(xiàn)這樣的失誤,如圖2所示。 圖2 時鐘信號高速
    發(fā)表于 09-12 09:10 ?1515次閱讀

    高速PCB設計EMI有什么規(guī)則

    高速PCB設計EMI有什么規(guī)則
    發(fā)表于 08-21 14:38 ?1051次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b><b class='flag-5'>EMI</b>有什么<b class='flag-5'>規(guī)則</b>

    高速信號線的九大規(guī)則

    規(guī)則一:高速信號線屏蔽規(guī)則 如上圖所示: 在高速PCB設
    的頭像 發(fā)表于 02-14 11:53 ?1.2w次閱讀

    高速信號線閉環(huán)規(guī)則

    解決。 高速信號線屏蔽規(guī)則 如上圖所示:在高速PCB設計中,時鐘等關鍵的
    的頭像 發(fā)表于 05-22 09:15 ?1448次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的<b class='flag-5'>走</b>線閉環(huán)<b class='flag-5'>規(guī)則</b>

    高速pcb線規(guī)則有哪些

    高速pcb線規(guī)則有哪些 高速PCB線規(guī)則 摘要:隨著電子技術的快速發(fā)展,
    的頭像 發(fā)表于 06-10 17:33 ?982次閱讀