人類最早使用的定時工具是沙漏或水漏,但在鐘表誕生發(fā)展成熟之后,人們開始嘗試使用這種全新的計時工具來改進定時器,達到準確控制時間的目的。定時器確實是一項了不起的發(fā)明,使相當多需要人控制時間的工作變得簡單了許多。人們甚至將定時器用在了軍事方面,制成了定時炸彈,定時雷管?,F(xiàn)在的不少家用電器都安裝了定時器來控制開關或工作時間。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
FPGA
+關注
關注
1630文章
21803瀏覽量
606450 -
控制
+關注
關注
4文章
1016瀏覽量
122791 -
定時器
+關注
關注
23文章
3256瀏覽量
115466
發(fā)布評論請先 登錄
相關推薦
分享正點原子FPGA開發(fā)板全套資料
本帖最后由 100dongdong 于 2020-5-16 23:48 編輯
正點原子FPGA開拓者開發(fā)板,Intel(Altera) FPG
發(fā)表于 05-16 23:35
正點原子開拓者FPGA開發(fā)板資料連載第十三章 IP核之PLL實驗
1)實驗平臺:正點原子開拓者FPGA 開發(fā)板2)摘自《開拓者FPGA開發(fā)指南》關注官方微信號公眾
發(fā)表于 07-30 14:58
正點原子開拓者FPGA開發(fā)板資料連載第二十一章 VGA圖片顯示實驗
1)實驗平臺:正點原子開拓者FPGA 開發(fā)板2)摘自《開拓者FPGA開發(fā)指南》關注官方微信號公眾
發(fā)表于 08-05 11:12
正點原子開拓者FPGA開發(fā)板資料連載第四十三章 以太網(wǎng)通信實驗(2)
1)實驗平臺:正點原子開拓者FPGA 開發(fā)板2)摘自《開拓者FPGA開發(fā)指南》關注官方微信號公眾
發(fā)表于 08-24 16:41
正點開拓者FPGA開發(fā)板使用問題
求問各位大佬,剛剛入門正點開拓者FPGA開發(fā)板,用板載pcf8591采集信號發(fā)生器單一頻率正弦波,再用ip核做fft,結果和matlab上f
發(fā)表于 01-04 09:34
正點原子開拓者FPGA Qsys視頻:uC/GUI圖片/數(shù)字顯示實驗
該課程是正點原子團隊編寫,詳細講解了quartus中的qsys。也可以從我頭像點進去看FPGA verilog相關的視頻。
![<b class='flag-5'>正點</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> <b class='flag-5'>Qsys</b><b class='flag-5'>視頻</b>:uC/GUI圖片/數(shù)字顯示實驗](https://file.elecfans.com/web1/M00/93/B2/o4YBAFztHfWACVwvAAAixvqtEYY530.jpg)
正點原子開拓者FPGA視頻:Modelsim軟件的使用
、和單一內(nèi)核仿真技術,編譯仿真速度快,編譯的代碼與平臺無關,便于保護IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強有力的手段,是FPGA/ASIC設計的首選仿真軟件。
![<b class='flag-5'>正點</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b><b class='flag-5'>視頻</b>:Modelsim軟件的使用](https://file.elecfans.com/web1/M00/93/B9/o4YBAFztHtyAJHFyAAAYWN7BrXE712.jpg)
正點原子開拓者FPGA Qsys視頻:uCOS II任務管理與時間管理(2)
該課程是正點原子團隊編寫,詳細講解了quartus中的qsys。也可以從我頭像點進去看FPGA verilog相關的視頻。
![<b class='flag-5'>正點</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> <b class='flag-5'>Qsys</b><b class='flag-5'>視頻</b>:uCOS II任務管理與時間管理(2)](https://file.elecfans.com/web1/M00/93/BD/o4YBAFztH0KATRPqAAAmkzXoPGM670.jpg)
正點原子開拓者FPGA Qsys視頻:EPCS IP核(2)
IP(知識產(chǎn)權)核將一些在數(shù)字電路中常用,但比較復雜的功能塊,如FIR濾波器、SDRAM控制器、PCI接口等設計成可修改參數(shù)的模塊。隨著CPLD/F
![<b class='flag-5'>正點</b><b class='flag-5'>原子</b><b class='flag-5'>開拓者</b><b class='flag-5'>FPGA</b> <b class='flag-5'>Qsys</b><b class='flag-5'>視頻</b>:EPCS <b class='flag-5'>IP</b><b class='flag-5'>核</b>(2)](https://file.elecfans.com/web1/M00/94/16/pIYBAFztH22AA-SuAAAsKE2noOU753.jpg)
評論